一种全能型静止同步机硬件在环测试系统

    公开(公告)号:CN119493382A

    公开(公告)日:2025-02-21

    申请号:CN202411619097.4

    申请日:2024-11-13

    Abstract: 本发明公开了一种全能型静止同步机硬件在环测试系统,上述系统包括:第一上位机、第二上位机、第一下位机、第二下位机以及示波器;第一上位机用于构建电力系统仿真模型,并将其传输至第一下位机;第二上位机用于构建模块化多电平换流器控制策略模型以及电池储能控制策略模型,并将其传输至第二下位机;第二下位机用于得到开关控制信号,并将开关控制信号传输至第一下位机;第一下位机,用于生成电气数据,并将电气数据传输至第二下位机和示波器;示波器用于获取预设时段内的电气数据,并将其与预设理论电气数据进行比对,根据比对结果得到所述待测同步机的性能。通过实施本发明,可以提高全能型静止同步机的测试效率和测试结果的准确性。

Patent Agency Ranking