-
公开(公告)号:CN105190318B
公开(公告)日:2018-08-28
申请号:CN201480011434.X
申请日:2014-03-08
Applicant: 密克罗奇普技术公司
CPC classification number: H03K23/00 , G01P3/481 , G01P3/486 , G01P3/487 , G01P3/488 , G01P3/489 , H02P6/17 , H03K21/38 , H03K23/40
Abstract: 本发明涉及一种数字周期分割器,其具有:第一计数器,其具有R个最低有效位LSB及P个最高有效位MSB,具有计数输入及复位输入,其中所述计数输入接收第一时钟信号且所述复位输入接收第二时钟信号;锁存器,其具有P个位且与所述第一计数器的所述P个位耦合;第二计数器,其具有P个位以及计数输入及复位输入,其中所述计数输入接收所述第一时钟信号;及第一比较器,其可操作以将所述锁存器的所述P个位与所述第二计数器的所述P个位进行比较且产生输出信号,其中所述输出信号还馈送到所述第二计数器的所述复位输入。
-
公开(公告)号:CN105190318A
公开(公告)日:2015-12-23
申请号:CN201480011434.X
申请日:2014-03-08
Applicant: 密克罗奇普技术公司
CPC classification number: H03K23/00 , G01P3/481 , G01P3/486 , G01P3/487 , G01P3/488 , G01P3/489 , H02P6/17 , H03K21/38 , H03K23/40
Abstract: 本发明涉及一种数字周期分割器,其具有:第一计数器,其具有R个最低有效位LSB及P个最高有效位MSB,具有计数输入及复位输入,其中所述计数输入接收第一时钟信号且所述复位输入接收第二时钟信号;锁存器,其具有P个位且与所述第一计数器的所述P个位耦合;第二计数器,其具有P个位以及计数输入及复位输入,其中所述计数输入接收所述第一时钟信号;及第一比较器,其可操作以将所述锁存器的所述P个位与所述第二计数器的所述P个位进行比较且产生输出信号,其中所述输出信号还馈送到所述第二计数器的所述复位输入。
-