-
公开(公告)号:CN109891398A
公开(公告)日:2019-06-14
申请号:CN201780066544.X
申请日:2017-11-03
Applicant: 密克罗奇普技术公司
IPC: G06F13/34
Abstract: 本发明公开了一种用于准许访问多个仲裁器客户端与中央处理单元之间的系统总线的可编程系统仲裁器。所述可编程系统仲裁器可包括一个或多个中断优先级寄存器,所述一个或多个中断优先级寄存器中的每一个均与中断类型相关联;和系统仲裁逻辑,所述系统仲裁逻辑能够操作以至少基于对编程优先级顺序的分析来仲裁对所述多个仲裁器客户端与所述CPU之间的所述系统总线的访问,所述编程的优先级顺序包括所述多个仲裁器客户端中的每一个、所述中央处理单元的多个操作模式中的每一个以及所述一个或多个中断类型中的每一个的优先级顺序。
-
公开(公告)号:CN104272271B
公开(公告)日:2017-12-26
申请号:CN201380023766.5
申请日:2013-05-07
Applicant: 密克罗奇普技术公司
Inventor: 凯文·基尔策 , 贾斯廷·米尔克斯 , 孙达尔·巴拉苏布拉马尼亚安 , 托马斯·爱德华·佩尔门 , 库沙拉·贾瓦盖尔
IPC: G06F11/36
CPC classification number: G01R31/3177 , G06F11/3636 , G06F11/3648
Abstract: 本发明涉及一种具有调试能力的处理器装置,其具有:中央处理单元;调试电路,其包含跟踪模块及外部接口,其中所述跟踪模块产生包含关于所执行指令的信息的跟踪流,其中所述跟踪流通过所述外部接口输出,且其中所述跟踪模块进一步可操作以检测触发信号且在检测之后即刻将跟踪包插入到所述所产生跟踪流中。
-
公开(公告)号:CN104471545A
公开(公告)日:2015-03-25
申请号:CN201380035763.3
申请日:2013-05-07
Applicant: 密克罗奇普技术公司
Inventor: 凯文·基尔策 , 贾斯廷·米尔克斯 , 孙达尔·巴拉苏布拉马尼亚安 , 托马斯·爱德华·佩尔门 , 库沙拉·贾瓦盖尔
IPC: G06F11/36
CPC classification number: G06F11/3636 , G06F11/3648
Abstract: 本发明涉及一种具有调试能力的处理器装置,其具有:中央处理单元;中断控制器;状态单元,其可操作而被设置成指示已发生中断的第一模式或指示代码的正常执行的第二模式;及调试单元,其与所述状态单元耦合且包括可配置断点,其中可设置仅在所述装置正在中断服务例程中操作的情况下激活断点的条件。
-
公开(公告)号:CN109891398B
公开(公告)日:2023-06-20
申请号:CN201780066544.X
申请日:2017-11-03
Applicant: 密克罗奇普技术公司
IPC: G06F13/34
Abstract: 本发明公开了一种用于准许访问多个仲裁器客户端与中央处理单元之间的系统总线的可编程系统仲裁器。所述可编程系统仲裁器可包括一个或多个中断优先级寄存器,所述一个或多个中断优先级寄存器中的每一个均与中断类型相关联;和系统仲裁逻辑,所述系统仲裁逻辑能够操作以至少基于对编程优先级顺序的分析来仲裁对所述多个仲裁器客户端与所述CPU之间的所述系统总线的访问,所述编程的优先级顺序包括所述多个仲裁器客户端中的每一个、所述中央处理单元的多个操作模式中的每一个以及所述一个或多个中断类型中的每一个的优先级顺序。
-
公开(公告)号:CN104471545B
公开(公告)日:2017-10-27
申请号:CN201380035763.3
申请日:2013-05-07
Applicant: 密克罗奇普技术公司
Inventor: 凯文·基尔策 , 贾斯廷·米尔克斯 , 孙达尔·巴拉苏布拉马尼亚安 , 托马斯·爱德华·佩尔门 , 库沙拉·贾瓦盖尔
IPC: G06F11/36
CPC classification number: G06F11/3636 , G06F11/3648
Abstract: 本发明涉及一种具有调试能力的处理器装置,其具有:中央处理单元;中断控制器;状态单元,其可操作而被设置成指示已发生中断的第一模式或指示代码的正常执行的第二模式;及调试单元,其与所述状态单元耦合且包括可配置断点,其中可设置仅在所述装置正在中断服务例程中操作的情况下激活断点的条件。
-
公开(公告)号:CN107710184A
公开(公告)日:2018-02-16
申请号:CN201680039582.1
申请日:2016-07-14
Applicant: 密克罗奇普技术公司
IPC: G06F13/42
CPC classification number: G06F13/102 , G06F13/1673 , G06F13/1689 , G06F13/4068 , G06F13/4282 , G06F13/4291
Abstract: 本发明揭示了一种同步串行外围装置,其具有与数据输出线耦合的发射单元及与时钟线耦合的时钟单元。所述串行外围装置发射最少单个发射,其中在第一操作模式中,所述发射单元及所述时钟单元可配置以执行具有可被定义为介于一(1)位与八(8)位之间的数据长度的数据发射。
-
公开(公告)号:CN104380266A
公开(公告)日:2015-02-25
申请号:CN201380031912.9
申请日:2013-05-07
Applicant: 密克罗奇普技术公司
Inventor: 贾斯廷·米尔克斯 , 托马斯·爱德华·佩尔门 , 孙达尔·巴拉苏布拉马尼亚安 , 库沙拉·贾瓦盖尔
IPC: G06F11/36
CPC classification number: G06F11/26 , G06F11/3636 , G06F11/3656
Abstract: 本发明涉及一种具有调试能力的处理器装置,其具有:中央处理单元;调试电路,其包含跟踪模块;系统时钟模块,其用于提供内部时钟信号;及复位检测单元,其在调试模式期间防止所述系统时钟模块接收复位信号。
-
-
公开(公告)号:CN108140004A
公开(公告)日:2018-06-08
申请号:CN201680058098.3
申请日:2016-12-09
Applicant: 密克罗奇普技术公司
IPC: G06F13/42
CPC classification number: G06F13/4282 , G06F13/364 , G06F13/404 , G06F13/4291
Abstract: 本发明涉及一种串行外围接口SPI模块,其包含收发器,所述收发器包含时钟线、数据线及至少一个从属选择线。所述模块还包含接口电路,所述接口电路经配置以监测所述从属选择线且基于所述从属选择线的不正确撤销断言来断言错误。
-
公开(公告)号:CN108140002A
公开(公告)日:2018-06-08
申请号:CN201680056791.7
申请日:2016-12-09
Applicant: 密克罗奇普技术公司
IPC: G06F13/42
CPC classification number: G06F13/4282 , G06F1/10 , G06F13/4291
Abstract: 本发明揭示一种串行外围接口SPI模块,其包括收发器,所述收发器包含时钟线、数据线及至少一个从属装置选择线。所述SPI还包括接口电路,所述接口电路经配置以在自动从属装置选择模式中操作,其中所述接口电路经配置以在产生第一时钟边缘之前的至少一个时钟自动确证所述从属装置选择线。
-
-
-
-
-
-
-
-
-