用于产生数字电路的电路说明的高级综合方法

    公开(公告)号:CN100498798C

    公开(公告)日:2009-06-10

    申请号:CN200310102516.9

    申请日:2003-10-22

    CPC classification number: G06F17/5045

    Abstract: 本发明公开一种高级综合方法,其包括:基于描述数字电路情况的输入文件产生CDFG(控制数据流图);将在CDFG产生中产生的表示处理内容的CDFG的每个节点分配至与呼叫一个步骤的时钟相同步的时间,基于在该CDFG及约束文件中描述的数字电路的约束条件,从而调度CDFG;产生表示如何将构成数字电路的资源分配至在调度过程中调度的CDFG各个节点的分配信息,基于表示资源布置的资源级别布置信息以及表示资源之间连接关系的电路信息;以及输出在分配和电路信息产生中产生的电路信息。

    翅片管式热交换器、热交换器用翅片及热泵装置

    公开(公告)号:CN101405558A

    公开(公告)日:2009-04-08

    申请号:CN200780009996.0

    申请日:2007-03-14

    Inventor: 小川修 小森晃

    Abstract: 本发明提供一种翅片管式热交换器,翅片管式热交换器(1)具备:为了形成用于使第一流体流通的间隙,而相互空开间隔平行地排列的多个翅片(3);贯通多个翅片(3)且用于使第二流体流通的多个传热管(2)。多个传热管(2)包括沿着与第一流体的流动方向交叉的规定的列方向排列配置的第一传热管(2A)及第二传热管(2B)。翅片(3)具有配置在第一传热管(2A)和第二传热管(2B)之间且将第一流体导向第一传热管(2A)侧和第二传热管(2B)侧的突部(5)。从传热管(2)的轴向看到的突部(5)的等价直径为传热管(2)的外径以上。

    高阶合成方法和高阶合成装置

    公开(公告)号:CN1624698A

    公开(公告)日:2005-06-08

    申请号:CN200410100625.1

    申请日:2004-12-06

    CPC classification number: G06F17/5045

    Abstract: 本发明揭示一种高阶合成方法和高阶合成装置,其中首先,在行为级电路中描述的变量的引用数目被计算。然后,该变量的位宽被提取,且多个能够以所提取的位宽进行数据转移的存储器被选择。其次,当变量被分配至其中时,基于所以数目和变量的位宽,多个存储器中的每个存储器的存取频率和被计算。最后,作为分配变量的目标,最小化存储器所计算的存取频率和的存储器被选择。

    用于产生数字电路的电路说明的高级综合方法

    公开(公告)号:CN1501293A

    公开(公告)日:2004-06-02

    申请号:CN200310102516.9

    申请日:2003-10-22

    CPC classification number: G06F17/5045

    Abstract: 本发明公开一种高级综合方法,其包括:基于描述数字电路情况的输入文件产生CDFG(控制数据流图);将在CDFG产生中产生的表示处理内容的CDFG的每个节点分配至与呼叫一个步骤的时钟相同步的时间,基于在该CDFG及约束文件中描述的数字电路的约束条件,从而调度CDFG;产生表示如何将构成数字电路的资源分配至在调度过程中调度的CDFG各个节点的分配信息,基于表示资源布置的资源级别布置信息以及表示资源之间连接关系的电路信息;以及输出在分配和电路信息产生中产生的电路信息。

    翅片管式换热器
    8.
    发明授权

    公开(公告)号:CN101379361B

    公开(公告)日:2010-07-21

    申请号:CN200780004656.9

    申请日:2007-02-06

    CPC classification number: F28D1/0477 F28F1/325

    Abstract: 本发明提供一种翅片管式换热器,其具有相互空出间隔平行排列的多个翅片(3)和贯通所述翅片(3)的多个传热管(2)。在各翅片(3)中形成有通过将该翅片(3)的一部分切起成从上游侧向下游侧翻起而形成的第一切起部(5a)、第二切起部(5b)、第三切起部(5c)。第一切起部(5a)、第二切起部(5b)、第三切起部(5c)各自的横截面形状以朝向上游侧逐渐变细的方式弯曲而形成半圆状。

    高阶合成方法
    10.
    发明授权

    公开(公告)号:CN100462981C

    公开(公告)日:2009-02-18

    申请号:CN02150569.1

    申请日:2002-11-14

    CPC classification number: G06F17/5045

    Abstract: 本发明公开了一种高阶合成方法以及高阶合成装置。是把动作记录变换为CDFG(ST11)。以所希望的时钟周期数进行安排,使寄存器数最小(ST12)。对于安排结果,分配硬件(ST13)。求出调整了到寄存器的时钟定时的时候的最小时钟周期(准同步最小时钟周期)(ST14)。当准同步最小时钟周期比所希望的时钟周期大时,重新把所有的时钟定时设定为相同值后,以减小时钟周期为目的,变更CDFG内的寄存器位置(ST16)。当通过重新定时处理,能改善性能时,返回步骤(ST14)。当不能改善性能时,结束处理。

Patent Agency Ranking