-
公开(公告)号:CN102119487A
公开(公告)日:2011-07-06
申请号:CN200980130929.3
申请日:2009-03-23
Applicant: 松下电器产业株式会社
IPC: H03K3/0231 , H03K3/353 , H03K4/501
CPC classification number: H03K4/501
Abstract: 本发明提供一种基准频率生成电路、半导体集成电路和电子设备。振荡电路(11)对基准时钟(CKa、CKb)的信号电平的迁移进行响应,互补地增减振荡信号(OSCa、OSCb)的信号电平。振荡控制电路(12)对振荡信号(OSCa、OSCb)的信号电平与比较电压(VR)进行比较,基于比较结果使基准时钟(CKa、CKb)的信号电平迁移。参考控制电路(14)增减比较电压(VR),使得分别与振荡信号(OSCa、OSCb)的电力成比例的中间信号(Sp)的信号电平和基准电压(Vref)之间的差减小。
-
公开(公告)号:CN102084591B
公开(公告)日:2013-09-04
申请号:CN200980126229.7
申请日:2009-03-05
Applicant: 松下电器产业株式会社
CPC classification number: H03K3/0315 , H03K2005/00052
Abstract: 一种耦合式环形振荡器,其具备:q个环形振荡器(10),各环形振荡器(10)分别由p个反相电路(11)连接为环状而成;和相位耦合环(20),其通过将p×q个相位耦合电路(21)连接为环状而成,该相位耦合电路,将q个环形振荡器的任意一个中的p个反相电路的任意一个的输出,与q个环形振荡器的另一个中的p个反相电路的任意一个的输出,以规定的相位关系耦合,关于所述耦合式环形振荡器,将q个环形振荡器的每一个中的p个反相电路的任意一个作为组,至少对于一个组,将属于该组的q个反相电路的输出固定为同相(步骤1),并在此状态下使q个环形振荡器振荡(步骤2),之后解除这些反相电路的输出的同相固定状态。
-
公开(公告)号:CN101438497B
公开(公告)日:2012-06-06
申请号:CN200780016130.2
申请日:2007-06-15
Applicant: 松下电器产业株式会社
IPC: H03K19/0185 , H03K5/15
CPC classification number: H03K19/01855 , H03K3/0315 , H03K3/354
Abstract: n个电平移位器(LS0~LS7)分别包括接收n个时钟信号(P0~P7)中任一信号的第一NMOS晶体管(Mn1)和接收来自其他电平移位器的输出信号的第一PMOS晶体管(Mp1)。供给电平移位器(LS0~LS7)各自所包含的PMOS晶体管(Mp1)的输出信号来自接收相对于供给该电平移位器所包含的NMOS晶体管(Mn1)的时钟信号的相位延迟量为相位量X(0°
-
公开(公告)号:CN102823140A
公开(公告)日:2012-12-12
申请号:CN201080065794.X
申请日:2010-10-13
Applicant: 松下电器产业株式会社
IPC: H03M1/38
CPC classification number: H03M1/0624 , H03M1/462
Abstract: 时钟生成部(11)在时钟(RCK)向第1电压电平转变时,使时钟(SCK)向第2电压电平转变,在时钟(ICK)的从第1电压电平向第2电压电平的转变发生n次时,使时钟(SCK)向第1电压电平转变。时钟生成部(12)在时钟(SCK)向第2电压电平转变时,使时钟(ICK)向第1电压电平转变,在比较信号(QP、QN)向相互不同的电压电平转变时,使时钟(ICK)向第2电压电平转变,在比较信号(QP、QN)向相互相同的电压电平转变时起经过了可变延迟时间后,使时钟(ICK)向第1电压电平转变。延迟控制部(13)对时钟生成部(12)的可变延迟时间进行控制,以使得时钟(SCK)的第1电压电平期间相对于时钟(RCK)的周期的比例接近预先确定的比例。
-
公开(公告)号:CN102084591A
公开(公告)日:2011-06-01
申请号:CN200980126229.7
申请日:2009-03-05
Applicant: 松下电器产业株式会社
CPC classification number: H03K3/0315 , H03K2005/00052
Abstract: 一种耦合式环形振荡器,其具备:q个环形振荡器(10),各环形振荡器(10)分别由p个反相电路(11)连接为环状而成;和相位耦合环(20),其通过将p×q个相位耦合电路(21)连接为环状而成,该相位耦合电路,将q个环形振荡器的任意一个中的p个反相电路的任意一个的输出,与q个环形振荡器的另一个中的p个反相电路的任意一个的输出,以规定的相位关系耦合,关于所述耦合式环形振荡器,将q个环形振荡器的每一个中的p个反相电路的任意一个作为组,至少对于一个组,将属于该组的q个反相电路的输出固定为同相(步骤1),并在此状态下使q个环形振荡器振荡(步骤2),之后解除这些反相电路的输出的同相固定状态。
-
公开(公告)号:CN102119487B
公开(公告)日:2013-09-04
申请号:CN200980130929.3
申请日:2009-03-23
Applicant: 松下电器产业株式会社
IPC: H03K3/0231 , H03K3/353 , H03K4/501
CPC classification number: H03K4/501
Abstract: 本发明提供一种基准频率生成电路、半导体集成电路和电子设备。振荡电路(11)对基准时钟(CKa、CKb)的信号电平的迁移进行响应,互补地增减振荡信号(OSCa、OSCb)的信号电平。振荡控制电路(12)对振荡信号(OSCa、OSCb)的信号电平与比较电压(VR)进行比较,基于比较结果使基准时钟(CKa、CKb)的信号电平迁移。参考控制电路(14)增减比较电压(VR),使得分别与振荡信号(OSCa、OSCb)的电力成比例的中间信号(Sp)的信号电平和基准电压(Vref)之间的差减小。
-
公开(公告)号:CN102792594A
公开(公告)日:2012-11-21
申请号:CN201080065227.4
申请日:2010-09-14
Applicant: 松下电器产业株式会社
IPC: H03M1/38
CPC classification number: H03M1/0682 , H03M1/466
Abstract: 一种逐次比较型AD转换器、移动体无线装置。在采样期间,采样开关(SWp、SWn)分别在采样节点(Nsp、Nsn)处采样模拟信号(Vinp、Vinn)。在采样期间,控制部(103)控制供给切换部(100p、100n),使得向上行电容(15up~11up、15un~11un)提供接地电压(Vss),并向下行电压(15dp~11dp、15dn~11dn)提供电源电压(Vdd)。另外,控制部(103)在与除了最低比特位值(D0)的比特值(D5~D1)分别对应的比特决定期间的各期间,根据比较器(102)的比较结果控制供给切换部(100p、100n),以使模拟电压(Vp,Vn)相互渐进。
-
公开(公告)号:CN101438497A
公开(公告)日:2009-05-20
申请号:CN200780016130.2
申请日:2007-06-15
Applicant: 松下电器产业株式会社
IPC: H03K19/0185 , H03K5/15
CPC classification number: H03K19/01855 , H03K3/0315 , H03K3/354
Abstract: n个电平移位器(LS0~LS7)分别包括接收n个时钟信号(P0~P7)中任一信号的第一NMOS晶体管(Mn1)和接收来自其他电平移位器的输出信号的第一PMOS晶体管(Mp1)。供给电平移位器(LS0~LS7)各自所包含的PMOS晶体管(Mp1)的输出信号来自接收相对于供给该电平移位器所包含的NMOS晶体管(Mn1)的时钟信号的相位延迟量为相位量X(0°<X<180°)的时钟信号的电平移位器。n个电平移位器(LS0~LS7)的各自的相位量X彼此相等。
-
-
-
-
-
-
-