-
公开(公告)号:CN103548262A
公开(公告)日:2014-01-29
申请号:CN201280023242.1
申请日:2012-02-29
Applicant: 松下电器产业株式会社
Abstract: 本发明提供一种参考电压稳定化电路及具备该电路的集成电路。针对干扰噪声、内部电路的自身噪声,稳定地保持参考电压。将通过第1以及第2信号线(L1、L2)的至少一方而提供的参考电压稳定化的参考电压稳定化电路(10)具备:前段电路(1),其具有被连接在第1信号线(L1)与第2信号线(L2)之间的电容性通路(11);和后段电路(2),其具有电阻性通路(21)和电阻电路(22H、22L)。该电阻性通路(21)被连接在第1信号线(L1)与第2信号线(L2)之间,该电阻电路(22H、22L)在电容性通路(11)与电阻性通路(21)之间、被插入到第1以及第2信号线(L1、L2)中提供参考电压的信号线中。
-
公开(公告)号:CN102119487A
公开(公告)日:2011-07-06
申请号:CN200980130929.3
申请日:2009-03-23
Applicant: 松下电器产业株式会社
IPC: H03K3/0231 , H03K3/353 , H03K4/501
CPC classification number: H03K4/501
Abstract: 本发明提供一种基准频率生成电路、半导体集成电路和电子设备。振荡电路(11)对基准时钟(CKa、CKb)的信号电平的迁移进行响应,互补地增减振荡信号(OSCa、OSCb)的信号电平。振荡控制电路(12)对振荡信号(OSCa、OSCb)的信号电平与比较电压(VR)进行比较,基于比较结果使基准时钟(CKa、CKb)的信号电平迁移。参考控制电路(14)增减比较电压(VR),使得分别与振荡信号(OSCa、OSCb)的电力成比例的中间信号(Sp)的信号电平和基准电压(Vref)之间的差减小。
-
公开(公告)号:CN100352059C
公开(公告)日:2007-11-28
申请号:CN200310102465.X
申请日:2003-10-21
Applicant: 松下电器产业株式会社
IPC: H01L27/092 , H01L29/78
Abstract: 一种半导体集成电路装置,可控制MOSFET的衬底电压,以使MOSFET的亚阈值区域或饱和区域的某任意栅极电压值的漏极电流消除温度依存性、工艺偏差依存性,谋求动作稳定性的提高。其包括:集成电路主体(16A);监视装置(15A);衬底电压调节装置(14A),其中,监视器装置(15A)包括:恒流源(12A);和所述多个MOSFET在同一衬底上形成的监视用MOSFET(11A),衬底电压调节装置(14A)包括:在接地电位上连接监视用MOSFET(11A)的漏极端子和集成电路主体(16A)的多个MOSFET的漏极端子的状态下将监视用MOSFET(11A)的源极电位和预先决定的基准电位比较的比较装置(13A),将基于采用比较装置(13A)的比较结果输出的输出电压反馈到监视用MOSFET(11A)的衬底电压中。
-
公开(公告)号:CN1122073A
公开(公告)日:1996-05-08
申请号:CN95109698.2
申请日:1995-07-31
Applicant: 松下电器产业株式会社
IPC: H03M1/66
Abstract: 在内插型调制部中,在来自1位量子化器的1个时钟脉冲中只±1变化的信号被作为移位方向控制信号。此信号加到双向移位寄存器,并按照其值将数据移位到前段侧或后段侧。其输出作为控制信号加到电阻阶梯型DA变换器,将对应的模拟电位输出到用上述控制信号选择的开关上,因而,其输出即使在各位间产生延迟差,也只是成为相邻开关的二重选择,连续地变化。所以能提供一无闪信号,精度和成品率都高的电阻阶梯型的过取样DA变换器。
-
公开(公告)号:CN103180938A
公开(公告)日:2013-06-26
申请号:CN201180051474.3
申请日:2011-05-17
Applicant: 松下电器产业株式会社
IPC: H01L21/822 , H01L21/3205 , H01L23/52 , H01L27/04
CPC classification number: H01G4/385 , H01L23/5223 , H01L27/0805 , H01L2924/0002 , H01L2924/00
Abstract: 本发明提供一种电容排列体以及具备该电容排列体的信号处理装置。在具备共享梳形状的共用电极(10)的多个梳形电容(20a、20b、20c)的电容排列体(1)中,多个梳形电容(20a、20b、20c)中的至少1个梳形电容将梳形状的电极作为基本部分(21),并具有1个该基本部分(21),多个梳形电容(20a、20b、20c)的其余梳形电容具有将多个基本部分(21)相互连接而成的电极,在其余梳形电容(20b、20c)中,将多个基本部分(21)彼此连接的布线(25)与共用电极(10)的梳齿(12)的前端之间的间隙被确保为大于基本部分(21)的基部(22)与共用电极(10)的梳齿(12)的前端之间的间隙。
-
公开(公告)号:CN1975905B
公开(公告)日:2011-05-18
申请号:CN200610132242.1
申请日:2006-10-12
Applicant: 松下电器产业株式会社
CPC classification number: H03K5/13 , H03K5/15013 , H03K2005/00052 , H03K2005/00273
Abstract: 本发明提供一种相位调整电路,所述相位调整电路具有第1至第n二相位调整电路。各二相位调整电路包括:计算所输入的2个信号的逻辑和的第1逻辑电路;计算逻辑积的第2逻辑电路;第1延迟电路,具有与第2逻辑电路相等的信号延迟量,使第1逻辑电路的输出信号延迟;以及第2延迟电路,具有与第1逻辑电路相等的信号延迟量,使第2逻辑电路的输出信号延迟。这里,2个二相位调整电路的输出信号成为次级的二相位调整电路的输入信号。
-
公开(公告)号:CN102035510A
公开(公告)日:2011-04-27
申请号:CN201010521425.9
申请日:2006-10-12
Applicant: 松下电器产业株式会社
CPC classification number: H03K5/13 , H03K5/15013 , H03K2005/00052 , H03K2005/00273
Abstract: 本发明提供一种相位调整电路,所述相位调整电路具有第1至第n二相位调整电路。各二相位调整电路包括:计算所输入的2个信号的逻辑和的第1逻辑电路;计算逻辑积的第2逻辑电路;第1延迟电路,具有与第2逻辑电路相等的信号延迟量,使第1逻辑电路的输出信号延迟;以及第2延迟电路,具有与第1逻辑电路相等的信号延迟量,使第2逻辑电路的输出信号延迟。这里,2个二相位调整电路的输出信号成为次级的二相位调整电路的输入信号。
-
公开(公告)号:CN1327617C
公开(公告)日:2007-07-18
申请号:CN03801971.X
申请日:2003-05-22
Applicant: 松下电器产业株式会社
IPC: H03L7/093
CPC classification number: H03L7/0812 , H03L7/0891 , H03L7/0893 , H03L7/0896 , H03L7/093
Abstract: 本发明提供一种:具有和现有一样的滤波特性、却能以更小的电路面积实现、适合作PLL、DLL的环路滤波器的低通滤波电路。作为低通滤波电路,包括:以该低通滤波电路的输入信号为输入,以第一电压为输出的第一滤波器(31);为第一滤波器(31)所拥有的电路元件,根据所述第一电压让第一电流流动的电路元件(311);产生与所述第一电流成一定比值的第二电流的电流产生器(32);以所述第二电流为输入,以第二电压为输出的第二滤波器(33);将所述第一电压和所述第二电压相加,输出该低通滤波电路的输出信号的加法器(34)。这里,通过让第二电流比第一电流小,便能将第二滤波器(33)中的电容元件缩小到1/100左右,从而能大幅度地减小电路面积。
-
公开(公告)号:CN1398031A
公开(公告)日:2003-02-19
申请号:CN02126123.7
申请日:2002-07-16
Applicant: 松下电器产业株式会社
CPC classification number: H02J9/005 , G06F1/263 , Y10T307/826
Abstract: 一种电源装置,为了实现输出电压建立的高速化,并降低电源装置切换似的电压下陷,在停止电力供给的第2动作模式,断开输出开关的同时,通过基准电压发生电路将与电力供给时(第1动作模式)稳定状态的栅极电压相等的基准电压Vref2施加在输出晶体管的栅极上。由此,在第1动作模式时,由差分运算放大器的反馈可以迅速进入稳定状态。另外,在第2动作模式中断开向基准电压发生电路及差分运算放大器供给电力的开关,降低电源装置自身的消耗电力。
-
公开(公告)号:CN1248090A
公开(公告)日:2000-03-22
申请号:CN99119063.7
申请日:1999-09-13
Applicant: 松下电器产业株式会社
CPC classification number: G05F1/573 , G05F1/575 , Y10S323/908
Abstract: 一种电源电路,包括:将电流供到输出端4的输出晶体管1;和控制输出晶体管1的电流供给,使得基准电压REF和输出电压OUT相等的差动放大电路2。在差动放大电路2的输出级的电流通路上设置作为源随器的抑制用晶体管11,它的源电位控制输出晶体管1的栅电位。在电源电路启动之前,由动作控制部15给电容器16充电,而在初始动作时靠电流源17使电容器16逐渐放电。因此,输出晶体管1的栅源极间电压逐渐上升,突入电流的产生可被抑制。
-
-
-
-
-
-
-
-
-