时钟生成电路
    5.
    发明公开

    公开(公告)号:CN101356735A

    公开(公告)日:2009-01-28

    申请号:CN200680050912.3

    申请日:2006-11-30

    Inventor: 江渊刚志

    CPC classification number: H03L7/093 G06F1/08

    Abstract: 本发明提供一种时钟生成电路。设置生成多相时钟信号的多相时钟生成电路(111)、对多相时钟生成电路(111)输出的多相时钟信号的相位进行移动的相位细分化部(113)、从相位细分化部(113)输出的时钟信号中选择一个时钟信号的时钟选择部(114)。还设置接收分频电路(115)的输出的PLL电路(120)。并且,通过调制控制部(112)来控制由相位细分化部(113)进行的相位移动和由时钟选择部(114)进行的时钟信号选择,切换SSC的开启和关闭,并且切换PLL电路(120)的带宽。

    调频电路
    6.
    发明授权

    公开(公告)号:CN100345378C

    公开(公告)日:2007-10-24

    申请号:CN200410101346.7

    申请日:2004-12-17

    CPC classification number: H04B15/02 H03K7/06 H04B2215/067

    Abstract: 一种调频电路,包括:相移部分,用于接收由其间具有预定相差的多个时钟信号组成的多相时钟信号和移动多相时钟信号的相位;时钟选择部分,用于选择构成从相移部分输出的多相时钟信号的时钟信号;以及调制控制部分,用于控制相移部分和时钟选择部分,以便从时钟选择部分输出具有频率不同于输入相移部分中的多相时钟信号的频率的时钟信号。

    调频电路
    7.
    发明公开

    公开(公告)号:CN1630195A

    公开(公告)日:2005-06-22

    申请号:CN200410101346.7

    申请日:2004-12-17

    CPC classification number: H04B15/02 H03K7/06 H04B2215/067

    Abstract: 一种调频电路,包括:相移部分,用于接收由其间具有预定相差的多个时钟信号组成的多相时钟信号和移动多相时钟信号的相位;时钟选择部分,用于选择构成从相移部分输出的多相时钟信号的时钟信号;以及调制控制部分,用于控制相移部分和时钟选择部分,以便从时钟选择部分输出具有频率不同于输入相移部分中的多相时钟信号的频率的时钟信号。

Patent Agency Ranking