半导体集成电路的设计数据的处理方法

    公开(公告)号:CN101034419A

    公开(公告)日:2007-09-12

    申请号:CN200710088903.X

    申请日:2004-08-31

    CPC classification number: G06F17/5045

    Abstract: 显示去掉缓冲器和反相器而不改变逻辑的电路。该电路通过第一或第二方法得到。对于第一种方法,从时钟电路中去掉所有不改变逻辑的缓冲器,并且当时钟通路在布线的分支点分开时,去掉在每个分开的时钟通路上的所有反相器对。对于第二种方法,复制在多个时钟通路上的逻辑元件,并且添加到时钟电路上,去掉所有不改变逻辑的缓冲器以及除上述缓冲器之外位于两个逻辑元件之间的所有反相器对,若有的话,去掉实现相同逻辑并且在多个时钟通路上的冗余的局部电路。由此,可以显示时钟电路,从而有利于设计人员理解逻辑。

    半导体集成电路的设计数据的处理方法

    公开(公告)号:CN1316412C

    公开(公告)日:2007-05-16

    申请号:CN200410068389.X

    申请日:2004-08-31

    CPC classification number: G06F17/5045

    Abstract: 显示去掉缓冲器和反相器而不改变逻辑的电路。该电路通过第一或第二方法得到。对于第一种方法,从时钟电路中去掉所有不改变逻辑的缓冲器,并且当时钟通路在布线的分支点分开时,去掉在每个分开的时钟通路上的所有反相器对。对于第二种方法,复制在多个时钟通路上的逻辑元件,并且添加到时钟电路上,去掉所有不改变逻辑的缓冲器以及除上述缓冲器之外位于两个逻辑元件之间的所有反相器对,若有的话,去掉实现相同逻辑并且在多个时钟通路上的冗余的局部电路。由此,可以显示时钟电路,从而有利于设计人员理解逻辑。

    半导体集成电路的设计数据的处理方法

    公开(公告)号:CN1607657A

    公开(公告)日:2005-04-20

    申请号:CN200410068389.X

    申请日:2004-08-31

    CPC classification number: G06F17/5045

    Abstract: 显示去掉缓冲器和反相器而不改变逻辑的电路。该电路通过第一或第二方法得到。对于第一种方法,从时钟电路中去掉所有不改变逻辑的缓冲器,并且当时钟通路在布线的分支点分开时,去掉在每个分开的时钟通路上的所有反相器对。对于第二种方法,复制在多个时钟通路上的逻辑元件,并且添加到时钟电路上,去掉所有不改变逻辑的缓冲器以及除上述缓冲器之外位于两个逻辑元件之间的所有反相器对,若有的话,去掉实现相同逻辑并且在多个时钟通路上的冗余的局部电路。由此,可以显示时钟电路,从而有利于设计人员理解逻辑。

    半导体集成电路及其设计方法

    公开(公告)号:CN1614766A

    公开(公告)日:2005-05-11

    申请号:CN200410088391.3

    申请日:2004-11-04

    Abstract: 在半导体集成电路中,由于电阻元件包含于电源布线中,使得提供给时钟路径上的单元的电源电压降低,由此产生时钟偏移。为了避免该问题,设置一个集中于时钟路径上的单元(10)上的单元放置禁止区,且在该单元放置禁止区中不放置用于执行逻辑操作的单元。同样,为由多个紧密放置在一起的单元形成的每一单元组,设置一个单元放置禁止区。此外,在该单元放置禁止区中可以放置一个电容单元。

    半导体集成电路及其设计方法

    公开(公告)号:CN1309045C

    公开(公告)日:2007-04-04

    申请号:CN200410088391.3

    申请日:2004-11-04

    Abstract: 在半导体集成电路中,由于电阻元件包含于电源布线中,使得提供给时钟路径上的单元的电源电压降低,由此产生时钟偏移。为了避免该问题,设置一个集中于时钟路径上的单元(10)上的单元放置禁止区,且在该单元放置禁止区中不放置用于执行逻辑操作的单元。同样,为由多个紧密放置在一起的单元形成的每一单元组,设置一个单元放置禁止区。此外,在该单元放置禁止区中可以放置一个电容单元。

Patent Agency Ranking