半导体集成电路
    2.
    发明授权

    公开(公告)号:CN1236384C

    公开(公告)日:2006-01-11

    申请号:CN03154909.8

    申请日:2003-08-25

    CPC classification number: G06F13/28

    Abstract: 一种半导体集成电路,包括后备存储器(14)、DMA控制部(21)及WDT(监控定时器)(22)。DMA控制部21在CPU(11)处于正常动作WDT(22)接收到计数器复位信号(CR)时,将CPU(11)、RAM(12)及周边电路(13)的各种数据保存到后备存储器(14)中,并且当由WDT(22)检测出程序运行失控而输出超时信号(TO)时,将保存在后备存储器(14)中的数据分别恢复到CPU(11)、RAM(12)及周边电路(13)中。从而解决了当发生程序运行失控时对CPU实施复位后会返回初始状态,从初始状态再执行程序会失去中途的数据的问题,实现了即使发生所述程序运行失控时也可以从该程序的中途开始重新正常动作。

    时钟发生电路和时钟发生方法

    公开(公告)号:CN1224873C

    公开(公告)日:2005-10-26

    申请号:CN03123218.3

    申请日:2003-04-22

    CPC classification number: G06F1/04

    Abstract: 提供一种防止由于外部噪声而使计算机失灵却能保持计算机处理连续性的设备和方法。时钟发生电路探测进入计算机的外部噪声存在与否。该时钟发生电路发生运行时钟信号,该信号的脉冲宽度是(a)当没有探测到外部噪声时为第一宽度和(b)当探测到外部噪声时为大于第一宽度的第二宽度。该时钟发生电路将所发生的运行时钟信号供给计算机。

    半导体集成电路
    5.
    发明公开

    公开(公告)号:CN1484149A

    公开(公告)日:2004-03-24

    申请号:CN03154909.8

    申请日:2003-08-25

    CPC classification number: G06F13/28

    Abstract: 一种半导体集成电路,包括后备存储器(14)、DMA控制部(21)及WDT(监控定时器)(22)。DMA控制部21在CPU(11)处于正常动作WDT(22)接收到计数器复位信号(CR)时,将CPU(11)、RAM(12)及周边电路(13)的各种数据保存到后备存储器(14)中,并且当由WDT(22)检测出程序超限而输出超时信号(TO)时,将保存在后备存储器(14)中的数据分别恢复到CPU(11)、RAM(12)及周边电路(13)中。从而解决了当发生程序超限时对CPU实施复位后会返回初始状态,从初始状态再执行程序会失去中途的数据的问题,实现了即使发生所述程序超限时也可以从该程序的中途开始重新正常动作。

    时钟发生电路和时钟发生方法

    公开(公告)号:CN1453678A

    公开(公告)日:2003-11-05

    申请号:CN03123218.3

    申请日:2003-04-22

    CPC classification number: G06F1/04

    Abstract: 提供一种防止由于外部噪声而使计算机失灵却能保持计算机处理连续性的设备和方法。时钟发生电路探测进入计算机的外部噪声存在与否。该时钟发生电路发生运行时钟信号,该信号的脉冲宽度是(a)当没有探测到外部噪声时为第一宽度和(b)当探测到外部噪声时为大于第一宽度的第二宽度。该时钟发生电路将所发生的运行时钟信号供给计算机。

Patent Agency Ranking