-
公开(公告)号:CN118553296A
公开(公告)日:2024-08-27
申请号:CN202311124280.2
申请日:2023-09-01
Applicant: 爱思开海力士有限公司
Inventor: 李炳喆
IPC: G11C29/12
Abstract: 本公开的实施例涉及用于检测字线驱动器中的缺陷的半导体设备。一种半导体设备,包括:测试控制电路,被配置为进入测试模式,并且被配置为基于测试模式进入信号、激活脉冲、预充电脉冲、复位信号以及测试码来生成测试字线预充电信号;存储块,包括多个字线驱动器;字线控制电路,被配置为基于测试字线预充电信号、存储块使能信号以及多个内部地址来生成用于控制多个字线驱动器的操作的字线驱动信号、多个电压驱动信号以及多个电压放电信号。字线驱动信号是在激活操作开始之后被使能并且在自预充电操作的定时起设置区段之后被禁用的信号。
-
公开(公告)号:CN119832958A
公开(公告)日:2025-04-15
申请号:CN202410393670.8
申请日:2024-04-02
Applicant: 爱思开海力士有限公司
Inventor: 李炳喆
IPC: G11C11/408 , G11C11/4074
Abstract: 本公开涉及用于控制供应给字线驱动器的操作电力的半导体装置。半导体装置可以包括:电力控制信号生成电路,其配置为在加电时段开始和测试模式操作被执行的至少一个时生成被激活的电力控制信号;以及操作电力生成电路,其配置为响应于电力控制信号而将供应给字线驱动器的操作电力设置为高电压。
-
公开(公告)号:CN109119122B
公开(公告)日:2022-12-02
申请号:CN201810146322.5
申请日:2018-02-12
Applicant: 爱思开海力士有限公司
Inventor: 李炳喆
Abstract: 本申请可以提供一种地址控制电路。地址控制电路可以包括:第一路径电路,其被配置为根据控制信号和地址信号来产生块选择信号。地址控制电路可以包括:第二路径电路,其被配置为使用控制信号来产生在与地址信号的转变定时基本相同的定时处进行转变的虚设地址信号,并且使用虚设地址信号来产生用于锁存块选择信号的地址锁存信号。
-
公开(公告)号:CN109119122A
公开(公告)日:2019-01-01
申请号:CN201810146322.5
申请日:2018-02-12
Applicant: 爱思开海力士有限公司
Inventor: 李炳喆
Abstract: 本申请可以提供一种地址控制电路。地址控制电路可以包括:第一路径电路,其被配置为根据控制信号和地址信号来产生块选择信号。地址控制电路可以包括:第二路径电路,其被配置为使用控制信号来产生在与地址信号的转变定时基本相同的定时处进行转变的虚设地址信号,并且使用虚设地址信号来产生用于锁存块选择信号的地址锁存信号。
-
公开(公告)号:CN111399621B
公开(公告)日:2023-08-08
申请号:CN201911063560.0
申请日:2019-11-04
Applicant: 爱思开海力士有限公司
IPC: G06F1/3206 , G06F1/3296
Abstract: 本发明公开了电力控制电路、半导体装置和半导体装置的电力控制方法。该电力控制电路包括:电力控制信号发生电路,其被配置为根据用于在深度睡眠模式下操作半导体装置的深度睡眠命令来产生电压控制信号;分压电路,其具有根据电压控制信号而改变的分压比,并且被配置为通过以改变的分压比对内部电压进行分压来产生分压电压;比较器,其被配置为通过将参考电压与分压电压进行比较来产生检测信号;振荡器,其被配置为根据检测信号来产生振荡信号;以及泵,其被配置为根据振荡信号来产生内部电压。
-
公开(公告)号:CN111399621A
公开(公告)日:2020-07-10
申请号:CN201911063560.0
申请日:2019-11-04
Applicant: 爱思开海力士有限公司
IPC: G06F1/3206 , G06F1/3296
Abstract: 本发明公开了电力控制电路、半导体装置和半导体装置的电力控制方法。该电力控制电路包括:电力控制信号发生电路,其被配置为根据用于在深度睡眠模式下操作半导体装置的深度睡眠命令来产生电压控制信号;分压电路,其具有根据电压控制信号而改变的分压比,并且被配置为通过以改变的分压比对内部电压进行分压来产生分压电压;比较器,其被配置为通过将参考电压与分压电压进行比较来产生检测信号;振荡器,其被配置为根据检测信号来产生振荡信号;以及泵,其被配置为根据振荡信号来产生内部电压。
-
公开(公告)号:CN107545917A
公开(公告)日:2018-01-05
申请号:CN201710034508.7
申请日:2017-01-18
Applicant: 爱思开海力士有限公司
Inventor: 李炳喆
IPC: G11C8/08
CPC classification number: G11C11/4094 , G11C8/14 , G11C11/406 , G11C11/40618 , G11C11/4074 , G11C11/4085 , G11C11/4087 , G11C11/4091
Abstract: 一种存储器件可以包括:多个单元区块,所述多个单元区块以多个行和列来布置;多个第一驱动器,每个第一驱动器设置在所述多个单元区块的对应单元区块的左侧,并且被配置为驱动对应单元区块的第一子字线;以及多个第二驱动器,每个第二驱动器设置在所述多个单元区块的对应单元区块的右侧,并且被配置为驱动对应单元区块的第二子字线,其中,在激活操作期间,在所述多个单元区块之中,设置在奇数列的单元区块的子字线或设置在偶数列的单元区块的子字线被选择性地激活。
-
公开(公告)号:CN107545917B
公开(公告)日:2021-07-13
申请号:CN201710034508.7
申请日:2017-01-18
Applicant: 爱思开海力士有限公司
Inventor: 李炳喆
IPC: G11C8/08
Abstract: 一种存储器件可以包括:多个单元区块,所述多个单元区块以多个行和列来布置;多个第一驱动器,每个第一驱动器设置在所述多个单元区块的对应单元区块的左侧,并且被配置为驱动对应单元区块的第一子字线;以及多个第二驱动器,每个第二驱动器设置在所述多个单元区块的对应单元区块的右侧,并且被配置为驱动对应单元区块的第二子字线,其中,在激活操作期间,在所述多个单元区块之中,设置在奇数列的单元区块的子字线或设置在偶数列的单元区块的子字线被选择性地激活。
-
-
-
-
-
-
-