-
公开(公告)号:CN1698271A
公开(公告)日:2005-11-16
申请号:CN200480000601.7
申请日:2004-04-19
Applicant: 索尼株式会社
Abstract: 提供一种用于实现LDPC码解码的解码装置、解码方法和解码程序,其能够限制电路尺寸、将操作频率限制到足够可行的范围内、并容易地控制存储器访问。LDPC码的校验矩阵由p×p单位矩阵、一个或更多1变为0的单位矩阵、它们的循环移位、它们的和、以及p×p的0矩阵的组合组成。在可变节点计算部件(319)同时进行P个可变节点计算的同时,校验节点计算部件(313)同时进行P个校验节点计算。
-
公开(公告)号:CN1698272A
公开(公告)日:2005-11-16
申请号:CN200480000602.1
申请日:2004-05-28
Applicant: 索尼株式会社
CPC classification number: H03M13/2906 , G11B20/18 , G11B20/1866 , G11B2020/1836 , H03M13/1111 , H03M13/1191 , H03M13/15 , H03M13/1515 , H03M13/152 , H03M13/2936
Abstract: 提供了一种适于解码通过使用环R线性码来编码的编码数据的解码方法与解码器、程序、记录与再现装置与方法、再现装置与方法。在步骤S21,低密度化处理部件执行奇偶校验矩阵低密度化处理,对在所获得的接收字中包含的奇偶校验矩阵的行进行线性组合,并且根据线性组合的结果生成奇偶校验矩阵,由此降低用于解码的奇偶校验矩阵的密度。在步骤S22,LDPC解码部件利用经过步骤S21中的低密度化处理的奇偶校验矩阵并且通过使用和积算法(SPA)来进行解码。当完成在步骤S22的处理时,该LDPC解码部件终止对于接收字的解码处理。本发明可以用于纠错系统。
-
公开(公告)号:CN1701517B
公开(公告)日:2010-11-24
申请号:CN200480001155.1
申请日:2004-07-05
Applicant: 索尼株式会社
CPC classification number: G11B20/1426 , G11B20/10009 , G11B20/18 , G11B2020/1453 , H03M13/2957 , H03M13/3905 , H03M13/41 , H03M13/6343
Abstract: 提供一种译码设备和方法、程序记录媒体和程序,其能够改善调制码的译码性能,该调制码已经根据可变长度表编码。17PP-SISO译码部分(181)根据17PP编码表(201)和由路径表示的格形表示,使用Viterbi译码算法和BCJR译码算法,该路径1对1地对应于整个编码过程的每个状态转换,从而对来自PR-SISO译码部分(81)的信号SISO译码,并且通过解交织器(83)将SISO译码的信号提供给turbo译码部分(84)。turbo译码部分(84)对来自17PP-SISO译码部分(181)的输出执行turbo译码处理。本发明可应用于记录/重现装置,用于向/从如高密度光盘的记录介质上记录和重现信号。
-
公开(公告)号:CN100502246C
公开(公告)日:2009-06-17
申请号:CN200380100174.5
申请日:2003-10-08
Applicant: 索尼株式会社
CPC classification number: H04L1/006 , H03M13/25 , H03M13/258 , H03M13/27 , H03M13/29 , H03M13/2972 , H04L1/0055 , H04L1/0065 , H04L1/0071
Abstract: 本发明可应用于有关串行连接编码和串行连接编码调制的处理。在作为内部编码的第二编码过程(107)中,输出脉冲响应有限的未通过编码或通过编码获得的序列和输出脉冲响应无限的通过编码获得的序列。在第二编码处理(107)之前的再排列(106)中,使这种序列不相混合。
-
公开(公告)号:CN100546204C
公开(公告)日:2009-09-30
申请号:CN200480000602.1
申请日:2004-05-28
Applicant: 索尼株式会社
CPC classification number: H03M13/2906 , G11B20/18 , G11B20/1866 , G11B2020/1836 , H03M13/1111 , H03M13/1191 , H03M13/15 , H03M13/1515 , H03M13/152 , H03M13/2936
Abstract: 提供了一种适于解码通过使用环R线性码来编码的编码数据的解码方法与解码器、程序、记录与再现装置与方法、再现装置与方法。在步骤S21,低密度化处理部件执行奇偶校验矩阵低密度化处理,对在所获得的接收字中包含的奇偶校验矩阵的行进行线性组合,并且根据线性组合的结果生成奇偶校验矩阵,由此降低用于解码的奇偶校验矩阵的密度。在步骤S22,LDPC解码部件利用经过步骤S21中的低密度化处理的奇偶校验矩阵并且通过使用和积算法(SPA)来进行解码。当完成在步骤S22的处理时,该LDPC解码部件终止对于接收字的解码处理。本发明可以用于纠错系统。
-
公开(公告)号:CN100521553C
公开(公告)日:2009-07-29
申请号:CN200480000601.7
申请日:2004-04-19
Applicant: 索尼株式会社
Abstract: 提供一种用于实现LDPC码解码的解码装置、解码方法,其能够限制电路尺寸、将操作频率限制到足够可行的范围内、并容易地控制存储器访问。LDPC码的校验矩阵由p×p单位矩阵、一个或更多1变为0的单位矩阵、它们的循环移位、它们的和、以及p×p的0矩阵的组合组成。在可变节点计算部件(319)同时进行P个可变节点计算的同时,校验节点计算部件(313)同时进行P个校验节点计算。
-
公开(公告)号:CN1701517A
公开(公告)日:2005-11-23
申请号:CN200480001155.1
申请日:2004-07-05
Applicant: 索尼株式会社
CPC classification number: G11B20/1426 , G11B20/10009 , G11B20/18 , G11B2020/1453 , H03M13/2957 , H03M13/3905 , H03M13/41 , H03M13/6343
Abstract: 提供一种译码设备和方法、程序记录媒体和程序,其能够改善调制码的译码性能,该调制码已经根据可变长度表编码。17PP-SISO译码部分(181)根据17PP编码表(201)和由路径表示的格形表示,使用Viterbi译码算法和BCJR译码算法,该路径1对1地对应于整个编码过程的每个状态转换,从而对来自PR-SISO译码部分(81)的信号SISO译码,并且通过解交织器(83)将SISO译码的信号提供给turbo译码部分(84)。turbo译码部分(84)对来自17PP-SISO译码部分(181)的输出执行turbo译码处理。本发明可应用于记录/重现装置,用于向/从如高密度光盘的记录介质上记录和重现信号。
-
公开(公告)号:CN1692557A
公开(公告)日:2005-11-02
申请号:CN200380100174.5
申请日:2003-10-08
Applicant: 索尼株式会社
CPC classification number: H04L1/006 , H03M13/25 , H03M13/258 , H03M13/27 , H03M13/29 , H03M13/2972 , H04L1/0055 , H04L1/0065 , H04L1/0071
Abstract: 本发明可应用于有关串行连接编码和串行连接编码调制的处理。在作为内部编码的第二编码过程(107)中,输出脉冲响应有限的未通过编码或通过编码获得的序列和输出脉冲响应无限的通过编码获得的序列。在第二编码处理(107)之前的再排列(106)中,使这种序列不相混合。
-
-
-
-
-
-
-