-
公开(公告)号:CN109952566A
公开(公告)日:2019-06-28
申请号:CN201680090755.2
申请日:2016-12-12
Applicant: 英特尔公司
Inventor: J·W·布兰德特 , R·S·查普尔 , J·考博尔 , E·T·格罗科斯基 , S·H·冈瑟 , B·M·盖伊 , T·R·赫夫 , C·J·休斯 , E·乌尔德-阿迈德-瓦尔 , R·辛格豪尔 , S·Y·索托德 , B·L·托尔 , L·拉波波特 , D·帕普沃斯 , J·D·艾伦
IPC: G06F12/0817
Abstract: 本发明公开了一种处理器架构的实施例。在实施例中,处理器包括解码器、执行单元、一致性高速缓存和互连。所述解码器用于对用于将高速缓存行归零的指令进行解码。所述执行单元用于发布用于发起高速缓存行大小的零写入的写入命令。所述一致性高速缓存用于接收所述写入命令、用于判定所述高速缓存行中是否存在命中以及所命中高速缓存行的高速缓存一致性协议状态是经修改状态还是排他状态、用于将高速缓存行配置成指示全零、并且用于向所述互连发布所述写入命令。所述互连用于响应于接收到所述写入命令而向必须对其判定是否存在命中的多个其他一致性高速缓存中的每一个发布监听。
-
公开(公告)号:CN105009101A
公开(公告)日:2015-10-28
申请号:CN201380073002.7
申请日:2013-03-15
Applicant: 英特尔公司
CPC classification number: G06F12/0831 , G06F12/1027 , Y02D10/13
Abstract: 在一个实施例中,冲突检测逻辑被配置以接收来自片上系统(SoC)的一致性结构的仲裁器的多个存储器请求。冲突检测逻辑包括监听过滤器逻辑,该监听过滤器逻辑在与第一地址相关联的指针指示该一致性结构具有第一地址的控制时,将对该第一地址的第一监听存储器请求降级为非监听存储器请求。描述并要求保护其他实施例。
-
公开(公告)号:CN109952566B
公开(公告)日:2024-08-23
申请号:CN201680090755.2
申请日:2016-12-12
Applicant: 英特尔公司
Inventor: J·W·布兰德特 , R·S·查普尔 , J·考博尔 , E·T·格罗科斯基 , S·H·冈瑟 , B·M·盖伊 , T·R·赫夫 , C·J·休斯 , E·乌尔德-阿迈德-瓦尔 , R·辛格豪尔 , S·Y·索托德 , B·L·托尔 , L·拉波波特 , D·帕普沃斯 , J·D·艾伦
IPC: G06F12/0817
Abstract: 本发明公开了一种处理器架构的实施例。在实施例中,处理器包括解码器、执行单元、一致性高速缓存和互连。所述解码器用于对用于将高速缓存行归零的指令进行解码。所述执行单元用于发布用于发起高速缓存行大小的零写入的写入命令。所述一致性高速缓存用于接收所述写入命令、用于判定所述高速缓存行中是否存在命中以及所命中高速缓存行的高速缓存一致性协议状态是经修改状态还是排他状态、用于将高速缓存行配置成指示全零、并且用于向所述互连发布所述写入命令。所述互连用于响应于接收到所述写入命令而向必须对其判定是否存在命中的多个其他一致性高速缓存中的每一个发布监听。
-
公开(公告)号:CN105009101B
公开(公告)日:2018-03-13
申请号:CN201380073002.7
申请日:2013-03-15
Applicant: 英特尔公司
CPC classification number: G06F12/0831 , G06F12/1027 , Y02D10/13
Abstract: 在一个实施例中,冲突检测逻辑被配置以接收来自片上系统(SoC)的一致性结构的仲裁器的多个存储器请求。冲突检测逻辑包括监听过滤器逻辑,该监听过滤器逻辑在与第一地址相关联的指针指示该一致性结构具有第一地址的控制时,将对该第一地址的第一监听存储器请求降级为非监听存储器请求。描述并要求保护其他实施例。
-
-
-