-
公开(公告)号:CN111143872A
公开(公告)日:2020-05-12
申请号:CN201910993303.0
申请日:2019-10-18
Applicant: 英特尔公司
IPC: G06F21/62
Abstract: 公开了一种用于分布式分类账中的数据机密性的系统和设备。该系统和设备保留了分布式分类账的质量,诸如透明度、完整性和冗余度,同时还提供先前在分布式分类账中不可获得的机密性、可扩展性和安全性。该系统包括数据机密性模块,该数据机密性模块利用可信执行环境进行交易处理和密钥同步。访问分布式分类账的设备为新节点提供:加入网络,通过现有节点将交易发送到分类账,使用可信执行环境安全地处理交易,安全传输到逻辑层以应用业务逻辑,从本地存储设备读取数据并将数据写入本地存储设备,并读取加密的交易。
-
公开(公告)号:CN104272317B
公开(公告)日:2017-09-15
申请号:CN201280072808.X
申请日:2012-06-01
Applicant: 英特尔公司
CPC classification number: G06F21/602 , G06F21/125 , G06F21/53 , G06F21/54
Abstract: 在此描述了用于标识并加密用于在更安全执行环境中执行的多个指令的子集的装置、计算机实现的方法、系统、设备及计算机可读介质的实施例。在各实施例中,该子集可包括单个进入点和单个退出点。在各实施例中,该多个指令中的在该子集之前或之后的一个或多个指令可在具有第一安全等级的第一执行环境中执行。在各实施例中,该子集可在具有比该第一安全等级更高的第二安全等级的第二执行环境中执行。
-
公开(公告)号:CN104272317A
公开(公告)日:2015-01-07
申请号:CN201280072808.X
申请日:2012-06-01
Applicant: 英特尔公司
CPC classification number: G06F21/602 , G06F21/125 , G06F21/53 , G06F21/54
Abstract: 在此描述了用于标识并加密用于在更安全执行环境中执行的多个指令的子集的装置、计算机实现的方法、系统、设备及计算机可读介质的实施例。在各实施例中,该子集可包括单个进入点和单个退出点。在各实施例中,该多个指令中的在该子集之前或之后的一个或多个指令可在具有第一安全等级的第一执行环境中执行。在各实施例中,该子集可在具有比该第一安全等级更高的第二安全等级的第二执行环境中执行。
-
公开(公告)号:CN104503830B
公开(公告)日:2018-05-22
申请号:CN201410098271.5
申请日:2014-03-17
Applicant: 英特尔公司
Inventor: E·威斯曼 , R·拉波波特 , M·米谢利 , H·沙菲 , O·伦茨 , J·W·布兰德特 , S·A·费舍尔 , B·L·托尔 , I·M·索迪 , A·纳韦 , G·N·斯里尼瓦萨 , A·V·乔保尔 , S·D·哈恩 , D·A·考法蒂 , R·J·芬格 , G·康纳 , E·高巴托夫 , M·奈克 , A·J·赫德瑞奇 , A·帕拉哈卡兰 , S·S·加哈吉达 , P·布莱特 , P·纳凡兹 , A·D·亨罗伊德 , D·R·萨巴瑞迪
CPC classification number: G06F9/4401 , G06F9/45558 , G06F9/5077 , G06F9/5094 , Y02D10/22 , Y02D10/36
Abstract: 描述了一组异构处理器架构和一种引导异构处理器的方法。根据一个实施例的处理器包括:一组大型物理处理器核;一组小型物理处理器核,相对于所示大型物理处理器核,该小型物理处理器核具有相对较低性能的处理能力和相对较低的功率使用;以及封装单元,用于启用自举处理器。自举处理器初始化同构物理处理器核,而异构处理器向系统固件接口呈现同构处理器的外观。
-
公开(公告)号:CN104503830A
公开(公告)日:2015-04-08
申请号:CN201410098271.5
申请日:2014-03-17
Applicant: 英特尔公司
Inventor: E·威斯曼 , R·拉波波特 , M·米谢利 , H·沙菲 , O·伦茨 , J·W·布兰德特 , S·A·费舍尔 , B·L·托尔 , I·M·索迪 , A·纳韦 , G·N·斯里尼瓦萨 , A·V·乔保尔 , S·D·哈恩 , D·A·考法蒂 , R·J·芬格 , G·康纳 , E·高巴托夫 , M·奈克 , A·J·赫德瑞奇 , A·帕拉哈卡兰 , S·S·加哈吉达 , P·布莱特 , P·纳凡兹 , A·D·亨罗伊德 , D·R·萨巴瑞迪
CPC classification number: G06F9/4401 , G06F9/45558 , G06F9/5077 , G06F9/5094 , Y02D10/22 , Y02D10/36
Abstract: 描述了一组异构处理器架构和一种引导异构处理器的方法。根据一个实施例的处理器包括:一组大型物理处理器核;一组小型物理处理器核,相对于所示大型物理处理器核,该小型物理处理器核具有相对较低性能的处理能力和相对较低的功率使用;以及封装单元,用于启用自举处理器。自举处理器初始化同构物理处理器核,而异构处理器向系统固件接口呈现同构处理器的外观。
-
-
-
-