一种流水线ADC编码装置及编码方法

    公开(公告)号:CN118631251A

    公开(公告)日:2024-09-10

    申请号:CN202410494127.7

    申请日:2024-04-24

    Abstract: 本申请公开了一种流水线ADC编码装置,包括:比较器电路,接差分输入信号,输出多个比较结果;第一编码电路,将多个比较结果进行两两与非运算,输出多个与非运算结果,并在时钟信号的控制下基于多个与非运算结果以及第一选择信号的电平高低输出第一信号或/和第二信号;编码控制电路,基于第一数字码中各信号的出现概率生成第二选择信号,以及接收第三信号与第四信号并根据第二选择信号的电平高低输出第一选择信号;第二编码电路,在多个开关管的开关控制下根据第一数字码输出第二数字码;本发明所提出的编码装置,不需要专门提供一个比较器失调电压校正模式,使得ADC在正常工作当中就能实现比较器失调电压的校正,简化了电路的工作时序。

    一种比较器电路
    2.
    发明公开

    公开(公告)号:CN118449523A

    公开(公告)日:2024-08-06

    申请号:CN202410702020.7

    申请日:2024-06-01

    Abstract: 本申请提供一种比较器电路,包括:第一预放大级,其在所述比较状态下对所述输入信号进行放大以生成第一输出信号;第二预放大级,其根据所述第一输出信号进行复位状态和比较状态的切换,在比较状态下对所述第一输出信号进行放大以生成第二输出信号,并通过所述第一正反馈结构为所述第二输出信号提供正反馈;以及,锁存器级,在所述复位状态下,根据所述时钟信号将所述锁存器级的输出端复位至第二预设电平,在所述比较状态下,通过所述第二输出信号和所述时钟信号控制所述第二正反馈结构和所述第三正反馈结构开启以为所述输出端提供正反馈。本申请减少了时钟信号连接的晶体管数量,进而抑制了时钟信号抖动,可有效提高比较器的精度。

    一种成像信号采样电路及方法
    3.
    发明公开

    公开(公告)号:CN117979184A

    公开(公告)日:2024-05-03

    申请号:CN202410206531.X

    申请日:2024-02-26

    Abstract: 本申请提供一种成像信号采样电路及方法,该电路包括:第一采样模块在N个第一采样信号、第二采样信号的控制下,对成像信号进行N次采样,得到2N个复位电压;第二采样模块在N个第三采样信号、第四采样信号的控制下,对成像信号进行N次采样,得到2N个信号电压;在成像信号的每个周期内,对成像信号进行采样时,通过复位信号控制放大模块进行复位操作,在采样后,对2N个复位电压和2N个信号电压先后进行2N‑1次差分放大处理,得到2N‑1个采样信号。一方面,通过两个采样模块对成像信号进行多次采样,增强电路抑制噪声的强度;另一方面,对多次采样得到的复位电压和信号电压依次进行放大处理,得到多个采样信号,通过多次平均降低输出信号的失调误差。

    一种电压偏置电路
    7.
    发明公开

    公开(公告)号:CN118732762A

    公开(公告)日:2024-10-01

    申请号:CN202410872450.3

    申请日:2024-07-01

    Abstract: 本申请公开了一种电压偏置电路,包括:由电流源、第一NMOS管、第二NMOS管、第三NMOS管、第一PMOS管、第二PMOS管和电压偏置电路构成的电流镜结构;其中,电压偏置电路包括多个开关单元,接收外部数字控制信号,并基于外部数字控制信号切换多个开关单元的开关状态以输出不同的电流。本发明通过外部数字控制信号调节多个开关单元的导通,从而精确地调节该电路对外输出电流的大小,并且在控制时开关的关断闭合的次数和复杂程度均较低,在切换时对电路的影响时间以及建立时间均较短。

    一种高线性度的相位插值电路、方法及电子设备

    公开(公告)号:CN113364433A

    公开(公告)日:2021-09-07

    申请号:CN202110712767.7

    申请日:2021-06-25

    Abstract: 本发明适用于集成电路领域,提供了一种高线性度的相位插值电路、方法及电子设备,所述电路包括:两个相位插值器、两个相位选择器、缓冲器和外环参考时钟;外环参考时钟输出4个相位相差90°的参考时钟信号;两个相位选择器分别接收4个参考时钟信号中的一对反相参考时钟信号,在第一选择控制信号、第二选择控制信号和调节控制信号的控制下,生成两对正交差分时钟信号;两个相位插值器分别接收一对正交差分时钟信号,在一对反相相位控制信号的控制下,对两对正交差分时钟信号进行插值,得到不同的恢复时钟信号;缓冲器接收恢复时钟信号,生成输出时钟信号;解决了现有技术中相位插值器线性度低和功耗高等问题。

    数字滤波器及全数字时钟数据恢复电路

    公开(公告)号:CN113328730A

    公开(公告)日:2021-08-31

    申请号:CN202110595127.2

    申请日:2021-05-28

    Abstract: 本发明提供了一种数字滤波器及全数字时钟数据恢复电路,其中数字滤波器包括用于将输入的待补偿数字输入数据拆分为高位数据、第一低位数据和第二低位数据,并对高位数据进行频率积分处理的频率积分器,用于依次对输入的第一低位数据进行累加处理和量化处理的一阶sigma‑delta补偿电路,以及用于对输入的频率积分处理后的所述高位数据以及累加处理和量化处理后的所述第一低位数据进行全加处理,得到全加数据的全加器,通过采用一阶sigma‑delta补偿电路对原本舍弃的部分低位数据进行处理,既减少数字滤波器中积分路径所需的数据位数,减轻数字滤波器设计难度,又拓展了累加器的位数,从而降低了数字滤波器的设计难度和功耗,提高了数字滤波器的工作频率。

Patent Agency Ranking