基于EMIF接口和双口RAM实现DSP与FPGA高速通信方法

    公开(公告)号:CN105608028A

    公开(公告)日:2016-05-25

    申请号:CN201510679527.6

    申请日:2015-10-19

    CPC classification number: G06F13/387

    Abstract: 本发明提供一种基于EMIF接口和双口RAM实现DSP与FPGA高速通信方法,包括提供FPGA,为所述FPGA内部配置RAM,所述RAM包括第一存储区、第二存储区、第一端口和第二端口;提供DSP和EMIF接口,将所述DSP通过所述EMIF接口与所述第一端口连接,所述第一端口与所述第一存储区连接;将所述FPGA与所述第二端口连接,所述第二端口与所述第二存储区连接;所述FPGA与所述DSP实现高速通信。本发明提供的用DSP与FPGA高速通信方法通过EMIF接口实现了DSP与FPGA之间的数据双向快速传输,有效解决了大量的数据需要实时传输与处理的问题该方法可以广泛应用于信号处理系统方面,尤其可应用于各种实时信号处理。

    处理器和ARINC429总线的通信方法

    公开(公告)号:CN105389282B

    公开(公告)日:2018-09-21

    申请号:CN201510679402.3

    申请日:2015-10-19

    Abstract: 本发明提供一种处理器和ARINC429总线的通信方法。所述处理器和ARINC429总线的通信方法包括:所述ARINC429总线包括总线芯片HS‑3282,所述ARINC429总线通过所述总线芯片HS‑3282和所述处理器通信连接;提供可编程逻辑模块,所述可编程逻辑模块控制所述总线芯片HS‑3282;提供独热状态机,所述独热状态机用于所述ARINC429总线的数据接收和发送控制。本发明提供的处理器和ARINC429总线的通信方法只需要处理器通过可编程逻辑模块完成对数据接收寄存器和数据发送寄存器的访问即可完成ARINC429总线的控制,大大减少了软件代码量,简化了软件设计流程,提高了总线数据的传输速度。

    处理器和ARINC429总线的通信方法

    公开(公告)号:CN105389282A

    公开(公告)日:2016-03-09

    申请号:CN201510679402.3

    申请日:2015-10-19

    CPC classification number: G06F13/4072

    Abstract: 本发明提供一种处理器和ARINC429总线的通信方法。所述处理器和ARINC429总线的通信方法包括:所述ARINC429总线包括总线芯片HS-3282,所述ARINC429总线通过所述总线芯片HS-3282和所述处理器通信连接;提供可编程逻辑模块,所述可编程逻辑模块控制所述总线芯片HS-3282;提供独热状态机,所述独热状态机用于所述ARINC429总线的数据接收和发送控制。本发明提供的处理器和ARINC429总线的通信方法只需要处理器通过可编程逻辑模块完成对数据接收寄存器和数据发送寄存器的访问即可完成ARINC429总线的控制,大大减少了软件代码量,简化了软件设计流程,提高了总线数据的传输速度。

    基于FPGA的IMU数据同步采集系统

    公开(公告)号:CN214228238U

    公开(公告)日:2021-09-17

    申请号:CN202120349436.7

    申请日:2021-02-07

    Abstract: 提供一种基于FPGA的IMU数据同步采集系统,将信号逻辑采集及处理模块、时钟控制模块和数据处理通讯模块均嵌入FPGA芯片上,3路陀螺串口信号、3路加速度脉冲信号和6路A/D模拟温度信号分别与信号逻辑采集及处理模块上对应的3路RS422接口、3路正负脉冲接口和6路A/D转换接口连接,时钟控制模块分别与信号逻辑采集及处理模块和数据处理通讯模块连接。本实用新型采用时钟控制模确保信号逻辑采集及处理模块信号和数据处理通讯模对各路数据采集与处理的同步和完整性,利用FPGA并行采集特点,实现3路RS422接口、3路正负脉冲接口和6路A/D转换接口同步、并行、实时和高速采集,并将采集数据自动存储,适用于对IMU数据采集实时性及同步性要求较高和具有扩展性要求的场合。

    拆卸式电子技术实验箱
    8.
    实用新型

    公开(公告)号:CN218100505U

    公开(公告)日:2022-12-20

    申请号:CN202222190883.X

    申请日:2022-08-19

    Inventor: 马艳云 关维周

    Abstract: 提供一种拆卸式电子技术实验箱,在箱体内部四周均设有槽口朝向箱体中部并呈U形结构的固定架,箱体四周内壁上均设有可上下升降的缓冲式滑动导向支撑装置,固定架通过水平设置的伸缩杆安装于对应侧的缓冲式滑动导向支撑装置上;固定架顶部安装有高度可调式的压紧装置,工作台四边分别位于对应侧的固定架凹槽内,并通过调整压紧装置将工作台压紧后固定于箱体内。本实用新型解决了现有实验箱体对实验设备拆装时不便的弊端,对安装在工作台上的试验设备具有减震功能,从而更好的对工作台和试验设备进行保护,提高工作台的使用寿命,工作台安装方便快捷,大大提高安装效率。

Patent Agency Ranking