-
公开(公告)号:CN101794212B
公开(公告)日:2015-01-07
申请号:CN200910171170.5
申请日:1996-07-17
Applicant: 英特尔公司
CPC classification number: G06F7/57 , G06F7/49921 , G06F7/49994 , G06F7/5443 , G06F7/607 , G06F9/30014 , G06F9/30025 , G06F9/30032 , G06F9/30036 , G06F9/30109 , G06F9/30112 , G06F9/3013 , G06F17/10 , G06F17/147 , G06F2207/382 , G06F2207/3828
Abstract: 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。
-
公开(公告)号:CN103092562A
公开(公告)日:2013-05-08
申请号:CN201210574889.5
申请日:1996-07-17
Applicant: 英特尔公司
CPC classification number: G06F7/57 , G06F7/49921 , G06F7/49994 , G06F7/5443 , G06F7/607 , G06F9/30014 , G06F9/30025 , G06F9/30032 , G06F9/30036 , G06F9/30109 , G06F9/30112 , G06F9/3013 , G06F17/10 , G06F17/147 , G06F2207/382 , G06F2207/3828
Abstract: 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。
-
公开(公告)号:CN103064650A
公开(公告)日:2013-04-24
申请号:CN201210574820.2
申请日:1996-07-17
Applicant: 英特尔公司
CPC classification number: G06F7/57 , G06F7/49921 , G06F7/49994 , G06F7/5443 , G06F7/607 , G06F9/30014 , G06F9/30025 , G06F9/30032 , G06F9/30036 , G06F9/30109 , G06F9/30112 , G06F9/3013 , G06F17/10 , G06F17/147 , G06F2207/382 , G06F2207/3828
Abstract: 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。
-
公开(公告)号:CN101361278B
公开(公告)日:2012-02-01
申请号:CN200680051417.4
申请日:2006-01-19
Applicant: 富士通株式会社
Inventor: 山下英男
CPC classification number: H03M13/11 , G06F7/607 , H03M13/09 , H03M13/6575
Abstract: 本发明提供一种奇偶校验生成电路、计数电路以及计数方法。当针对8位输入数据(X )可取的从0至255的256组值,判断输入数据的奇偶校验(X )、POP(Z )和POP的奇偶校验(Z )取哪组的值时,可知在POP为“0”、“1”、“6”、“7”之中的任意一个的情况下,X 与Z 一致,在POP为“2”、“3”、“4”、“5”、“8”之中的任意一个的情况下,X 与Z 反转。利用这种规律性来实现奇偶校验的预测。
-
公开(公告)号:CN101794213A
公开(公告)日:2010-08-04
申请号:CN200910265998.7
申请日:1996-07-17
Applicant: 英特尔公司
CPC classification number: G06F7/57 , G06F7/49921 , G06F7/49994 , G06F7/5443 , G06F7/607 , G06F9/30014 , G06F9/30025 , G06F9/30032 , G06F9/30036 , G06F9/30109 , G06F9/30112 , G06F9/3013 , G06F17/10 , G06F17/147 , G06F2207/382 , G06F2207/3828
Abstract: 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。
-
公开(公告)号:CN1534458B
公开(公告)日:2010-05-26
申请号:CN03132844.X
申请日:1996-07-17
Applicant: 英特尔公司
CPC classification number: G06F7/57 , G06F7/49921 , G06F7/49994 , G06F7/5443 , G06F7/607 , G06F9/30014 , G06F9/30025 , G06F9/30032 , G06F9/30036 , G06F9/30109 , G06F9/30112 , G06F9/3013 , G06F17/10 , G06F17/147 , G06F2207/382 , G06F2207/3828
Abstract: 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。
-
公开(公告)号:CN1252587C
公开(公告)日:2006-04-19
申请号:CN03122428.8
申请日:1996-07-17
Applicant: 英特尔公司
CPC classification number: G06F7/57 , G06F7/49921 , G06F7/49994 , G06F7/5443 , G06F7/607 , G06F9/30014 , G06F9/30025 , G06F9/30032 , G06F9/30036 , G06F9/30109 , G06F9/30112 , G06F9/3013 , G06F17/10 , G06F17/147 , G06F2207/382 , G06F2207/3828
Abstract: 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。
-
公开(公告)号:CN1534458A
公开(公告)日:2004-10-06
申请号:CN03132844.X
申请日:1996-07-17
Applicant: 英特尔公司
CPC classification number: G06F7/57 , G06F7/49921 , G06F7/49994 , G06F7/5443 , G06F7/607 , G06F9/30014 , G06F9/30025 , G06F9/30032 , G06F9/30036 , G06F9/30109 , G06F9/30112 , G06F9/3013 , G06F17/10 , G06F17/147 , G06F2207/382 , G06F2207/3828
Abstract: 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。
-
公开(公告)号:CN1135615A
公开(公告)日:1996-11-13
申请号:CN95121508.6
申请日:1995-10-27
Applicant: 佳能株式会社
IPC: G06F7/48
CPC classification number: H03M1/804 , G06F7/02 , G06F7/607 , G06F2207/025 , G06T7/223 , G06T2207/10016 , H03M1/42
Abstract: 一种半导体器件,其中电容器201-1至201-n与多输入端Q1至Qn相连,并且每个电容器的一端与传感放大器205公共连接,该半导体器件包括用于复位公共连接电容端的复位单元207或位于电容器和开关之间的复位单元,和一输入复位驱动信号的反相信号的结构,用以减小电路尺寸、提高处理速度和降低功耗。
-
公开(公告)号:CN103064650B
公开(公告)日:2016-02-24
申请号:CN201210574820.2
申请日:1996-07-17
Applicant: 英特尔公司
CPC classification number: G06F7/57 , G06F7/49921 , G06F7/49994 , G06F7/5443 , G06F7/607 , G06F9/30014 , G06F9/30025 , G06F9/30032 , G06F9/30036 , G06F9/30109 , G06F9/30112 , G06F9/3013 , G06F17/10 , G06F17/147 , G06F2207/382 , G06F2207/3828
Abstract: 一种在处理器中加入支持典型的多媒体应用所要求的分组数据上的操作的指令集的装置。在一个实施例中,本发明包括具有存储区(150)、解码器(165)及多个电路(130)的处理器。该多个电路提供若干指令的执行来操作分组数据。在这一实施例中,这些指令包含组装、分解、分组乘法、分组加法、分组减法、分组比较及分组移位。
-
-
-
-
-
-
-
-
-