KR20210027878A - Arithmetic circuit, and neural processing unit and electronic apparatus including the same

    公开(公告)号:KR20210027878A

    公开(公告)日:2021-03-11

    申请号:KR1020190108893A

    申请日:2019-09-03

    Abstract: 본 발명의 실시 형태에 따른 연산 회로는, 순차적으로 입력되는 복수 개의 입력 신호들 각각을 래치하고, 상기 복수 개의 입력 신호들을 기초로 복수 개의 제1 가산 신호들 및 복수 개의 제2 가산 신호들을 순차적으로 출력하는 입력 버퍼, 상기 복수 개의 제1 가산 신호들을 누산하여 출력하는 제1 RCA(ripple carry adder), 상기 제1 RCA에서 발생된 캐리(carry)를 래치하고, 출력하는 플립플롭, 상기 복수 개의 제2 가산 신호들을 누산한 값에 상기 캐리를 가산하여 출력하는 제2 RCA, 및 상기 제1 RCA의 출력 신호와 상기 제2 RCA의 출력 신호를 래치하고, 합산 신호를 출력하는 출력 버퍼를 포함하고, 상기 복수 개의 입력 신호들을 모두 합한 상기 합산 신호를 출력하기 전에 적어도 하나 이상의 무효인 합산 신호를 출력할 수 있다.

    의사 상보성 로직 네트워크
    3.
    发明申请

    公开(公告)号:WO2020122524A1

    公开(公告)日:2020-06-18

    申请号:PCT/KR2019/017283

    申请日:2019-12-09

    Inventor: 김은환 김재준

    Abstract: 본 실시예에 의한 의사 상보성 로직 네트워크는 N 타입 트랜지스터의 제1 풀 업 회로(pull up circuit)와 제1 풀 다운 회로(pull down circuit)를 포함하는 제1 로직 스테이지 및 제2 풀 업 회로와 N 타입 트랜지스터의 제2 풀 다운 회로를 포함하는 제2 로직 스테이지를 포함하며, 제2 로직 스테이지의 출력 신호는 제1 풀 다운 회로의 입력으로 제공되며, 제1 풀 업 회로는 제2 풀 다운 회로를 포함한다.

    이진 신경망에서의 저항성 메모리 기반 배치 정규화 장치

    公开(公告)号:KR102221763B1

    公开(公告)日:2021-02-26

    申请号:KR1020180142913

    申请日:2018-11-19

    Abstract: 본실시예에의한인공신경망회로는웨이트(weight) 정보를저장하는웨이트메모리소자와, 웨이트패스트랜지스터를포함하는단위웨이트메모리셀과, 프로그램되어임계값을저장하는임계값메모리소자와, 임계값패스트랜지스터를포함하는단위임계값(threshold) 메모리셀 및복수의단위웨이트메모리셀과복수의단위임계값메모리셀들이연결된웨이트-임계값컬럼과, 웨이트-임계값컬럼의출력신호가일 입력으로제공되고, 기준전압이타 입력으로제공되는감지증폭기를포함한다.

    저전력 근사 부동 소수점 연산 유닛 및 그 동작 방법
    6.
    发明公开
    저전력 근사 부동 소수점 연산 유닛 및 그 동작 방법 无效
    低功耗近似浮点单元及其运算方法

    公开(公告)号:KR1020170116501A

    公开(公告)日:2017-10-19

    申请号:KR1020160044339

    申请日:2016-04-11

    Abstract: 장치의동작속도를향상시키고소모전력을감소시킬수 있는근사부동소수점연산유닛및 그동작방법이개시된다. 근사부동소수점연산유닛의작동방법은, 부동소수점연산유닛의레지스터들에일정비트들의부동소수점데이터를저장하는단계, 및레지스터들의하위비트레지스터들중 적어도하나이상의레지스터에서의비트에러를무시하거나검출또는정정하지않는단계를포함한다.

    Abstract translation: 这提高了装置的操作速度和一个浮点近似值,可以降低电力消耗计算单元和公开及其操作方法。 工作点运算单元的近似浮动法包括浮点操作和存储在所述单元的寄存器中的特定比特的浮点数据,而忽略位错误eseoui至少一个或寄存器的子位寄存器的多个寄存器中,或检测或校正 而这一步骤没有。

    적층체, 고립된 금속 패턴의 양극 산화 처리 방법, 및 그 방법을 이용한 유기박막 트랜지스터 회로의 제조방법

    公开(公告)号:KR1020170033677A

    公开(公告)日:2017-03-27

    申请号:KR1020150131724

    申请日:2015-09-17

    Abstract: 본발명은절연성필름; 상기절연성필름상에전도성필름; 상기전도성필름상에기판; 및상기기판상에형성된복수의금속패턴; 을포함하고, 상기기판은복수의비아홀을포함하고, 상기복수의비아홀에전도성물질이충전된복수의전도성매립부를포함하며, 상기복수의금속패턴은상기전도성필름과상기전도성매립부에의해전기적으로연결된적층체를제공한다. 이와같은적층체를이용한양극산화처리방법은기판상에형성된복수의고립된금속패턴을기판의상기금속패턴이형성된면의반대면에복수의금속패턴을전기적으로일부또는전부연결하는전도성박막을통해일시적으로전기적연결시켜금속산화시킴으로써한번에용이한방법으로상기금속패턴상에산화막을형성할수 있다.

    이동 단말기 및 그 제어방법
    9.
    发明授权
    이동 단말기 및 그 제어방법 有权
    移动终端及其控制方法

    公开(公告)号:KR101670978B1

    公开(公告)日:2016-10-31

    申请号:KR1020150083392

    申请日:2015-06-12

    Abstract: 실시예에관련된이동단말기는디스플레이부, 영상을촬영하는카메라및 카메라로촬영되는영상내에서복수의특징점을검출하고, 특징점을이용하여입력영역을결정하며, 입력영역내로근접하는포인팅도구를검출하고, 포인팅도구가검출되는입력영역내의위치와관련된명령을디스플레이부에표시하는제어부를포함한다.

    Abstract translation: 根据实施例的移动终端检测由显示单元,拍摄图像的相机和相机拍摄的图像中的多个特征点,使用特征点确定输入区域,检测接近输入区域的指示工具, 以及控制单元,用于在显示单元上显示与检测到指示工具的输入区域中的位置有关的命令。

    전자 소자
    10.
    发明公开
    전자 소자 无效
    电子设备

    公开(公告)号:KR1020160001472A

    公开(公告)日:2016-01-06

    申请号:KR1020140080076

    申请日:2014-06-27

    Abstract: 본발명에따른전자소자는기판, 기판위에형성되어있으며복수의선형반도체가교차결합된복수의교차점을가지는망형반도체, 망형반도체와전기적으로연결되어있는제1 전극및 제2 전극을포함한다.

    Abstract translation: 提供一种电子设备,其包括通过提供可沿水平方向灵活移动的半导体的具有弹性和柔性的半导体。 根据本发明,电子设备包括:基板; 网状半导体,其形成在基板上,并且具有多个交点连接的多个线性半导体; 以及电连接到网络型半导体的第一电极和第二电极。

Patent Agency Ranking