-
公开(公告)号:DE112020004709T5
公开(公告)日:2022-06-09
申请号:DE112020004709
申请日:2020-09-25
Applicant: IBM
Inventor: WILLIAMS DEREK , HERRENSCHMIDT BENJAMIN , MAY CATHY , FREY BRADLY GEORGE
IPC: G06F12/10
Abstract: Ein Prozessorkern verarbeitet eine Übersetzungsladeanweisung, die ein Schutzfeld aufweist, das einen gewünschten Zugriffsschutz angibt, der in einem Übersetzungseintrag für eine Speicherseite anzugeben ist. Die Verarbeitung der Übersetzungsladeanweisung weist eine Berechnung einer effektiven Adresse in der Speicherseite und das Sicherstellen auf, dass ein Übersetzungseintrag, der den gewünschten Zugriffsschutz enthält, in wenigstens einer Übersetzungsstruktur des Datenverarbeitungssystems gespeichert ist.
-
2.
公开(公告)号:DE112020005517T5
公开(公告)日:2022-09-01
申请号:DE112020005517
申请日:2020-12-10
Applicant: IBM
Inventor: LEENSTRA JENTJE , MACKERRAS PAUL , HERRENSCHMIDT BENJAMIN , FREY BRADLY , LUDDEN JOHN , HUNT GUERNEY , CAMPBELL DAVID
Abstract: Die vorliegende Offenbarung betrifft ein prozessgestütztes Virtualisierungssystem, das eine Datenverarbeitungseinheit aufweist. Das System weist ein durch einen Computer lesbares Speichermedium auf, wobei eine erste Speicherkomponente des durch einen Computer lesbaren Speichermediums für einen Zugriff durch ein BS, sichere und nichtsichere Anwendungen und die Firmware konfiguriert ist und wobei eine zweite Speicherkomponente des durch einen Computer lesbaren Speichermediums für einen Zugriff durch die Firmware und nicht durch das BS und die nichtsichere Anwendung konfiguriert ist. Die Datenverarbeitungseinheit ist so konfiguriert, dass sie in einem ersten Betriebsmodus arbeitet, der einen nichtsicheren Anwendungsprozess mithilfe des BS ausführt, und in einem zweiten Betriebsmodus arbeitet, der die sichere Anwendung mithilfe der Firmware ausführt und dadurch den Anwendungscode mithilfe der zweiten Speicherkomponente ausführt.
-
公开(公告)号:AU2020358044A1
公开(公告)日:2022-03-24
申请号:AU2020358044
申请日:2020-09-25
Applicant: IBM
Inventor: WILLIAMS DEREK , HERRENSCHMIDT BENJAMIN , MAY CATHY , FREY BRADLY
IPC: G06F12/10
Abstract: A processor core processes a translation load instruction including a protection field specifying a desired access protection to be specified in a translation entry for a memory page. Processing the translation load instruction includes calculating an effective address within the memory page and ensuring that a translation entry containing the desired access protection is stored within at least one translation structure of the data processing system.
-
-