-
91.
公开(公告)号:ES2524117T3
公开(公告)日:2014-12-04
申请号:ES10178507
申请日:2003-07-22
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , KADONO SHINYA , KONDO SATOSHI , HAGAI MAKOTO
IPC: H04N19/573 , G06K9/36 , G06T9/00 , H04N19/577 , H04N19/58 , H04N19/61 , H04N19/89
Abstract: Un procedimiento de codificación para codificar una imagen que va a codificarse, comprendiendo dicho procedimiento: asignar, a una imagen de referencia a la que hará referencia la imagen que va a codificarse, un primer índice de referencia y un segundo índice de referencia diferente del primer índice de referencia; generar un valor de píxel predictivo de la imagen que va a codificarse generando (i) un valor de píxel predictivo de un primer bloque que va a codificarse usando un valor de píxel de un primer bloque de referencia y un primer conjunto de coeficientes de ponderación correspondiente al primer índice de referencia y (ii) un valor de píxel predictivo de un segundo bloque que va a codificarse usando un valor de píxel de un segundo bloque de referencia y un segundo conjunto de coeficientes de ponderación correspondiente al segundo índice de referencia, cuando el primer bloque que va a codificarse y el segundo bloque que va a codificarse están incluidos en la imagen que va codificarse, donde el primer bloque de referencia para el primer bloque que va a codificarse se identifica mediante el primer índice de referencia y donde el segundo bloque de referencia para el segundo bloque que va a codificarse se identifica mediante el segundo índice de referencia; y codificar la imagen que va a codificarse usando el valor de píxel predictivo generado de la imagen que va a codificarse.
-
公开(公告)号:ES2496979T3
公开(公告)日:2014-09-22
申请号:ES09180894
申请日:2003-10-06
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , KADONO SHINYA , KONDO SATOSHI
IPC: H04N19/103 , G06T9/00 , H04N7/26 , H04N7/46 , H04N7/50 , H04N19/109 , H04N19/16 , H04N19/176 , H04N19/513 , H04N19/577 , H04N19/593 , H04N19/61
Abstract: Un procedimiento de codificación en modo directo temporal para realizar codificación de campo de un bloque actual de una imagen usando un vector de movimiento de una imagen con codificación de campo, estando la imagen con codificación de campo situada cerca en orden de visualización de la imagen del campo actual en el que se incluye el bloque actual, comprendiendo dicho procedimiento de codificación: la obtención de un vector de movimiento de un bloque co-situado incluido en la imagen con codificación de campo, estando el bloque co-situado co-situado con el bloque actual incluido en la imagen de campo actual; la valoración (S204) de que la conversión de escala del vector de movimiento del bloque co-situado no puede realizarse cuando (i) la información de orden de visualización de la imagen con codificación de campo que incluye el bloque co-situado y (ii) la información de orden de visualización de una imagen de campo de referencia a la que se hace referencia por el bloque co-situado son idénticas, perteneciendo la imagen con codificación de campo y la imagen de campo de referencia a la misma trama como un campo superior y un campo inferior, y la valoración de que la conversión de escala del vector de movimiento del bloque co-situado puede realizarse cuando (i) la información de orden de visualización de la imagen con codificación de campo que incluye el bloque co-situado y (ii) la información de orden de visualización de la imagen de campo de referencia a la que se hace referencia por el bloque co-situado no son idénticas; la generación de dos vectores de movimiento del bloque actual a través de dicha conversión de escala en el caso en que se valore, en dicha valoración, que dicha conversión de escala puede realizarse, y la generación de los dos vectores de movimiento del bloque actual fijando uno de los dos vectores de movimiento a un valor predeterminado y el otro vector de movimiento a otro valor predeterminado sin requerir la conversión de escala en el caso en que se valore, en dicha valoración, que dicha conversión de escala no puede realizarse; y la realización (S503, S505) de compensación de movimiento del bloque actual usando los dos vectores de movimiento generados en dicha generación, en el que, en dicha generación, dicha conversión de escala se realiza basándose en una relación de posición temporal entre la imagen de campo actual y la imagen con codificación de campo y la imagen de campo de referencia según la información de orden de visualización.
-
93.
公开(公告)号:DK2271109T3
公开(公告)日:2014-08-25
申请号:DK10182789
申请日:2003-02-26
Applicant: PANASONIC IP CORP AMERICA
Inventor: KONDO SATOSHI , KADONO SHINYA , HAGAI MAKOTO , ABE KIYOFUMI
IPC: H04N19/102 , H04N19/50 , G06T9/00 , H03M7/36 , H04N19/105 , H04N19/109 , H04N19/114 , H04N19/137 , H04N19/139 , H04N19/176 , H04N19/196 , H04N19/423 , H04N19/51 , H04N19/577 , H04N19/91
-
公开(公告)号:AU2003281129B2
公开(公告)日:2007-12-06
申请号:AU2003281129
申请日:2003-07-07
Applicant: PANASONIC IP CORP AMERICA
Inventor: KONDO SATOSHI , SHEN SHENG MEI , KADONO SHINYA , ABE KIYOFUMI , FOO TECK WEE , HAGAI MAKOTO , LIM CHONG SOON
IPC: H04N19/105 , G06T9/00 , H04N19/114 , H04N19/134 , H04N19/136 , H04N19/152 , H04N19/159 , H04N19/196 , H04N19/423 , H04N19/426 , H04N19/46 , H04N19/50 , H04N19/503 , H04N19/60 , H04N19/61 , H04N19/70 , H04N19/895 , H04N19/91 , H04N21/234 , H04N21/44
Abstract: An input image is coded and then decoded by referencing an image stored in a picture buffer. The decoded image is checked whether it is a reference image or output image. The decoded image is stored in the picture buffer based upon the checking result. An independent claim is also included for image decoding method.
-
公开(公告)号:AU2003201906B2
公开(公告)日:2007-09-13
申请号:AU2003201906
申请日:2003-01-08
Applicant: PANASONIC IP CORP AMERICA
Inventor: HAGAI MAKOTO , KONDO SATOSHI , ABE KIYOFUMI , KADONO SHINYA
IPC: H04N19/51 , H03M7/36 , H04N19/105 , H04N19/423 , H04N19/50 , H04N19/61 , H04N19/625
Abstract: A motion vector coding unit 117 executes processing including a neighboring block specification step (S100) of specifying a neighboring block which is located in the neighborhood of a current block; a judgment step (Steps S102, S104) of judging whether or not the neighboring block has been coded using a motion vector of another block; a prediction step (S106, S108) of deriving a predictive motion vector of the current block using a motion vector calculated from the motion vector of the other block as a motion vector of the neighboring block; and a coding step (S110) of coding the motion vector of the current block using the predictive motion vector.
-
公开(公告)号:MX2025000825A
公开(公告)日:2025-03-07
申请号:MX2025000825
申请日:2021-08-06
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TEO HAN BOON , LI JING YA , KUO CHE-WEI , ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO , KATO YUSUKE
IPC: H04N19/52 , H04N19/105 , H04N19/119 , H04N19/159 , H04N19/176
Abstract: Se proporciona un codificador (100) que incluye: circuitería; y una memoria acoplada a la circuitería, en el cual en operación, la circuitería: genera una imagen de predicción de un bloque actual a ser procesado, por medio del uso de un primer vector de movimiento (paso S3001); y actualiza una tabla de predictores de vectores de movimiento basados en la historia (HMVP) por medio del uso de un primer candidato que tiene el primer vector de movimiento, la tabla de HMVP almacena, en un método de primera entrada-primera salida (FIFO), una pluralidad de segundos candidatos cada uno que tiene un segundo vector de movimiento usado para un bloque procesado (paso S3002), y en la actualización de la tabla de HMVP, la circuitería: determina si un tamaño del bloque actual es menor que o igual a un tamaño umbral (paso S30021); y omite la actualización de la tabla de HMVP (paso S30022) cuando se determina que el tamaño del bloque actual es menor que o igual al tamaño umbral (Si en el paso S30021).
-
公开(公告)号:AU2023304865A1
公开(公告)日:2025-01-09
申请号:AU2023304865
申请日:2023-07-03
Applicant: PANASONIC IP CORP AMERICA
Inventor: TEO HAN BOON , GAO JINGYING , LIM CHONG SOON , YADAV PRAVEEN KUMAR , ABE KIYOFUMI , NISHI TAKAHIRO , TOMA TADAMASA
Abstract: A decoding device (200) comprises a circuit and a memory connected to the circuit, the circuit executing the operations of: decoding a plurality of neural network information sets each identifying a neural network filter (S601); decoding, from one access unit, two or more activation information sets each specifying one of the plurality of neural network information sets (S602); and applying, to one picture, two or more neural network filters identified by two or more neural network information sets specified by the two or more activation information sets (S603).
-
公开(公告)号:MX2024004990A
公开(公告)日:2024-05-07
申请号:MX2024004990
申请日:2020-02-18
Applicant: PANASONIC IP CORP AMERICA
Inventor: LIM CHONG SOON , SUN HAI WEI , TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , SHASHIDHAR SUGHOSH PAVAN , TEO HAN BOON , LIAO RU LING , LI JING YA
IPC: H04N19/537 , H04N19/105 , H04N19/157 , H04N19/96
Abstract: Se proporciona un codificador de imagen el cual incluye conjunto de circuitos y una memoria acoplada al conjunto de circuitos. En operación, el conjunto de circuitos realiza: división de un bloque de imagen en una pluralidad de divisiones que incluyen una primera división que tiene una forma no rectangular (por ejemplo, una forma triangular) y una segunda división; predecir un primer vector de movimiento para la primera división y un segundo vector de movimiento para la segunda división; y codificar la primera división usando el primer vector de movimiento y la segunda división usando el segundo vector de movimiento.
-
公开(公告)号:ZA202203500B
公开(公告)日:2023-08-30
申请号:ZA202203500
申请日:2022-03-25
Applicant: PANASONIC IP CORP AMERICA
Inventor: SUN HAI WEI , TEO HAN BOON , ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO , LI JING YA , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING
Abstract: A coding device (100) is provided with a circuit (160) and a memory (162) connected to the circuit (160). The circuit (160): selects, from a plurality of tables which are used, during an operation, to correct a reference motion vector into a predetermined direction using a correction value designated by an index, and which have correction values with respectively different intervals between indexes, a first table used for a partition to be coded of an image in a moving image; writes a parameter indicating a first index to be selected from among indexes included in the first table; and codes the partition using the reference motion vector corrected by means of a correction value designated by the first index.
-
100.
公开(公告)号:AU2023201643A1
公开(公告)日:2023-04-20
申请号:AU2023201643
申请日:2023-03-15
Applicant: PANASONIC IP CORP AMERICA
Inventor: LI JING YA , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , ABE KIYOFUMI , TOMA TADAMASA , NISHI TAKAHIRO
IPC: H04N19/52
Abstract: An encoder (100) includes circuitry (160) and memory (162) connected to the circuitry (160). In operation, the circuitry (160): selects a first table to be 5 used for a current partition to be encoded in an image of a video, from among tables that are used to correct a base motion vector in a predetermined direction using a correction value specified by an index, the tables including correction values having varying differences between indexes; writes a parameter indicating a first index to be selected from among indexes included in the first 10 table; and encodes the current partition using the base motion vector corrected using a correction value specified by the first index. 19479675_1
-
-
-
-
-
-
-
-
-