멀티미디어 데이터처리를 위한 디지탈 신호 프로세서(DSP) 모듈
    101.
    发明授权
    멀티미디어 데이터처리를 위한 디지탈 신호 프로세서(DSP) 모듈 失效
    用于多媒体数据处理的DSP模块

    公开(公告)号:KR1019950001599B1

    公开(公告)日:1995-02-27

    申请号:KR1019910024517

    申请日:1991-12-26

    Abstract: The DSP module in an intelligent computer processes efficiently multimedia data. The DSP module connected to node processor (SPARC) comprises a DSP96002 processor for multimedia data processing; a SRAM for efficient operation of the DSP processor; a Dual Port RAM (DPRAM) for communication with a node processor; an MBUS interface for accessing DSP module of the node processor; a bus artitration circuit between MBUS interface and DSP processor; latches and a transceiver; an SRAM controller; a DPRAM controller.

    Abstract translation: 智能计算机中的DSP模块高效处理多媒体数据。 连接到节点处理器(SPARC)的DSP模块包括用于多媒体数据处理的DSP96002处理器; 一个用于DSP处理器高效运行的SRAM; 用于与节点处理器通信的双端口RAM(DPRAM); 用于访问节点处理器的DSP模块的MBUS接口; MBUS接口和DSP处理器之间的总线电路; 锁存器和收发器; 一个SRAM控制器; DPRAM控制器。

    병렬처리시스템을 위한 노드메모리 시스템

    公开(公告)号:KR1019930014573A

    公开(公告)日:1993-07-23

    申请号:KR1019910024777

    申请日:1991-12-28

    Abstract: 본 발명은 병렬처리시스템을 위한 노드메모리 시스템에 관한 것으로서, 종래의 병렬처리시스템을 구성하는 하나의 노드 구조를 대략 살펴보면, 일반 산술계산과 제어를 위한 범용 프로세서와, 특정 응용처리를 위한 예를 들면, 이미지 처리(image processing), 그래픽스(graphics), 신호처리(signal processing)을 위한 전용 프로세서들로 구분하는 노드 프로세서, 그리고 프로세서가 처리하는 데이타를 저장하기 위한 노드메모리와, 이웃 노드들과의 커뮤니케이션(communication)을 위한 컨트롤러를 가지고 있다.
    이때, 노드 메모리는 버스를 통해 노드내의 프로세서들과 인접한 이웃 노드들에 의해 액서스된다.
    본 발명은 병렬처리시스템을 프로세서, 메모리, 컨트롤러등을 포함하는 노드들의 집합으로 구성하므로써 하나의 프로세스를 여러개의 프로세스로 분할하여 실행하므로 전체적인 시스템의 성능을 향상시킬 수 있도록 병렬처리 시스템을 위한 노드메모리 시스템을 제공하는 것이다.

    멀티미디어 데이터처리를 위한 디지탈 신호 프로세서(DSP) 모듈
    106.
    发明公开
    멀티미디어 데이터처리를 위한 디지탈 신호 프로세서(DSP) 모듈 失效
    用于多媒体数据处理的数字信号处理器(DSP)模块

    公开(公告)号:KR1019930014118A

    公开(公告)日:1993-07-22

    申请号:KR1019910024517

    申请日:1991-12-26

    Abstract: 본 발명은 지능형 컴퓨터에서 멀티미디어 데이터를 처리하는 DSP(Digital Signal Proccssor) 모듈의 설계방법에 관한 것으로서, 종래의 지능형 컴퓨터의 PCU(Prototype Computation Unit)는 서로 다른 2개 또는 3개의 프로세서가 하나의 노드를 구성하고, 전체적으로 동일구조의 노드로 작업(task)을 수행하는 병렬처리장치(Parallel Proccssing Unit)로써, 크게 세가지 연산기능을 가져야 한다.
    첫번째는 지식정보처리, 두번째는 멀티미디어 데이터처리, 마지막으로 범용연산을 하여야 한다.
    이 중에서 멀티미디어 데이터를 처리하기 위해 연산기능의 신속성, 반복되는 루프(loop)의 효율적인 처리등 여러가지 기능이 필요로 하여, 노드 프로세서와는 별도로 멀티미디어 데이터처리 전용 프로세서 DSP 칩을 사용하게 되었다.
    본 발명은 노드 프로세서(SPRAC)가 DSP 모듈을 구성하는 SRAM과 DPRAM, 그리고 DSP96002 프로세서를 직접 액세서 가능하게 세개의 경로연결방법으로 설계해 주므로써 노드 프로셋와는 별도로 멀티미디어 데이터처리전용 프로세서 DSP 칩을 사용하지 않아도 되는 효과를 제공하는 것이다.

    병렬처리 시스템에서의 호스트 컴퓨터와 노드 컴퓨터간의 데이타 전송방법 (Method for Transferring Data between the Host Computer and the Node Computer In a Parallel Processing System)

    公开(公告)号:KR1019930014113A

    公开(公告)日:1993-07-22

    申请号:KR1019910025585

    申请日:1991-12-31

    Abstract: 본 발명은 VME 시스템을 호스트 컴퓨터로 하는 동일성의 병렬처리 컴퓨터중 이필성의 멀티프로세서 시스템으로 된 하나의 노드컴퓨터에서 호스트컴퓨터와의 통신채널과 호스트 컴퓨터가 제공하는 외부 스트리지를 액세스하는 채널을 동시에 제공할수 있는 버스트모드(burstmode)전송방식을 기본으로하는 병렬처리 시스템에서의 외부스트리지 액세스 방법에 관한 것이다.
    종래의 호스트 컴퓨터를 기반으로 하는 병렬처리 컴퓨터는 사용자인 인터페이스와 외부스트리지 및 시스템 컨트롤 환경을 호스트컴퓨터의 환경을 이용하며, 병렬로 처리하여야 할 부분적인 태스크를 받아 고속으로 처리한다음 그 결과를 다시 호스트 컴퓨터에게로 넘겨주는 방식을 사용하고 있다.
    이 경우 백엔드(backend) 프로세서로 사용되는 병렬처리 시스템은 호스트컴퓨터로 부터 태스크를 로딩(loading) 받아야 하며, 계산된 결과를 다시 호스트컴퓨터로 넘겨주어야 한다.
    또한 주어진 태스크의 실행중에 필요에 따라 외부 스토리지를 직접 액세스 할 수 있어야 한다.
    본 발명이 적용된 컴퓨터는 동일한 모양을 갖는 여러 노드 컴퓨터를 호스트 컴퓨터가 제공하는 VME 버스에 연결시켜 병렬 처리 환경을 제공함과 동시에 노드 컴퓨터간의 통신 네트워크를 분리 구성하고 또한 각 노드컴퓨터는 독립된 프로세싱 환경을 갖기 위하여 독립적으로 외부 스트리지를 액세스할 수 있도록 하기 위한 것이다.

    멀티미디어 지식처리를 위한 병렬처리 컴퓨터의 노드 컴퓨터 구조

    公开(公告)号:KR1019930014112A

    公开(公告)日:1993-07-22

    申请号:KR1019910025372

    申请日:1991-12-30

    Abstract: 본 발명은 차세대 컴퓨터 사용자의 요구에 부응하는 고급정보 처리 컴퓨터나 지능형 컴퓨터의 기본시스템(platform)으로 사용될 수 있는 범용 스탠드어론(stand-alone) 병렬처리 컴퓨터(SAP-MK; Stand-Alone Paralledl pocessing system of the Multimedia and Knowledge processing)의 노드 컴퓨터 구조에 관한 것으로서, 종래의 SAP-MK의 개념 모텔은 컴퓨테이션 유니트(computationunit), 매스 스트리지(mass storage)유니트, I/O유니트 및 유니트간통신(inter-unit communication) 유니트 등으로 구성되며, 이중 컴퓨테이션 유니트는 SAP-MK가 수행되는 업무의 궁극적인 컴퓨테이션을 효과적으로 제공하는 유니트이다.
    그러나 SAP-MK는 고급정보 처리를 주 업무로 하여 이는 구체으로 멀티미디어 데이터 프로세싱 및 지식처리를 효과적으로 수행할 수 있는 시스템을 의미한다.
    따라서 SAP-MK의 컴퓨테이션 유니트는 멀티미디어 데이터 프로세싱 및 지식처리를 효과적으로 지원할 수 있는 구조를 가져야 하며, 이울러 기존 시스템에서 재공하는 일반적인 범용 연산 처리도 효과적으로 처리할 수 있는 구조를 가져야 한다.
    따라서 컴퓨테이션 유니트는 이들 프로세싱을 제공하기 위한 심볼릭 프로세서, 멀티미디어 데이터 프로세서, 프러세서간 통신 컨트롤러, 메모리 및 메모리 컨트롤러 등을 포함하는 프로세싱 노드와 효과적인 병렬처리를 제공하기 위한 프로세서간 통신 네크워크 등이 포함되어야 할 것이다.
    본 발명은 멀티미디어 지식처리를 위한 병렬처리 컴퓨터의 노드 컴퓨터 구조를 제공해 주므로써, 멀티미디어데이터 프로세싱 및 지식치리를 효과적으로 수행할 수 있으며, 이와동시에 멀티미디어 데이터 프로세싱 및 지식처리를 효과적으로 지원하며, 또한 기존 시스템에서 제공하는 일반적인 범용 연산 처리도 효과적으로 지원해 주는 것이다.

    아이피 프래그먼트 패킷에 대한 동적 필터링 방법
    109.
    发明授权
    아이피 프래그먼트 패킷에 대한 동적 필터링 방법 失效
    动态过滤IP片段攻击片段的方法

    公开(公告)号:KR100596386B1

    公开(公告)日:2006-07-03

    申请号:KR1020030087983

    申请日:2003-12-05

    Abstract: 본 발명은 아이피 프래그먼트 패킷(IP Fragment packet)에 대한 동적 필터링 방법에 관한 것으로 특히, 비정상 트래픽을 가지고 있는 아이피 프래그먼트 패킷의 공격(attack)에 대비하여 공격에 이용될 수 있는 아이피 프래그먼트 패킷의 비정상 트래픽을 효과적으로 차단하고, 실시간으로 유입되는 다양한 아이피 프래그먼트 패킷에 따라 가변적으로 필터링 규칙을 변경하는 아이피 프래그먼트 패킷에 대한 동적 필터링(dynamic filtering) 방법에 관한 것이다.
    본 발명이 제공하는 아이피 프래그먼트 패킷에 대한 동적 필터링(dynamic filtering) 방법은 (a)수신된 아이피 프래그먼트 패킷에 대한 기 설정된 필터링 규칙이 있는지 판별하는 단계; (b)기 설정된 규칙이 없으면 수신된 아이피 프래그먼트 패킷에 대한 새로운 필터링 규칙을 만들고, 기 설정된 규칙이 있으면 수신된 아이피 프래그먼트 패킷의 크기를 참조하여 아이피 프래그먼트 패킷의 트래픽 정보를 갱신하는 단계; (c)갱신된 트래픽 정보를 이용하여 이미 설정된 기준치 값과 비교하여 수신된 아이피 프래그먼트 패킷내에 비정상 트래픽이 있는 지 판별하는 단계; (d)상기 필터링 규칙 중에서 일정 시간 동안 비정상 트래픽을 발생하지 않는 필터링 규칙이 있는지 판별하는 단계를 포함하여 본 발명의 기술적 과제를 달성한다.

    유비쿼터스 컴퓨팅 환경에서의 위치정책관리 방법 및위치정책 관리 장치
    110.
    发明授权
    유비쿼터스 컴퓨팅 환경에서의 위치정책관리 방법 및위치정책 관리 장치 有权
    因此,在无处不在的计算环境中管理基于位置的策略的方法和装置

    公开(公告)号:KR100576725B1

    公开(公告)日:2006-05-03

    申请号:KR1020030097757

    申请日:2003-12-26

    Abstract: 본 발명에 따라 유비쿼터스 컴퓨팅 환경에서의 위치정책관리 방법 및 위치정책 관리 장치가 개시된다. 상기 위치정책관리 방법은, 스페이스위치정책 정보를 입력받아 저장하는 단계와, 사용자 접근시 수신되는 사용자의 위치정책 정보 및 상기 저장된 스페이스위치정책 정보를 기초로 사용자의 접근을 제어하는 접근제어 정책 정보를 생성하는 단계를 포함한다. 이와 같은 본 발명에 의하면, 사용자가 스페이스 진입시 로그인과정없이 자동적으로 접근제어정보를 생성할 수 있다.

Patent Agency Ranking