-
公开(公告)号:KR1019960009662B1
公开(公告)日:1996-07-23
申请号:KR1019940010639
申请日:1994-05-16
Applicant: 한국전자통신연구원
IPC: G06F13/24
Abstract: checking whether an interrupt request clock input is a rising edge(27); repeating the above step until it's a rising edge; copying the maximum bit of retrying coefficient value(8) to a present retrying coefficient bit(9) and returning to the starting step if an interrupt transmission bit and an end bit are 1, and an interrupt bus is idle state during a clock rising edge(28,29), or reducing the retrying coefficient value by one until successful transmission is obtained, if a finite retry enable bit is 1 and the retry coefficient value is not 0(30); and going back to 27 step if 30 step is not satisfied.
Abstract translation: 检查中断请求时钟输入是否为上升沿(27); 重复上述步骤,直到上升为止; 将重试系数值(8)的最大位复制到当前重试系数位(9),如果中断传输位和结束位为1,并返回到起始步,并且中断总线在时钟上升沿期间为空闲状态 (28,29),或者如果有限重试使能位为1并且重试系数值不为0(30),则将重试系数值减1,直到成功发送为止; 如果30步不满意,回到27步。
-
公开(公告)号:KR1019960011722A
公开(公告)日:1996-04-20
申请号:KR1019940023878
申请日:1994-09-22
Applicant: 한국전자통신연구원
IPC: G06F13/00
Abstract: 본 발명은 공유 캐쉬 메모리를 사용하는 다중프로세서 시스템에서 발생하는 이러한 문제들을 개선하기 위한 것으로, 캐쉬간 직접 데이타전송(cache-to-cache data transfer)을 DRAM은 한번도 읽거나 쓰기를 행하지 않고, 단지 한번의 버스 사용으로 이루어지도록 한다.
캐쉬에서 캐쉬로 데이타를 직접 전송하는 방법을 사용하면, 메모리 데이타 복사본을 여러개의 프로세서 전용의 캐쉬에 분산하여 두었을 경우 발생하는 데이타 불일치 문제를 좀 더 간략화시켜 쉽게 해결할 수가 있고, 캐쉬 데이타의 메모리 되쓰기로 인한 공통버스의 빈번한 사용에 따라서 발생되는 버스 병목 현상을 감소시키고, 또한, 캐쉬에서 메모리로, 또 메모리에서 캐쉬로 데이타를 이중 전송하는 동안 발생할 수 있는 데이타의 에러를 줄여 준다.-
123.
公开(公告)号:KR1019960001995A
公开(公告)日:1996-01-26
申请号:KR1019940012744
申请日:1994-06-07
Applicant: 한국전자통신연구원
IPC: G06F9/46
Abstract: 본 발명은 다중프로세서 인터럽트 요청기에서의 인터럽트 송신 및 완료 제어방법에 관한 것으로서, 프로세서 간 인터럽트의 전송요구를 받고 이의 송신 및 전송완료를 제어하기 위하여 제어 및 상태 레지스터에 인터럽트 송신/완료비트를 두고, 제어 및 상태 레지스터의 최하위 바이트에 쓰기요구가 있으면 프로세서 인터페이스 회로와 다중 프로세서 인터럽트 요청기 사이의 데이타 버스의 최하의 비트를 인터럽트 송신/완료 비트에 기록하고, CKECK상태이고 전송오류가 발생하지 않았거나 또는 유한 재시도 조건에서 재시도 회수가 만료되었을 경우이면 인터럽트 송신/완료비트를 0으로 기록하여 프로세서간 인터럽트의 송신 및 전송완료를 제어하는 방법을 제공한다.
-
-
公开(公告)号:KR1019950011059B1
公开(公告)日:1995-09-27
申请号:KR1019920025396
申请日:1992-12-24
Applicant: 한국전자통신연구원
IPC: G06F15/16
Abstract: The system commonly uses a common data without data collision in multiple processor systems. The device includes a decoder(7) which outputs an arbitration request signal from data bus(2) and slot(6), a priority encoder(8) which determines a priority signal of input signals through an arbitration bus(4), a comparator(9) which outputs an output signal of priority encoder(8), and a pairness detection circuit(13) which examines an arbitration request signal from a decoder(7). The pairness detection circuit (13) has a logic means of arbitration request signal.
Abstract translation: 该系统通常在多个处理器系统中使用没有数据冲突的公共数据。 该设备包括从数据总线(2)和时隙(6)输出仲裁请求信号的解码器(7),通过仲裁总线(4)确定输入信号的优先级信号的优先编码器(8),比较器 (9),其输出优先编码器(8)的输出信号,以及成对检测电路(13),其从解码器(7)检查仲裁请求信号。 配对检测电路(13)具有仲裁请求信号的逻辑装置。
-
公开(公告)号:KR1019950015074A
公开(公告)日:1995-06-16
申请号:KR1019930024329
申请日:1993-11-16
Applicant: 한국전자통신연구원
IPC: G06F9/46
Abstract: 본 발명은 프로그램이 가능한 타이머에서 타임아웃 인터럽트를 구동하는 방법에 관한 것으로서, 프로그램이 가능한 타이머에서 프로그램된 계수치를 주기적으로 계수하는 방법을 이용하여 타임아웃이 될 때마다 타임아웃을 인지하여 타임아웃 인터럽트 신호를 4클럭동안 구동한 후 철회하고, 또는 이미 타임아웃 인터럽트 신호가 구동되었으면 태그비트(29)의 값을 이용하여 상기 타임아웃 인터럽트 신호가 4클럭동안 지속될 때까지 반복수행한 후 타임아웃 인터럽트 신호의 구동을 철회하는 방법을 제공한다.
-
公开(公告)号:KR1019950015066A
公开(公告)日:1995-06-16
申请号:KR1019930024327
申请日:1993-11-16
Applicant: 한국전자통신연구원
IPC: G06F9/00
Abstract: 본 발명은 프로그램이 가능한 타이머에서 하드웨어 인터페이스를 통하여 프로그래밍을 지원하는 방법에 관한 것으로, 그 지원방법은, 타이머(3)를 리셋하여 초기화(단계 12)하고서 입력클럭의 상승에지를 판단하고(단계 13), 어드레스 스트로브 신호가 1인가를 판단하여(단계 14) 1이 아니면, 요구완료신호와 데이타 버스를 초기화 시키고(단계 15), 상기 어드레스 스트로브 신호가 1이면 어드레스 신호를 해독하여 상기 타이머내의 레지스터중 어디에도 해당되지 않으므로 무응답처리를 하고(단계16), 만약 상기 어드레스 신호가 레지스터(MCR)(4)를 가리키면 쓰기 및 읽기신호가 1인지를 판단하여(단계17) 1이 아니면, 상기 MCR(4)에서 읽기수행 및 읽기 요구완료시호를 구동하고 상기 상태(13)로 궤환되고 (단계 18), 상기 상기 및 읽기 요구신호가 1이면, 상기 MCR(4) 쓰기수행 및 쓰기요구 완료신호를 구동하며(단계 19), 또한 상기 어드레스 신호를 해독하여 CCR(8)을 가리키면 쓰기 및 읽기요구신호가 1인가를 판단하여 (단계 20) 1이 아니면 CCR(8)에서 읽기수행 및 읽기요구 완료신호를 구동하고 상기 상태(13)로 되게하고(단계 21), 상기 판단단계(20)에서 1이면 쓰기요구 완료신호를 구동하여 상기 상태(13)로 되는 단계(22) 구성으로 프로그램이 가능한 타이머에서 프로그래밍을 효과적으로 지원할 수 있다.
-
公开(公告)号:KR1019950012234A
公开(公告)日:1995-05-16
申请号:KR1019930020766
申请日:1993-10-07
Applicant: 한국전자통신연구원
IPC: G06F13/38
Abstract: 본 발명은 파이프라인드 버스에서 임의의 가변 블럭을 전송하는 방법으로 특히 상기 파이프라인드 버스에서 임의 크기의 가변 블럭을 전송하기 위한 전송 신호선(14)을 부가하여 블럭 전송을 개선한 버스 프로토콜에 관한 것이다.
파이프라인드 버스(5)는 어드레스 버스와 데이타 버스가 분리되어 있어 각 버스를 사용하고자 할때 중재 규칙에 따라 버스사용권을 획득한 후 사용해야 하므로 각 기본주기에는 중재 사이클이 선행되지만 단 한번의 중재로 연속된 데이타 블럭을 전송하기 위한 버스사용권을 획득한 요청기(6) 또는 응답기(7)가 데이타 전송이 끝날 때까지 중재금지신호선 즉 WRINH*신호선(12)과 DBINH*신호선(13)을 구동시켜 다음 사이클에서 중재가 일어나지않게하고 임의 크기의 데이타 블럭 전송을 가변적으로 수행하기 위한 sn비트의 가변 블럭 전송 신호선(14) (VBT)을 부가하여 요청기(6)는 전송할 데이타 블럭의 크기를 상기 sn비트의 가변 블럭 전송 신호선(14)에실어응답기(7)는 상기 sn가변 블럭전송신호선을 보고 데이타 블럭을 요청기에 전송하는 일련의 동작을 수행한다.-
-
公开(公告)号:KR1019940007825B1
公开(公告)日:1994-08-25
申请号:KR1019910023202
申请日:1991-12-17
Applicant: 한국전자통신연구원
IPC: G06F9/22
Abstract: The UNIX operating management system includes a system performance managing process, a file system managing process, a printer managing process, a terminal managing process, a system driving and stopping process, a network managing process, a user account managing process, a message managing process, and a security managing process, thereby easily operating and managing the system.
Abstract translation: UNIX操作管理系统包括系统性能管理过程,文件系统管理过程,打印机管理过程,终端管理过程,系统驱动和停止过程,网络管理过程,用户帐户管理过程,消息管理过程 和安全管理处理,从而容易地操作和管理系统。
-
-
-
-
-
-
-
-
-