-
公开(公告)号:KR1020140126033A
公开(公告)日:2014-10-30
申请号:KR1020130044025
申请日:2013-04-22
Applicant: 고려대학교 산학협력단
IPC: H03L7/08
CPC classification number: H03L7/107 , G04F10/005 , H03L7/085 , H03L7/093 , H03L7/0991 , H03L2207/50
Abstract: 본 발명은 출력 클록의 지터(Jitter)를 증가시키는 스퍼(spur)를 줄일 수 있는 디지털 위상 고정 루프 회로에 관한 것이다.
본 발명의 일실시예에 의한 디지털 위상 고정 루프 회로는 기준 클록과 피드백 클록의 위상 차이 정보를 검출하는 위상 검출부; 상기 검출된 위상 차이 정보를 이용하여 디지털 제어 코드를 생성하는 디지털 필터- 상기 디지털 제어 코드는 현재 위상 차이 정보와 이전 위상 차이 정보를 이용하여 생성됨-; 상기 생성된 디지털 제어 코드에 근거하여 출력 클록을 생성하는 디지털 제어 발진기- 상기 디지털 제어 발진기는 상기 현재 위상 차이 정보와 상기 이전 위상 차이 정보가 변화가 있는 경우에만 조절됨-; 및 상기 출력 클록의 주파수를 분주하여 상기 피드백 클록을 생성하는 분주기를 포함할 수 있다.Abstract translation: 本发明涉及能够减少增加输出时钟的抖动的杂散的数字锁相环电路。 根据本发明实施例的数字锁相环电路包括相位检测单元,数字滤波器,数字控制振荡器和分频器。 相位检测单元检测参考时钟和反馈时钟之间的相位差信息。 数字滤波器通过使用检测到的相位差信息产生数字控制码,其中通过使用当前相位差信息和先前的相位差信息来生成数字控制码。 数字控制振荡器基于所生成的数字控制码产生输出时钟,其中在当前相位差信息和先前的相位差信息改变时控制数字控制振荡器。 分频器通过分频输出时钟的频率来产生反馈时钟。
-
公开(公告)号:KR101494515B1
公开(公告)日:2015-02-23
申请号:KR1020130044025
申请日:2013-04-22
Applicant: 고려대학교 산학협력단
IPC: H03L7/08
Abstract: 본 발명은 출력 클록의 지터(Jitter)를 증가시키는 스퍼(spur)를 줄일 수 있는 디지털 위상 고정 루프 회로에 관한 것이다.
본 발명의 일실시예에 의한 디지털 위상 고정 루프 회로는 기준 클록과 피드백 클록의 위상 차이 정보를 검출하는 위상 검출부; 상기 검출된 위상 차이 정보를 이용하여 디지털 제어 코드를 생성하는 디지털 필터- 상기 디지털 제어 코드는 현재 위상 차이 정보와 이전 위상 차이 정보를 이용하여 생성됨-; 상기 생성된 디지털 제어 코드에 근거하여 출력 클록을 생성하는 디지털 제어 발진기- 상기 디지털 제어 발진기는 상기 현재 위상 차이 정보와 상기 이전 위상 차이 정보가 변화가 있는 경우에만 조절됨-; 및 상기 출력 클록의 주파수를 분주하여 상기 피드백 클록을 생성하는 분주기를 포함할 수 있다.-
公开(公告)号:KR1020140015931A
公开(公告)日:2014-02-07
申请号:KR1020120082235
申请日:2012-07-27
Applicant: 고려대학교 산학협력단
IPC: H04L25/40
CPC classification number: H04L25/40 , H04L7/0087
Abstract: The present invention relates to a receiver for data communication whereby the receiver has a jitter tolerance reinforcement circuit to accurately sample the aligned data aligned by an edge of a recovery clock which makes an input data edge fluctuate by a jitter. An embodiment of the present invention includes: a clock data recovery circuit for outputting a first recovery clock which coincides with a phase of input data by recovering a clock of the input data randomly inputted through an input stage and a second recovery clock which has a 90° phase difference from the phase of the first recovery clock; and a jitter tolerance reinforcement circuit which is connected to an output stage of the clock data recovery circuit to receive the input data, first recovery clock and second recovery clock, generating aligned data by aligning the edge of the input data with the edge of the first recovery clock and sampling the aligned data using the second recovery clock.
Abstract translation: 本发明涉及一种用于数据通信的接收机,由此接收机具有抖动容限加强电路,以精确地采样使由输入数据边缘波动的抖动的恢复时钟的边缘排列的对准数据。 本发明的实施例包括:时钟数据恢复电路,用于通过恢复通过输入级随机输入的输入数据的时钟和具有90的第二恢复时钟来输出与输入数据的相位一致的第一恢复时钟 相位差与第一恢复时钟的相位差; 以及抖动容限加强电路,其连接到时钟数据恢复电路的输出级,以接收输入数据,第一恢复时钟和第二恢复时钟,通过将输入数据的边沿与第一恢复时钟和第二恢复时钟的边缘对齐来生成对准的数据 恢复时钟,并使用第二恢复时钟采样对准的数据。
-
公开(公告)号:KR1020140015930A
公开(公告)日:2014-02-07
申请号:KR1020120082233
申请日:2012-07-27
Applicant: 고려대학교 산학협력단
IPC: H04L25/03
CPC classification number: Y02D50/10 , H04L25/03343 , H04L2025/03356
Abstract: The present invention relates to a transmitter for data communication, which comprises an output driver for implementing a pre-emphasis function while reducing power consumption and for controlling a level of the pre-emphasis. An embodiment of the disclosed present invention includes: an input stage; an output stage; a pre-emphasis control signal generation circuit for generating pre-emphasis control signals from input data inputted from the input stage; a data serializer for converting the data inputted from the input stage into serial data; and an output driver for receiving the serial data and the pre-emphasis control signals, generating pre-emphasized output data by performing pre-emphasis on the serial data and outputting through the output stage.
Abstract translation: 本发明涉及一种用于数据通信的发射机,其包括用于实现预加重功能的输出驱动器,同时降低功耗并控制预加重的电平。 所公开的本发明的实施例包括:输入级; 输出阶段 预加重控制信号产生电路,用于从输入级输入的输入数据产生预加重控制信号; 数据串行器,用于将从输入级输入的数据转换为串行数据; 以及用于接收串行数据和预加重控制信号的输出驱动器,通过对串行数据进行预加重并通过输出级输出来产生预加重输出数据。
-
15.
公开(公告)号:KR101281985B1
公开(公告)日:2013-07-03
申请号:KR1020120021070
申请日:2012-02-29
Applicant: 고려대학교 산학협력단
IPC: H04L25/02 , H03K19/003
CPC classification number: H04L25/0288 , H03K19/003 , H04L25/03343
Abstract: PURPOSE: An output driver and a skew compensation method for performing a pre-emphasis are provided to improve the property of a jitter. CONSTITUTION: An output driver (100) performing a pre-emphasis comprises a pre-driver (110), a main driver (120), a sub-driver (130), and a delay time controller (140). The sub-driver performs the pre-emphasis on signals generated from the main driver. The pre-driver supplies a third signal that a first signal is delayed during the first delay time to the main driver. The pre-driver supplies a fourth signal that a second signal is delayed during the second delay time to the sub-driver. The delay time controller transmits a control signal for the first or second delay time to the pre-driver. The delay time controller detects skew between the third and fourth signals, and delays the fourth signal as much as unit time. [Reference numerals] (140) Delay time controller; (141) Skew detection module; (142) Time-digital conversion module; (143) Digital filter module
Abstract translation: 目的:提供用于执行预加重的输出驱动器和偏斜补偿方法,以改善抖动的性质。 构成:执行预加重的输出驱动器(100)包括预驱动器(110),主驱动器(120),子驱动器(130)和延迟时间控制器(140)。 子驱动器对从主驱动器产生的信号进行预加重。 预驱动器提供第一信号在第一延迟时间期间延迟到主驱动器的第三信号。 预驱动器提供第四信号,第二信号在第二延迟时间期间延迟到子驱动器。 延迟时间控制器向前驱动器发送用于第一或第二延迟时间的控制信号。 延迟时间控制器检测第三和第四信号之间的偏差,并将第四信号延迟到单位时间。 (附图标记)(140)延迟时间控制器; (141)倾斜检测模块; (142)时间数字转换模块; (143)数字滤波模块
-
公开(公告)号:KR101159247B1
公开(公告)日:2012-06-25
申请号:KR1020100062981
申请日:2010-06-30
Applicant: 고려대학교 산학협력단
IPC: H03K5/13
CPC classification number: H03C3/0916 , H03C3/0975 , H03L7/097
Abstract: 본 발명은 변조 프로파일 생성기 및 이를 구비한 확산 스펙트럼 클럭 생성기에 관한 것이다. 본 발명에 의한 변조 프로파일 생성기는, 변조 프로파일 생성을 위한 입력신호를 생성하는 입력신호 생성부, 상기 입력신호에 대한 함수 계산을 수행하여 제곱근 그래프 형태의 결과를 산출하는 함수 계산부 및 상기 함수 계산 결과를 이용하여 비선형 변조 프로파일을 생성하는 프로파일 생성부를 포함한다. 본 발명에 의하면, 전자파 장해를 효과적으로 감소시킬 수 있는 장점이 있다.
-
公开(公告)号:KR1020120002210A
公开(公告)日:2012-01-05
申请号:KR1020100062981
申请日:2010-06-30
Applicant: 고려대학교 산학협력단
IPC: H03K5/13
CPC classification number: H03C3/0916 , H03C3/0975 , H03L7/097
Abstract: PURPOSE: A modulation profile generator and a spread spectrum clock generator including the same are provided to effectively reduce electro-magnetic disturbance by creating a modulation profile which is similar with the form of an ideal Hershey-kiss profile. CONSTITUTION: An input signal generating part(101) creates an input signal for the formation of a modulation profile. A function calculation part(103) produces the result of a square root graph type by calculating a function about the input signal. A profile production part(105) creates a nonlinear modulation profile using a function calculation result. A coefficient control part(107) determines a form of the nonlinear modulation profile by controlling coefficient of the function in the function computational process. The input signal generating part is formed into a comptometer structure capable of generally changing a number.
Abstract translation: 目的:提供包括该调制曲线生成器和扩展频谱时钟发生器,以通过产生与理想的赫歇 - 吻曲线的形式相似的调制曲线来有效地减少电磁干扰。 构成:输入信号产生部分(101)产生用于形成调制曲线的输入信号。 函数计算部(103)通过计算关于输入信号的函数来产生平方根图类型的结果。 轮廓生成部分(105)使用函数计算结果创建非线性调制轮廓。 系数控制部分(107)通过控制函数计算过程中的函数的系数来确定非线性调制分布的形式。 输入信号产生部分形成为能够大致改变数量的复合结构。
-
18.
公开(公告)号:KR101601023B1
公开(公告)日:2016-03-09
申请号:KR1020140057366
申请日:2014-05-13
Applicant: 고려대학교 산학협력단
Abstract: 스프레드스펙트럼클럭생성기가개시된다. 본발명의일 실시예에따른스프레드스펙트럼클럭생성기는출력주파수를분주하여피드백하기위한주파수분주기를포함하고, 미리설정된루프대역폭에의해저역필터링을수행함으로써주파수원의위상을고정하는위상고정루프; 상기주파수분주기의분주값을동적으로변화시켜출력하는시그마-델타변조기; 상기위상고정루프에의하여저역필터링된프로파일을출력하는프로파일생성기; 상기프로파일생성기로부터입력된프로파일에적용된상기저역필터링처리를보상하여상기시그마-델타변조기로출력하는디지털보상기; 및상기디지털보상기를구성하는탭들각각의증폭도를선택하여상기위상고정루프의루프대역폭에가장근접한주파수를영점으로자동설정하는영점조정기를포함한다.
-
公开(公告)号:KR1020150136208A
公开(公告)日:2015-12-07
申请号:KR1020140063210
申请日:2014-05-26
Applicant: 고려대학교 산학협력단
CPC classification number: H04L7/033 , H03L7/085 , H03L7/0891 , H03L7/091 , H03L7/099
Abstract: 서브-샘플링(Sub-sampling) 기법을기반으로한 위상검출기및 전하펌프가적용된클럭및 데이터복원회로가개시된다. 본발명의클럭및 데이터복원회로는입력되는제어전압에의거하여클럭신호의주파수를변화시켜다중위상클럭신호들을발생시키는전압제어발진기; 입력되는데이터에응답하여, 상기다중위상클럭신호들중 일부인제1 다중위상클럭신호들을샘플링하여입력데이터와의위상차를검출하는위상검출기; 상기위상검출기에서검출된위상차에의거하여제어전류를발생시키는전하펌프; 상기전하펌프에서출력되는제어전류를적분하여상기전압제어발진기로입력될제어전압을발생시키는루프필터; 및상기다중위상클럭신호들중 제1 다중위상클럭신호들을제외한나머지다중위상클럭신호들인제2 다중위상클럭신호들을상기입력데이터로샘플링하여상기입력데이터를복원하되, 상기제2 다중위상클럭신호들을병렬화하여샘플링하는병렬화기를포함한다.
Abstract translation: 公开了一种基于子采样的相位检测器和电荷泵施加到其上的时钟和数据恢复电路。 根据本发明的时钟和数据恢复电路包括:电压控制振荡器,其通过基于输入控制电压改变时钟信号的频率来产生多相时钟信号; 相位检测器,通过响应于输入数据,将第一多相时钟信号作为多相时钟信号的一部分进行采样来检测与输入数据的相位差; 电荷泵,其基于由相位检测器检测的相位差产生控制电流; 环路滤波器,其通过对从电荷泵输出的控制电流进行积分而产生要输入到压控振荡器的控制电压; 以及解串器,其通过采用除了多相时钟信号的第一多相时钟信号之外的其它相位时钟信号的第二多相时钟信号与输入数据相比较来恢复输入数据,并且对第二多相时钟信号进行采样并对其进行采样 多相时钟信号。
-
公开(公告)号:KR101405242B1
公开(公告)日:2014-06-10
申请号:KR1020120082235
申请日:2012-07-27
Applicant: 고려대학교 산학협력단
IPC: H04L25/40
Abstract: 본 발명은 지터에 의해 흔들리는 입력 데이터의 에지를 깨끗하게 복원된 복원 클록의 에지에 정렬하여 나온 정렬 데이터를 정확하게 샘플링할 수 있는 지터 톨러런스 강화 회로를 포함하는 데이터 통신용 수신기에 관한 것이다.
일례로, 입력단으로 무작위의 입력 데이터를 입력받아 클록을 복원하여 출력단으로 상기 입력 데이터의 위상과 일치하는 제 1 복원 클록과 상기 제 1 복원 클록과 90°의 위상차를 가지는 제 2 복원 클록을 출력하는 클록 데이터 복원 회로; 및 상기 클록 데이터 복원 회로의 출력단에 연결되어 상기 입력 데이터, 제 1 복원 클록, 제 2 복원 클록을 입력받아 상기 입력 데이터의 에지를 상기 제 1 복원 클록의 에지에 정렬하여 정렬 데이터를 생성하고, 상기 정렬 데이터를 상기 제 2 복원 클록을 이용하여 샘플링하는 지터 톨러런스 강화 회로를 포함하는 것을 특징으로 하는 데이터 통신용 수신기가 개시된다.
-
-
-
-
-
-
-
-
-