Abstract:
인스트럭션 캐시 관리 방법 및 프로세서가 제공된다. 본 발명의 프로세서는 비활동 모드 및 활동 모드를 가지는 프로세서 코어, 및 상기 비활동 모드 동안, 상기 활동 모드 동안 상기 프로세서 코어가 수행할 제1 인스트럭션을 미리 추적하여 캐시 미스를 검출하는 인스트럭션 캐시를 포함하는 것을 특징으로 하며, 이를 통해 캐시 미스를 미리 검출하여 실제 인스트럭션 수행시의 캐시 미스 발생 빈도를 감소시킬 수 있다. 캐시 미스, 인스트럭션 캐시, 재구성 프로세서
Abstract:
PURPOSE: A complex calculation apparatus with floating point numbers and a calculation method thereof are provided to minimize power consumption by omitting unnecessary calculations. CONSTITUTION: A partial product generator(110) calculates a partial product by dividing the mantissa of first and second floating point values in n-bit unit and adds the partial products to output single partial product sum and carry. A carry storage adder(120) creates first bit partial product sum and carry by adding the partial product sum and carry with the lowermost bit of the mantissa of a third floating point value. A carry select adder(130) creates mantissa presented in a second bit by adding the first bit partial product sum and carry with the uppermost bit of the mantissa of the third floating point value.
Abstract:
제1 타입 명령어를 처리하는 제1 기능 유닛 및 제1 기능 유닛과 입출력 포트가 연결된 제1 레지스터를 포함하는 제1 클러스터와, 제2 타입 명령어를 처리하는 제2 기능 유닛 및 제2 기능 유닛과 입출력 포트가 연결된 제2 레지스터를 포함하는 제2 클러스터를 포함한 프로세서를 제공함으로써, 프로세서를 다양한 분야에서 효율적으로 사용할 수 있도록 한다.
Abstract:
Provided is a mini more based reconfigurable processor which is capable of reconfiguring flexible single instruction multiple data (SIMD) using a raw resource without additionally expanding a datawidth or consuming computer power. The reconfigurable processor according to an embodiment of the present invention is capable of flexibly supporting the SIMD using a processing part which activates a function unit between two or more mini cores for processing a SIMD command among two or more mini cores including two or more function units for different processing. [Reference numerals] (102) Mode control unit;(113) Composition memory;(114) VLIW memory