재구성 가능 프로세서 및 그 동작 방법
    11.
    发明公开
    재구성 가능 프로세서 및 그 동작 방법 审中-实审
    可重构处理器及其操作方法

    公开(公告)号:KR1020160046623A

    公开(公告)日:2016-04-29

    申请号:KR1020140142780

    申请日:2014-10-21

    CPC classification number: H03K19/17752 G06F9/38 G06F15/17375 G06F2015/768

    Abstract: 제어프로세서로부터작업수행명령을수신하는단일구성메모리및 단일구성메모리로부터의구성정보를각각수신하는복수의재구성가능어레이를포함하고, 구성정보에기초하여복수의재구성가능어레이가작업을동시에수행하는것인재구성가능프로세서및 그동작방법을제공한다.

    Abstract translation: 本发明涉及一种可重配置处理器及其操作方法。 可重新配置的处理器包括:单个配置存储器,其从控制处理器接收工作处理命令; 以及从单个配置存储器接收配置操作信息的多个可重新配置的阵列。 可重新配置的阵列基于配置信息同时执行操作。

    부동 소수점의 복합 연산장치 및 그 연산방법
    13.
    发明公开
    부동 소수점의 복합 연산장치 및 그 연산방법 有权
    多用途浮点补偿单元的设备及其方法

    公开(公告)号:KR1020120053343A

    公开(公告)日:2012-05-25

    申请号:KR1020100114564

    申请日:2010-11-17

    CPC classification number: G06F7/483 G06F7/5443 G06F7/52

    Abstract: PURPOSE: A complex calculation apparatus with floating point numbers and a calculation method thereof are provided to minimize power consumption by omitting unnecessary calculations. CONSTITUTION: A partial product generator(110) calculates a partial product by dividing the mantissa of first and second floating point values in n-bit unit and adds the partial products to output single partial product sum and carry. A carry storage adder(120) creates first bit partial product sum and carry by adding the partial product sum and carry with the lowermost bit of the mantissa of a third floating point value. A carry select adder(130) creates mantissa presented in a second bit by adding the first bit partial product sum and carry with the uppermost bit of the mantissa of the third floating point value.

    Abstract translation: 目的:提供具有浮点数的复杂计算装置及其计算方法,以通过省略不必要的计算来最小化功耗。 构成:部分乘积生成器(110)通过将第一和第二浮点值的尾数除以n位单位来计算部分乘积,并将部分乘积加到输出单个部分积和和进位。 进位存储加法器(120)通过加上部分乘积和并携带第三浮点值的尾数的最低位来产生第一位部分积和和进位。 进位选择加法器(130)通过将第一位部分积和相加并且携带第三浮点值的尾数的最高位来产生在第二位中呈现的尾数。

    프로세서 및 제어 방법
    14.
    发明公开
    프로세서 및 제어 방법 审中-实审
    处理器和控制方法

    公开(公告)号:KR1020170065845A

    公开(公告)日:2017-06-14

    申请号:KR1020150172093

    申请日:2015-12-04

    CPC classification number: G06F13/24 G06F9/30043 G06F9/30123 G06F9/3861

    Abstract: 프로세서및 제어방법이개시된다. 프로세서는인터럽트서비스루틴의처리를요청받는경우, 레지스터에저장된데이터의백업없이인터럽트서비스루틴의제1 명령어를입력받는명령어페치모듈, 입력된제1 명령어를분석하여레지스터에저장된데이터의변경이필요한지여부를판단하는감지모듈, 저장된데이터의변경이최초변경인경우, 데이터를임시메모리에저장하는제2 명령어를생성하는명령어생성모듈, 생성된제2 명령어및 제1 명령어를순차적으로선택하는명령어선택모듈및 제2 명령어및 제1 명령어를수행하는제어모듈을포함한다.

    Abstract translation: 公开了一种处理器和一种控制方法。 是否接收到用于中断服务程序的处理的请求时,处理器,通过分析所述第一指令接收指令提取模块,需要不存储在寄存器的备份数据在中断服务程序的第一指令的输入,以改变存储在寄存器中的数据 检测模块,如果存储在第一变形例中的数据的变化,对用于产生被存储在临时存储器中的第二命令指令生成模块数据,将所生成的第二命令和第一个命令选择,以选择在序列模块的命令,用于确定 以及用于执行第二指令和第一指令的控制模块。

    부동 소수점의 복합 연산장치 및 그 연산방법

    公开(公告)号:KR101735677B1

    公开(公告)日:2017-05-16

    申请号:KR1020100114564

    申请日:2010-11-17

    CPC classification number: G06F7/483 G06F7/5443

    Abstract: 부동소수점복합연산시불필요한연산과정을생략하여전력소모를최소화하고, 연산처리속도를향상시킬수 있는연산장치및 그연산방법을제공한다. 본발명의일 실시예에따른부동소수점복합연산장치는, 부동소수점인제1값과제2값의가수(mantissa)를 n비트단위로나누어부분곱을계산하고, 계산된부분곱들을가산하여하나의부분곱합과부분곱캐리를생성하는부분곱생성부와, 생성된부분곱합과부분곱캐리를부동소수점인제3값의가수의최하위비트와합산하여기 설정된비트수인제1 비트로표현되는제1 비트부분곱합과제1 비트부분곱캐리를생성하는캐리저장가산부와, 생성된제1 비트부분곱합과제1 비트부분곱캐리를제3값의가수의최상위비트와합산하여기 설정된비트수인제2 비트로표현되는가수를생성하는캐리선택가산부와, 제3값의가수값이 0인지여부에따라, 제1 비트부분곱합과제1 비트부분곱캐리가캐리저장가산부또는캐리선택가산부로전송되도록선택하는제1 선택부를포함한다. 이에따라, 부동소수점복합연산시불필요한연산과정을생략하여전력소모를최소화할 수있다.

    멀티 스레드를 실행하는 방법 및 장치
    16.
    发明公开
    멀티 스레드를 실행하는 방법 및 장치 审中-实审
    用于生成多线程的方法和装置

    公开(公告)号:KR1020160066939A

    公开(公告)日:2016-06-13

    申请号:KR1020140172380

    申请日:2014-12-03

    Abstract: 명령어(Instrucion)를이용하여, 프로세서의스레드(thread)의실행여부를나타내는마스크(Mask) 값을설정하고, 설정된마스크값을이용하여, 역전된마스크(Inverted mask) 값을설정하고, 설정된마스크값 또는설정된역전된마스크값을이용하여프로세서의스레드를실행하는, 멀티스레드를실행하는방법및 장치가개시된다.

    Abstract translation: 公开了一种用于执行多线程的方法和装置。 该方法包括:通过使用指令来设置指示处理器的线程是否被执行的掩码值的步骤; 通过使用所设置的掩码值设置反转掩码值的步骤; 以及通过使用设置的掩码值或设置的反向掩码值来执行处理器的多线程的步骤。 根据本发明,可以与处理器的数量成比例地保证更高的性能。

    재구성 가능 프로세서 제어 방법 및 제어 장치
    17.
    发明公开
    재구성 가능 프로세서 제어 방법 및 제어 장치 审中-实审
    用于控制可重构加工器的方法和装置

    公开(公告)号:KR1020150062650A

    公开(公告)日:2015-06-08

    申请号:KR1020130147518

    申请日:2013-11-29

    CPC classification number: G06F15/7871 G06F1/3225 G06F15/82

    Abstract: 재구성가능프로세서를제어하는기술에관한것으로, 재구성가능프로세서가수행하는소정의프로세스에서구성정보가구성버퍼로부터제공될수 있는지여부를구성버퍼에저장된각각의구성정보의주소값을기초로판단하여구성메모리에대한접근을제어함으로써, 전력소비를줄일수 있다.

    Abstract translation: 本发明涉及一种用于控制可重构处理器的技术。 基于存储在配置缓冲器中的配置信息的地址值,确定在由可重构处理器执行的特定处理中是否可以从配置缓冲器提供配置信息。 然后,控制对配置存储器的访问,从而减少电力消耗。

    비대칭형 클러스터 구조의 프로세서
    18.
    发明公开
    비대칭형 클러스터 구조의 프로세서 无效
    异构集群架构的处理器

    公开(公告)号:KR1020150002319A

    公开(公告)日:2015-01-07

    申请号:KR1020130076018

    申请日:2013-06-28

    CPC classification number: G06F9/3891 G06F9/3828

    Abstract: 제1 타입 명령어를 처리하는 제1 기능 유닛 및 제1 기능 유닛과 입출력 포트가 연결된 제1 레지스터를 포함하는 제1 클러스터와, 제2 타입 명령어를 처리하는 제2 기능 유닛 및 제2 기능 유닛과 입출력 포트가 연결된 제2 레지스터를 포함하는 제2 클러스터를 포함한 프로세서를 제공함으로써, 프로세서를 다양한 분야에서 효율적으로 사용할 수 있도록 한다.

    Abstract translation: 本发明提供一种能够使处理器在各个区域中有效使用的处理器。 所述处理器包括:第一集群,其包括处理第一类型命令的第一功能单元和所述输入/输出端口连接到所述第一功能单元的第一寄存器; 以及第二集群,其包括处理第二类型命令的第二功能单元和输入/输出端口连接到第二功能单元的第二寄存器。

    상수 저장 레지스터를 구비하는 재구성 가능 프로세서
    19.
    发明公开
    상수 저장 레지스터를 구비하는 재구성 가능 프로세서 审中-实审
    具有恒定存储寄存器的可重构处理器

    公开(公告)号:KR1020140131472A

    公开(公告)日:2014-11-13

    申请号:KR1020130050248

    申请日:2013-05-03

    Inventor: 서동관 김석진

    CPC classification number: G06F9/3881 G06F9/30101

    Abstract: 상수 저장 레지스터 파일을 구비하는 재구성 가능 프로세서에 관한 것으로, 상수 값을 저장하기 위한 별도의 레지스터 파일을 포함하도록 하여, 메모리 공간의 효율적인 사용이 가능하도록 할 수 있다.

    Abstract translation: 本发明涉及具有恒定存储寄存器的可重构处理器,其可以有效地使用存储器空间作为附加寄存器文件来存储常数值。 根据本发明,提供一种具有恒定存储寄存器的可重构处理器,其包括:多个功能单元; 存储构成信息的构成记忆体; 以及恒定存储寄存器堆,其存储用作在多个功能单元中操作的计算操作数的常数值。

    미니코어 기반의 재구성 가능 프로세서 및 그 재구성 가능 프로세서를 이용한 유연한 다중 데이터 처리 방법
    20.
    发明公开
    미니코어 기반의 재구성 가능 프로세서 및 그 재구성 가능 프로세서를 이용한 유연한 다중 데이터 처리 방법 无效
    基于微型可重构处理器和使用可重构处理器处理灵活多个数据的方法

    公开(公告)号:KR1020130131789A

    公开(公告)日:2013-12-04

    申请号:KR1020120055621

    申请日:2012-05-24

    Inventor: 서동관 김석진

    CPC classification number: G06F15/8023

    Abstract: Provided is a mini more based reconfigurable processor which is capable of reconfiguring flexible single instruction multiple data (SIMD) using a raw resource without additionally expanding a datawidth or consuming computer power. The reconfigurable processor according to an embodiment of the present invention is capable of flexibly supporting the SIMD using a processing part which activates a function unit between two or more mini cores for processing a SIMD command among two or more mini cores including two or more function units for different processing. [Reference numerals] (102) Mode control unit;(113) Composition memory;(114) VLIW memory

    Abstract translation: 提供了一种迷你更多的可重构处理器,其能够使用原始资源重新配置灵活的单指令多数据(SIMD),而不需要额外扩展数据宽度或消耗计算机电力。 根据本发明的实施例的可重构处理器能够使用激活两个或更多个微型核心之间的功能单元的处理部件来灵活地支持SIMD,用于在包括两个或更多个功能单元的两个或更多个迷你核心中处理SIMD命令 用于不同的加工。 (102)模式控制单元;(113)组合存储器;(114)VLIW存储器

Patent Agency Ranking