댁내망 유선 모뎀을 위한 아날로그 선처리 장치
    11.
    发明授权
    댁내망 유선 모뎀을 위한 아날로그 선처리 장치 失效
    HomePNA调制解调器的模拟预处理设备

    公开(公告)号:KR100533913B1

    公开(公告)日:2005-12-06

    申请号:KR1020030013511

    申请日:2003-03-04

    Abstract: 댁내망 유선 모뎀을 위한 아날로그 선처리 장치가 개시된다. 디지털 인터페이스 레지스터부는 물리계층 모뎀에서 신호처리된 디지털 데이터를 수신하고, 전화선을 통해 수신된 수신신호에 대응하는 디지털신호를 물리계층 모뎀으로 전달한다. 송신부는 디지털 인터페이스 레지스터부로부터 입력된 디지털 데이터를 아날로그 신호로 변환하고, 변환된 아날로그 신호의 크기변화를 보정한 후 신호 크기의 변화가 보정된 아날로그 신호에서 소정의 대역에 존재하는 신호를 제거하고, 필터링된 아날로그 신호의 크기 및 임피던스를 전송선로와 정합하여 외부로 출력한다. 수신부는 전화선을 통해 입력되는 수신신호에 존재하는 전송선로에 의한 신호크기의 왜곡을 보정하고, 보정된 수신신호의 이득을 조절하고 안티 엘리어싱 필터링을 수행한 후 디지털 신호로 변환하여 디지털 인터페이스 레지스터를 통해 물리계층 모뎀으로 전송한다. 본 발명에 따르면, 댁내 전화선로를 이용하여 최고 150m 거리에 최대 4~32Mbps 패킷 데이터 전송을 가능하게 하는 HomePNA 2.0 모뎀의 아날로그 선처리 기능을 수행할 수 있다.

    댁내망 유선 모뎀을 위한 아날로그 선처리 장치
    12.
    发明公开
    댁내망 유선 모뎀을 위한 아날로그 선처리 장치 失效
    HOMEPNA 2.0模式的模拟预处理设备

    公开(公告)号:KR1020040057039A

    公开(公告)日:2004-07-01

    申请号:KR1020030013511

    申请日:2003-03-04

    CPC classification number: H04L12/2834 H04L12/2898 H04M11/062

    Abstract: PURPOSE: An analog preprocessing apparatus for HomePNA 2.0 modems is provided to optimize each function block to HomePNA 2.0, to precisely execute gain control by installing two gain controllers in a receiving part, and to control all the functions in real time by installing a register-controlled user control interface. CONSTITUTION: An analog preprocessing apparatus(100) comprises a digital interface register(112), a transmitting part(110), a receiving part(130), a clock generation part(150), and a bias circuit part(160). The digital interface register(112) interfaces the analog preprocessing apparatus(100) with an external control circuit or a modem physical layer. The transmitting part(110) consists of a DA converter(114), a buffer(116), a gain controller(118), a low pass filter(120), and a line driver(122). The receiving part(130) contains an echo canceller(132), gain controllers(134,138), a low pass filter(136), and a 10-bit AD converter(140). The clock generation part(150) supplies sampling clocks to the DA converter(114) and the AD converter(140) using the clocks provided from an external 64MHz crystal oscillator. The bias circuit part(160) generates reference voltage or reference current necessary for the analog blocks of the analog preprocessing apparatus(100).

    Abstract translation: 目的:提供HomePNA 2.0调制解调器的模拟预处理设备,以优化HomePNA 2.0的每个功能块,通过在接收部分安装两个增益控制器来精确地执行增益控制,并通过安装寄存器来实时控制所有功能, 受控用户控制界面。 构成:模拟预处理装置(100)包括数字接口寄存器(112),发送部分(110),接收部分(130),时钟产生部分(150)和偏置电路部分(160)。 数字接口寄存器(112)将模拟预处理装置(100)与外部控制电路或调制解调器物理层接口。 发射部分(110)由DA转换器(114),缓冲器(116),增益控制器(118),低通滤波器(120)和线路驱动器(122)组成。 接收部分(130)包含回声消除器(132),增益控制器(134,138),低通滤波器(136)和10位AD转换器(140)。 时钟发生部分(150)使用从外部64MHz晶体振荡器提供的时钟向DA转换器(114)和AD转换器(140)提供采样时钟。 偏置电路部分(160)产生模拟预处理装置(100)的模拟块所需的参考电压或参考电流。

    필터의 튜닝 회로
    13.
    发明授权
    필터의 튜닝 회로 有权
    调频电路

    公开(公告)号:KR100263300B1

    公开(公告)日:2000-08-01

    申请号:KR1019970047174

    申请日:1997-09-12

    Abstract: PURPOSE: A tuning circuit in a filter is provided to secure an exact frequency locking property without affect by an external reference voltage value by adopting a frequency locked loop type. CONSTITUTION: A reference voltage supplying circuit(1) consists of two switches(SW1,SW2) respectively operated according to clock signals(pi 1,pi 2). An externally supplied reference voltage(Vref) is transferred to a transconductance control part(2) according to a switch operation of the switches(SW1,SW2). The transconductance control part(2) consists of a transconductor(Gm1), a switch(SW3) operated by the clock signal(pi 2), a capacitor(C) for charging and discharging. The transconductor(Gm1) converts a voltage(V1) from the reference voltage supplying part(1) into a current(i1) according to a tuning signal fed back from an output signal comparing and tuning signal generating circuit(4). The output current(i1) is converted into a voltage(Vo) through the capacitor(C) and the converted voltage is supplied to a sampling part(3). The sampling part(3) consists of a switch(SW4) operated by a clock signal(pi 3) and a capacitor(Cs). The sampling part(3) samples a voltage(Vcs) from the capacitor(Cs) to supply a signal of the same magnitude as the reference voltage to the circuit(4). The circuit(4) consists of two transconductors(Gm2,Gm3) and inverts the reference voltage from the reference voltage supplying part(1). The circuit(4) compares the inverted reference voltage with a signal from the sampling part(3) to generate a final tuning voltage(Vc).

    Abstract translation: 目的:提供滤波器中的调谐电路,通过采用锁频环路类型来确保精确的频率锁定特性,而不受外部参考电压值的影响。 构成:参考电压供给电路(1)由分别根据时钟信号(pi 1,pi 2)操作的两个开关(SW1,SW2)组成。 外部提供的参考电压(Vref)根据开关(SW1,SW2)的开关操作被传送到跨导控制部分(2)。 跨导控制部分(2)由跨导体(Gm1),由时钟信号(pi 2)操作的开关(SW3),用于充电和放电的电容器(C))组成。 跨导体(Gm1)根据从输出信号比较和调谐信号生成电路(4)反馈的调谐信号,将基准电压供给部(1)的电压(V1)变换为电流(i1)。 输出电流(i1)通过电容器(C)转换为电压(Vo),转换后的电压被提供给取样部分(3)。 采样部分(3)包括由时钟信号(pi 3)和电容器(Cs)操作的开关(SW4)。 采样部分(3)从电容器(Cs)采样电压(Vcs),以向电路(4)提供与参考电压相同大小的信号。 电路(4)由两个跨导体(Gm2,Gm3)组成,并使参考电压供应部分(1)的参考电压反相。 电路(4)将反相参考电压与来自采样部分(3)的信号进行比较,以产生最终调谐电压(Vc)。

    자기보상 튜닝회로
    14.
    发明授权
    자기보상 튜닝회로 失效
    自补偿调谐电路

    公开(公告)号:KR100175565B1

    公开(公告)日:1999-04-01

    申请号:KR1019960056554

    申请日:1996-11-22

    Abstract: 본 발명은 튜닝회로에서 소자의 특성이 변하더라도 적분기의 시정수를 스스로 보상하여 안정된 튜닝을 수행하는 튜닝회로에 관한 것이다. 목적은 MOSFET저항, 커패시터 및 OP-앰프 등을 사용함으로써 설계도 간단하게 하고, 소자의 수를 현격하게 줄여 칩 면적을 줄이고 적은 전력소모로도 양질의 튜닝을 하는 데에 있다. 그 구성은 저항수단, 용량수단 및 시정수 제어수단으로 구성된다. 저항수단은 하나 이상의 트랜지스터로 구성되어 트랜지스터가 비포화 영역에서 동작되도록 바이어스를 걸어 주고 제어전압으로 저항값을 제어한다. 용량수단은 저항수단과 병렬로 연결되고 두 개의 제어클럭으로 제어되어 충방전함으로써 저항수단과 연동하여 시정수를 튜닝한다. 시정수 제어수단은 저항수단의 출력이 OP-앰프의 입력단에 연결되게하여 저항수단의 제어전압을 공급하여 저항값을 조절함으로써 시정수를 조절한다.

    전원 온/오프시 스피커 보호용 스위칭 회로
    15.
    发明授权
    전원 온/오프시 스피커 보호용 스위칭 회로 失效
    用于保护扬声器的开关电路

    公开(公告)号:KR100129149B1

    公开(公告)日:1998-04-08

    申请号:KR1019950009257

    申请日:1995-04-19

    Inventor: 송규상

    Abstract: This invention relates to a switching circuit for a speaker protection when turning on/off a power-supply. The switching circuit includes: a first diode(D1) for receiving a positive voltage; a first condenser(C1) charged with an output voltage of the first diode(D1); a fourth resistor(R4) for receiving a predetermined positive voltage(V+); a second condenser(C2) charged with an output voltage of the fourth resistor(R4); a comparator(OP) having a non-inverting terminal receiving a voltage charge state of the second condenser(C2), an inverting terminal receiving a voltage charge state of the first condenser(C1), and generating a high signal by comparing the two states therebetween; a relay(RY) for applying an output signal of audio amp to a speaker when receiving the positive voltage(V+); and a switching element(Q) which is turned on/off according to a voltage state from the comparator(OP), and applying an input voltage signal of the relay(RY) to a ground in case of an on-state.

    Abstract translation: 本发明涉及一种用于当打开/关闭电源时扬声器保护的开关电路。 开关电路包括:用于接收正电压的第一二极管(D1); 充电了第一二极管(D1)的输出电压的第一电容器(C1); 用于接收预定正电压(V +)的第四电阻器(R4); 充电了第四电阻器(R4)的输出电压的第二电容器(C2); 具有接收第二电容器(C2)的电压充电状态的同相端子的比较器(OP),接收第一电容器(C1)的电压充电状态的反相端子,并且通过比较两个状态产生高信号 其间; 用于在接收到正电压(V +)时将音频放大器的输出信号施加到扬声器的继电器(RY); 以及根据来自比较器(OP)的电压状态导通/截止的开关元件(Q),并且在导通状态的情况下将继电器(RY)的输入电压信号施加到地。

    이중 절연막의 립 제거 공정방법
    16.
    发明授权
    이중 절연막의 립 제거 공정방법 失效
    使用工艺处理半导体器件

    公开(公告)号:KR1019890003905B1

    公开(公告)日:1989-10-10

    申请号:KR1019860007438

    申请日:1986-09-05

    Abstract: The process method is to remove the lip happened in ethcing the insulation films. The lip is removed by using low temperature oxide film (4) with 2300-2700 A thickness when etching the double insulation films, each of which is composed of silicon oxide (1200 A) and silicon nitride film (2500 ∦ and negative photoresist (5) for adhering and controling the etching width (6) of oxide film, resulted in 0.5-3.8 m margin (10).

    Abstract translation: 该方法是去除在绝缘膜上渗透发生的唇缘。 当蚀刻由氧化硅(1200A)和氮化硅膜(2500∦和负性光致抗蚀剂(5))组成的双重绝缘膜时,通过使用厚度为2300-2700A的低温氧化膜(4) )用于粘附和控制氧化膜的蚀刻宽度(6),导致0.5-3.8μm的余量(10)。

    평판 디스플레이 구동용 저 소비전력 고전압 디지털 신호 출력회로
    17.
    发明公开
    평판 디스플레이 구동용 저 소비전력 고전압 디지털 신호 출력회로 失效
    用于驱动平板显示器的低功耗高电压数字信号输出电路

    公开(公告)号:KR1019990031450A

    公开(公告)日:1999-05-06

    申请号:KR1019970052164

    申请日:1997-10-10

    Abstract: 본 발명은 평판 디스플레이를 구동시키는 저 소비전력 고전압 디지털 신호 출력회로에 관한 것으로서, 종래의 고전압 디지털 신호출력회로의 레벨변환회로에 부가적인 보완회로로서, N형 및 P형 고전압 소자 모두 동일한 수백 Å의 얇은 게이트 산화막을 사용하는 수평형 이중확산 고전압 소자를 하나씩 더 추가하고, 제 1, 제 2 제너다이오드의 정적 동작전류 제한 및 과도전류의 감소를 위한 전류제한저항과, 상기 전류제한저항에서 제한된 과도전류를 보상하여 스위칭 특성을 개선하는 제 1, 제 2 스피드-업 콘덴서를 더 구성함으로써, 공정 비용을 감소시키고, 소비전력의 감소 및 고속의 스위칭을 할 수 있도록 하여, 고전압 출력회로와 저전압 기능 회로와의 집적화를 더욱 가속화하고, 평판 디스플레이 시스템 및 기타 적용 시스템의 성능을 보다 우수 하게 구현할 수 있고, 더욱 간략한 회로를 구현할 수 있다.

    저전압 CMOS 트랜스컨덕턴스 장치
    19.
    发明授权
    저전압 CMOS 트랜스컨덕턴스 장치 失效
    低电压CMOS电容器件

    公开(公告)号:KR100176089B1

    公开(公告)日:1999-05-15

    申请号:KR1019950047419

    申请日:1995-12-07

    Inventor: 송규상 송원철

    Abstract: 본 발명은 저전압 전원에서 동작하며 전력소모가 적고 출력 전압의 스윙 범위가 넓은 CMOS를 사용하여 트랜스컨덕턴스(transconductance)를 얻고자 하는 저전압 CMOS 트랜스컨덕턴스 장치에 관한 것으로서, 저전압에서 사용되고 저전력 소모를 위하여 CMOS를 사용하여 입력전압을 출력전류로 변환하는 트랜스컨덕턴스 장치에 있어서, 한 쌍의 P형 트랜지스터(M1, M2)로 구성되어 각 게이트를 통해 양(Vi+)의 전압신호 및 음(Vi-)의 전압신호를 입력하여 전류신호로 변환한 후, 출력(VD1, VD2)하는 전압-전류 변환 블록과, 한 쌍의 P형 트랜지스터(M3, M4)로 구성되어 게이트로 공통 입력되는 신호(VC)에 의해 상기 전압-전류 변환 블록으로부터 입력된 양 및 음의 전류신호를 조절하여 회로의 트랜스컨덕턴스를 조절하는 트랜스컨덕턴스(gm) 조절 블록과, 한 쌍의 P형 트랜지스� �(M5, M6)로 구성되며 게이트로 공통 입력되는 신호(BIAS4)에 의해 트랜스컨덕턴스의 공통 모드(common mode) 출력 전압을 일정하게 유지시켜 주도록 조절하는 공통 모드 조절 블록과, 두 쌍의 N형 트랜지스터(M11, M12 및 M9, M10)와 한 쌍의 P형 트랜지스터(M7, M8)로 구성되며 상기 한 쌍의 N형 트랜지스터(M11, M12)의 드레인과 다른 한 쌍의 N형 트랜지스터(M9, M10)의 소스에 상기 트랜스컨덕턴스 조절 블록에서 출력되는 양 및 음의 전류 신호가 공통으로 입력되고, 상기 N형 트랜지스터 쌍(M9, M10) 및 P형 트랜지스터 쌍(M7, M8)의 드레인이 서로 연결된 단자(Vo-, Vo+)를 통해 상기 입력된 양 및 음의 전류 신호가 출력되도록 하는 출력 블록으로 구성되어, 저전압 전원에서 동작하며 전력소모가 적고 출력 전압의 스윙 범위가 넓어서, 휴대 전화기와 같이 저전압이 요구되는 휴대 용 전자 통신기기에 유용하다는 데에 그 효과가 있다.

    필터의 튜닝 회로
    20.
    发明公开
    필터의 튜닝 회로 有权
    滤波器的调谐电路

    公开(公告)号:KR1019990025509A

    公开(公告)日:1999-04-06

    申请号:KR1019970047174

    申请日:1997-09-12

    Abstract: 본 발명은 온도 변화나 공정상의 오차에 기인하는 필터 특성의 변화를 보상하기 위하여 트랜스컨덕터-커패시터(Gm-C)형 필터의 튜닝 회로를 집적 회로 안에 내장할 수 있도록 한 필터의 튜닝 회로에 관한 것이다.
    연속 시간 필터(Continuous Time Filter)를 설계할 때 반드시 고려해야만 하는 사항 중의 하나가 바로 튜닝 회로이다. 필터를 구성하고 있는 기본 단위인 적분기의 시정수는 공정의 변화나 온도, 또는 시간에 따라 수시로 바뀌게 된다.
    따라서, 본 발명은 정확한 클럭(clock)에 의한 FLL(Frequency Locked Loop)형태를 채택함으로써 외부의 기준 전압 값에 영향을 받지 않으며 정확한 주파수 록킹(locking) 특성을 가지고, 그 구조가 간단하여 전력소모가 적은 집적회로 내장형 트랜스컨덕터-커패시터(Gm-C)형 필터의 튜닝(tuning) 회로를 제공한다.

Patent Agency Ranking