CDMA 이동통신 제어국 네트워크 구조
    11.
    发明授权
    CDMA 이동통신 제어국 네트워크 구조 失效
    CDMA互联网络结构

    公开(公告)号:KR100141348B1

    公开(公告)日:1998-07-01

    申请号:KR1019940036025

    申请日:1994-12-22

    Abstract: 본 발명은 CDMA 이동통신 각 제어국을 연결하기 위하여 계층상으로 상위 네트워크이고 제어국간에 중간 네트워크 역할을 수행하는 다수개의 루우터 네트워크로 구성된 CDMA 이동통신 제어국 네트워크 구조에 관한 것으로, 기지국 네트워크인 BIN(BTS Interconnection Network)과 SBS(Selector Bank Subsystem)간의 CDMA 트래픽 정보와 BIN과 CCP(Call Contral Processor)간의 제어 정보와 관련한 메세지 루팅 기능을 수행하는 다수의 LCIN(Local CDMA Interconnection Network)(205)간의 통신에서 발생할수 있는 메세지의 흡수를 일정하게 유지시키고, 상기 LCIN(205) 상위에 상기 LCIN(205)간의 분산된 통신 경로를 제공하는 동일한 레벨의 GCIN(200)을 두고, 상기 다수의 LCIN(205)간의 트래픽 용량에 따라 다수의 GCIN(200)으로 확장시키도록 이루어진다. 따라서 본 발명은 제어국간의 망형 토플로지에서 네트워크 수의 증가에 따라 네트워크간의 링크 수가 기하 급수적으로 증가되어 단위 네트워크의 노드 수용 능력을 초과하게 되는 문제점을 해결하고, 망형 토플로지에서 적용되기 곤란한 셀프 루팅을 변형된 망형 토플로지로 가능하게 하며, 메세지 폭주에 따른 특정 네트워크의 과부하를 사전에 방지할 수 있는 효과가 있다.

    노드 유지 보수 버스의 이중화 장치
    12.
    发明授权
    노드 유지 보수 버스의 이중화 장치 失效
    维修维修总线冗余装置

    公开(公告)号:KR100135917B1

    公开(公告)日:1998-06-15

    申请号:KR1019940034787

    申请日:1994-12-17

    Abstract: 본 발명은 노드 유지 보수 버스의 이중화 장치에 관한 것으로, 이중화 제어선(108)으로 연결되어 있는 제1 및 제2 노드 유지 보수 장치(101, 102); M 버스를 이용하여 상기 제1 및 제2 노드 유지 보수 장치(101, 102)에 연결되는 다수의 노드를 구비하고 있으며 이동 통신 시스팀의 프로세서간 통신 경로를 제공하는 노드들과 노드 유지 보수 장치간의 유지 보수용 버스를 이중화로 운용하여 M 버스에 대한 신뢰성을 향상시키는 효과가 있다.

    CDMA 이동통신 시스템의 제어국 호제어 서브 시스템
    14.
    发明公开
    CDMA 이동통신 시스템의 제어국 호제어 서브 시스템 失效
    CDMA移动通信系统的控制台呼叫控制子系统

    公开(公告)号:KR1019970031422A

    公开(公告)日:1997-06-26

    申请号:KR1019950042113

    申请日:1995-11-18

    Abstract: 본 발명은 디지탈 이동통신 시스템의 제어국을 구성하는 호제어 서브 시스템의 구조에 관한 것으로, 제어국에 위치하여 메세지 처리 기능, 호처리 제어, 핸드오프 지원 기능, 제어국 유지보수 기능, 메세지의 포맷 기능을 용이하게 수행하기 위해 이동제어국 통신망, 주 프로세서장치, 제어국 망정합장치, 이중화 정합장치, 프로세서간 통신용 정합장치를 포함하여 구성되어, 이동호의 처리를 위하여 제어국과 이동교환기간의 호제어 메세지의 교환을 위한 제어 메세지 경로 제공 및 교환기로부터 수신한 메세지를 기지국 및 제어국의 팻킷 포맷 형태로 변환하여 제어국 망정합장치를 통해 이동제어국 통신망에 전송하는 기능을 효과적으로 수행한다.

    고성능 프로세서간 통신망 노드의 프레임 어드레스 검사기
    15.
    发明授权
    고성능 프로세서간 통신망 노드의 프레임 어드레스 검사기 失效
    高性能处理器通信网络节点的帧地址检测器

    公开(公告)号:KR1019970009755B1

    公开(公告)日:1997-06-18

    申请号:KR1019940036023

    申请日:1994-12-22

    Abstract: A frame address tester which controls a transmission path of a message frame in a communication node between highly efficient processors is disclosed. In the tester, a frame transmitting controller(200) delays and transmits 9 bit parallel data of a received message frame by predetermined data clocks. A frame receiving register(203) stores 5 bytes from a starting flag among 8 bit parallel data. A forced insertion zero bit deleting device(204) deletes a forced insertion zero bit among destination addresses transmitted from frame receiving register(203) to form a pure address of 3 bytes. A data mapping processor(206) reconstructs a location of 3 bytes for a path control from forced insertion zero bit deleting device(204). An address register controller(213) receives and transmits external data, address, data writing and reading control signals, and initializes an inner address of 3 bytes.

    Abstract translation: 公开了一种在高效处理器之间控制通信节点中的消息帧的传输路径的帧地址测试器。 在测试器中,帧发送控制器(200)通过预定的数据时钟延迟和发送接收到的消息帧的9位并行数据。 帧接收寄存器(203)从8位并行数据中的起始标志存储5个字节。 强制插入零位删除装置(204)删除从帧接收寄存器(203)发送的目的地地址中的强制插入零比特,以形成3字节的纯地址。 数据映射处理器(206)从强制插入零位删除装置(204)重建用于路径控制的3字节的位置。 地址寄存器控制器(213)接收和发送外部数据,地址,数据写入和读取控制信号,并初始化3个字节的内部地址。

    반향 제거기의 제어 회로 및 그 방법
    16.
    发明授权
    반향 제거기의 제어 회로 및 그 방법 失效
    控制ECHO CANCELLER的电路和相同的方法

    公开(公告)号:KR1019970003981B1

    公开(公告)日:1997-03-24

    申请号:KR1019940014066

    申请日:1994-06-21

    Abstract: The controlling circuit of an echo canceller comprises: a controller(100) for performing overall control functions relative to an echo cancellation; a first data latch(120) for writing information to be transmitted; a second data latch(130) for writing information on the controller(100); a first interrupt latch(140) for transmitting interrupt to a plurality of digital signal processors(DSP); a second interrupt latch(150) for transmitting the interrupt to a specific DSP; a reset latch(160) for controlling enable and disable of each reset signal of the DSPs; an OFF latch(170); a HOLD latch(180); a decoder(190); and an interrupt encoder(200).

    Abstract translation: 回波消除器的控制电路包括:控制器(100),用于执行相对于回波消除的总体控制功能; 用于写入要发送的信息的第一数据锁存器(120) 用于在所述控制器(100)上写入信息的第二数据锁存器(130); 用于向多个数字信号处理器(DSP)发送中断的第一中断锁存器(140); 用于将所述中断发送到特定DSP的第二中断锁存器(150); 复位锁存器(160),用于控制DSP的每个复位信号的使能和禁止; OFF锁存器(170); HOLD闩锁(180); 解码器(190); 和中断编码器(200)。

    멀티캐스팅 통신을 위한 프레임 어드레스 구성 방법 및 포맷 구조
    18.
    发明授权
    멀티캐스팅 통신을 위한 프레임 어드레스 구성 방법 및 포맷 구조 失效
    用于多个框架的框架寻址方法和格式

    公开(公告)号:KR1019960013977B1

    公开(公告)日:1996-10-10

    申请号:KR1019930026435

    申请日:1993-12-03

    Abstract: A device using the method has a central inter-processor communication unit(CIPCU)(601) for connecting an IPCU(600) with a lower IPCU and providing a multi-casting communication. The method includes the steps of; classifying a message frame, consisting of message frame node addresses, and consisting of message frame inter-processor communication unit(IPCU)(600) address.

    Abstract translation: 使用该方法的装置具有用于将IPCU(600)与较低IPCU连接并提供多播通信的中央处理器间通信单元(CIPCU)(601)。 该方法包括以下步骤: 分类消息帧,由消息帧节点地址组成,由消息帧处理器间通信单元(IPCU)(600)地址组成。

    이동통신 교환기의 기지국 제어장치 정합 서브 시스팀

    公开(公告)号:KR1019960028634A

    公开(公告)日:1996-07-22

    申请号:KR1019940036022

    申请日:1994-12-22

    Abstract: 본 발명은 CMS(CDMA Mobile System)의 기지국 제어장치(Base Station Controller)과와이동통신 교환기간의 정합을 위한이동통신 교환기의 기지국 제어장치 정합 서브 시스팀에 관한 것으로, CEPT 방식 PCM 중계선과 타 시스팀과의 정합 기능을 수행하는 디지털 중계선 정합장치(3)를 포함하여 구성된다. 이에 따라 본 발명은 이동 통신 교환기와 기지국 제어장치간 통신을 위하여 기존의 전전자 교환기에 서브시스팀의 용량증대를 위한 확장성을 증가시키고, 가장 경제적인 접속을 위한 서브 시스팀의 구현이 용이한 효과가 있다.

Patent Agency Ranking