Abstract:
본 발명은 동일기판 상에 평탄구조의 에미터 상층구조 이중 이종접합 쌍극자 트랜지스터와 콜렉터 상층구조 이종접합 쌍극자 트랜지스터를 제조하는 방법에 관한 것이다. 본 발명에 따른 평탄구조의 이중 이종접합 쌍극자 트랜지스터의 제조방법은 반절연 화합물 반도체 기판 상에 화합물 반도체 에피층을 순차 성장시켜서 에칭하는 제 1공정과, 에미터 상층구조 이중 이종접합 쌍극자 트랜지스터의 베이스층 상과 콜렉터 상층구조 이종접합 쌍극자 트랜지스터의 에미터층 상에 고농도의 제 1도전형 화합물 반도체 에피층을 재성장시켜서 에칭하는 제 2공정과, 에미터 상층구조 이중 이종접합 쌍극자 트랜지스터의 부콜렉터층 상과 콜렉터 상층구조 이종접합 쌍극자 트랜지스터의 베이스층 상에 저농도의 제 2도전형 화합물 반도체 에피층과 고농도의 제 2도전형 에피층을 순차 재성장시켜서 에칭하는 제 3공정과, 에미터 상층구조 이중 이종접합 트랜지스터와 콜렉터 상층구조 이종접합 트랜지스터를 분리하는 제 4공정과, 에미터 상층구조 이중 이종접합 쌍극자 트랜지스터와 콜렉터 상층구조 이종접합 트랜지스터의 에미터 전극, 베이스 전극 및 콜렉터 전극을 각각 형성하는 제 5공정으로 이루어진다.
Abstract:
본 발명은 병렬 궤환 트랜지스터를 이용한 광대역 증폭기 구조에 관한 것으로서, 종래의 병렬 궤환 트랜지스터를 갖는 광대역 증폭기의 대역폭 저하요소들을 감소시키기 위해 병렬 궤환 트랜지스터의 에미터 마디와 교류 접지점 사이에 용량성 소자를 연결하고, 또한 병렬 궤환 트랜지스터의 에미터 마디에서 출력이 나오도록 하며, 에미터 폴로워 버퍼회로를 병렬 궤환 트랜지스터의 각 에미터 마디에 연결하여 에미터 폴로워 버퍼 트랜지스터의 콜렉터 기생용량을 활용하여 부궤환 전류를 누설시키는 것에 의해 회로의 복잡성을 전혀 증가시키지 않으면서 대역폭을 크게 증가시킬 수가 있는 것이다.
Abstract:
본 발명은 화합물 반도체 소자의 제조방법은 기존 HBT 소자의 에피층들에서 베이스층의 일부를 이온주입 및 활성화 방법으로 높은 저항값을 갖도록 하고, HBT 소자를 형성한 후, 소자분리 식각 공정시 저항체를 패턴닝하여 원하는 저항값을 갖는 저항체 패턴을 형성하였으므로, 하나의 기판에 HBT와 고정항값을 갖는 저항체를 MMIC화시켜 소자의 고집적화에 유리하고, 하이브리드 공정이 생략되고 기존의 공정에 이온주입 공정만이 추가되므로 공정이 간단하여 제조 단가를 절감할 수 있으며, 기생저항이나 기생용량을 감소시켜 고속 및 고주파 특성이 향상된다.
Abstract:
고온 및 고전압 상태에서 우수한 성능을 유지하면서 동작할 수 있는 이종접합 바이폴라 트랜지스터가 개시된다. 본 발명은 Ⅲ-Ⅴ족 화합물 반도체들의 에피성장 기술을 이용한 이종접합 바이폴라 트랜지스터(HBT)에 있어서, 상기 트랜지스터의 에미터층은 고온 및 고전압하에서 HBT의 성능을 저하시키는 베이스로부터 에미터로의 정공 역주입을 극소화시키기 위하여 Ⅲ-Ⅴ족 화합물 반도체중 가장 큰 에너지 대역을 갖는 Al y Ga 1-y In x P 1-x 로 구성되고, 상기 HBT의 콜렉터층은 베이스-콜렉터간의 항복 파괴전압을 개선할 수 있도록 Ga x In 1-x P로 이루어진 AlGaInP/GaAs/GaInP 적층구조로 구성된다.
Abstract:
고온 및 고전압 상태에서 우수한 성능을 유지하면서 동작할 수 있는 이종접합 바이폴라 트랜지스터가 개시된다. 본 발명은 Ⅲ-Ⅴ족 화합물 반도체들의 에피성장 기술을 이용한 이종접합 바이폴라 트랜지스터(HBT)에 있어서, 상기 트랜지스터의 에미터층은 고온 및 고전압하에서 HBT의 성능을 저하 시키는 베이스로부터 에미터로의 정공 역주입을 극소화시키기 위한 Ⅲ-Ⅴ족 화합물 반도체 중 가장 큰 에너지 대역을 갖는 Al y Ga 1-y In x P 1-x 로 구성되고, 상기 HBT의 콜렉터층은 베이스-콜렉터간의 항복 파괴전압을 개선할 수 있도록 Ga x In 1-x P로 이루어진 AlGaInP/GaAs/GaInP 적층구조로 구성된다.
Abstract:
본 발명은 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 멀티-콜렉터에서 콜렉터 간의 전기적 분리를 절연막에 의해 이루어지도록 하므로써 멀티-콜렉터의 분리 특성을 개선하여, 전류이득이 크고, 평탄화된 구조를 갖도록 하고, 쌍극자 트랜지스터의 베이스 저항을 낮추고, 베이스-콜렉터 접합의 파괴전압을 증가시킬 수 있는 I 2 L 소자 제조방법을 제공하고자 하는 것으로, 본 발명은 첫째, 멀티-콜렉터에서 콜렉터 간의 전기적 분리를 절연막에 의해 이루어지도록 하여 멀티-콜렉터의 분리 특성을 개선할 수 있고, 둘째, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 에미터층까지 깊게, 그리고 수평으로 형성된 콜렉터 및 에미터 영역을 갖도록 pnp 쌍극자 트랜지스터를 형성할수 있어, 단면적이 증가하므로 전류이득을 증가시킬수 있게 하고 , 세째, 입력전극 및 출력전극과 더불어 접지전극이 기판의 동일한 일면에 형성되도록 하여 완전한 평탄화를 이룰수 있으며, 네째, 수평 pnp 쌍극자 트랜지스터의 베이스가 콜렉터 상층구조 npn 이종접합 쌍극자 트랜지스터의 콜렉터층이 아닌 별도의 에피층에 형성되도록 하여 수평 pnp 쌍극자 트랜지스터의 베이스 영역의 n형 불순물 도핑농도를 최적화하여, 수평 pnp 쌍극자 트랜지스터의 베이스 영역의 저항을 낮추고, 베이스-콜렉터 접합의 파괴전압 및 전류이득을 증가시킨다.
Abstract:
PURPOSE: A method for forming an ohmic contact layer of a hetero-junction bipolar transistor is provided to improve efficiency of a fabricating process and reduce a fabricating cost by forming simultaneously ohmic electrodes on an emitter, a base, and a collector. CONSTITUTION: A buffer layer, a sub-collector layer, a collector layer, a base layer, an emitter layer, and an emitter cap layer are grown on a compound semiconductor substrate. A surface of the base layer is exposed by etching the emitter cap layer and the emitter layer. A surface of the sub-collector layer is exposed by patterning the base layer and the collector layer. An ohmic electrode is formed simultaneously on an emitter region, a base region, and a collector region. A Ti metal layer(8), a Ti nitride metal layer, a compositionally graded tungsten nitride metal layer, and a tungsten metal layer are deposited sequentially on the substrate. A titanium metal layer(8) and a platinum metal layer are formed thereon. An n type emitter and an n type collector ohmic electrode and a p type base ohmic electrode are formed simultaneously by performing an etch process. An isolation region is formed by performing a mesa etch process. A dielectric insulating layer(17) is applied on a whole surface of the above structure. A metal line including the titanium layer and an aurum layer(18) is formed by performing selectively the etch process.
Abstract:
PURPOSE: A method is provided to fabricate an emitter enhancement heterojunction bipolar transistor and a varactor diode with a low leakage current on the same plane by etching a compound semiconductor epi layer and a regrown N+/N-/N+ compound semiconductor epi layer. CONSTITUTION: According to the method, a sub collector layer(22), a collector layer(23), a base layer(24), an emitter layer(25) and an emitter cap layer(26) of a heterojunction bipolar transistor are grown on a semi-insulating compound semiconductor substrate(21). The emitter cap layer and the emitter layer of the heterojunction bipolar transistor are etched, and after an insulation film(27) is deposited on the whole wafer, the insulation film on a region where a varactor diode is to be formed is etched. An N+ compound semiconductor epi layer(28), an N- compound semiconductor epi layer(29) and an N+ compound semiconductor epi layer(30) are continuously regrown, and the compound semiconductor layer regrown on the insulation film is etched. And an ohmic bottom electrode(34) region of the varactor diode is formed by etching a part of the regrown N+/N-/N+ compound semiconductor epi layer. The base layer and the collector layer of the emitter enhancement heterojunction bipolar transistor are etched. And, an emitter electrode(31), a base electrode(32) and a collector electrode(33) of the heterojunction bipolar transistor are formed in sequence by a lift-off method.
Abstract translation:目的:通过蚀刻化合物半导体外延层和再生长的N + / N / N +化合物半导体外延层,提供了在同一平面上制造发射极增强异质结双极晶体管和具有低漏电流的变容二极管的方法。 构成:根据该方法,生长异相双极晶体管的副集电极层(22),集电极层(23),基极层(24),发射极层(25)和发射极盖层(26) 在半绝缘化合物半导体衬底(21)上。 蚀刻异质结双极晶体管的发射极帽层和发射极层,并且在整个晶片上沉积绝缘膜(27)之后,蚀刻在要形成变容二极管的区域上的绝缘膜。 将N +化合物半导体外延层(28),N-化合物半导体外延层(29)和N +化合物半导体外延层(30)连续重新生长,并且蚀刻在绝缘膜上再生长的化合物半导体层。 并且通过蚀刻一部分再生长的N + / N / N +化合物半导体外延层来形成变容二极管的欧姆底部电极(34)区域。 蚀刻发射极增强异质结双极晶体管的基极层和集电极层。 并且,通过剥离方法依次形成异质结双极晶体管的发射电极(31),基极(32)和集电极(33)。
Abstract:
PURPOSE: A heterojunction bipolar transistor and a method for manufacturing the heterojunction bipolar transistor are provided to improve high speed characteristic of the device by removing parasitic effect between emitters and bases. CONSTITUTION: The heterojunction bipolar transistor manufacturing method includes following steps. At first, a cushion layer, an auxiliary collector layer, a base layer, an emitter layer and an emitter cap layer are sequentially grown to form an HBT(heterojunction bipolar transistor) epi-structure on a semiconductor substrate. Then, a 3-layer metallic layer(18) is vaporized on the portion of the HBT epi-structure to form an emitter ohmic contact. At third, overall emitter cap layer and a portion of the emitter layer is etched by using the 3-layer metallic layer as a mask and a thin emitter layer remains. Then, the emitter layer is removed by a base electrode pattern and a base electrode is formed. At fifth, the emitter layer, base layer and the collector layer are etched to form a collector electrode on the auxiliary collector layer to define a device isolation region. Then, each electrodes is wired to form the device.
Abstract:
PURPOSE: A method for manufacturing a heterojunction bipolar transistor(HBT) is provided to effectively cope with a problem of generation of a surface reunion current in the outside base region significantly affecting an electric characteristic of the HBT device. CONSTITUTION: A method for manufacturing a heterojunction bipolar transistor(HBT) prepares a HBT epitaxial substrate(1). An emitter region and a base region of the HBT epitaxial substrate are defined. A photosensitive film and a dielectric thin film grown at low temperature are formed on the HBT epitaxial substrate and are experienced by twice plasma etching to form a surface projection for lifting off metal. A resistant-heat ohmic electrode is formed on the surface of the emitter and base regions. An AlGaAs depletion layer(14) is again grown on the surface of the base using the ohmic electrode as a mask layer. A collector electrode is formed on the resulting surface. Separation between the devices is performed to produce a unit HBT.