-
11.
公开(公告)号:CA2821243A1
公开(公告)日:2013-01-03
申请号:CA2821243
申请日:2012-05-10
Applicant: IBM
Inventor: MACCHIANO ANGELO , TARCZA RICHARD , WINTER ALEXANDRA , SITTMANN GUSTAV III , STEVENS JERRY
IPC: G06F9/54
Abstract: Automatically converting a synchronous data transfer to an asynchronous data transfer. Data to be transferred from a sender to a receiver is initiated using a synchronous data transfer protocol. Responsive to a determination that the data is to be sent asynchronously, the data transfer is automatically converted from the synchronous data transfer to the asynchronous data transfer.
-
12.
公开(公告)号:CA2821243C
公开(公告)日:2020-06-02
申请号:CA2821243
申请日:2012-05-10
Applicant: IBM
Inventor: MACCHIANO ANGELO , TARCZA RICHARD , WINTER ALEXANDRA , SITTMANN GUSTAV , STEVENS JERRY
IPC: G06F9/54
Abstract: Automatically converting a synchronous data transfer to an asynchronous data transfer. Data to be transferred from a sender to a receiver is initiated using a synchronous data transfer protocol. Responsive to a determination that the data is to be sent asynchronously, the data transfer is automatically converted from the synchronous data transfer to the asynchronous data transfer.
-
公开(公告)号:ZA201209698B
公开(公告)日:2018-12-19
申请号:ZA201209698
申请日:2012-12-20
Applicant: IBM
Inventor: BELMAR BRENTON FRANCOIS , TARCZA RICHARD , FARRELL MARK , SCHMIDT DONALD WILLIAM , CRADDOCK DAVID , EASTON JANET , GREGG THOMAS , SITTMANN III GUSTAV , OSISEK DAMIAN LEO
Abstract: The conditions under which adapter interruptions are made pending are controlled. Responsive to an interruption being presented to an operating system, subsequent interruptions are suppressed on all central processing units in the configuration. The operating system processes the interruption, including examining and processing indicators of reported events until the operating system discontinues the suppression. This enables the operating system to control the number of pending interruptions and the number of processors processing those interruptions.
-
14.
公开(公告)号:ZA201301289B
公开(公告)日:2014-07-30
申请号:ZA201301289
申请日:2013-02-19
Applicant: IBM
Inventor: MACCHIANO ANGELO , WINTER ALEXANDER , STEVENS JERRY , TARCZA RICHARD , SITTMANN III GUSTAV
IPC: G06F20060101
Abstract: Automatically converting a synchronous data transfer to an asynchronous data transfer. Data to be transferred from a sender to a receiver is initiated using a synchronous data transfer protocol. Responsive to a determination that the data is to be sent asynchronously, the data transfer is automatically converted from the synchronous data transfer to the asynchronous data transfer.
-
公开(公告)号:GB2505370A8
公开(公告)日:2014-03-05
申请号:GB201321247
申请日:2012-06-06
Applicant: IBM
Inventor: STEVENS JERRY , KASSIMIS CONSTANTINOS , BAILEY KIMBERLY TEKAVEE , MCAFEE GARY OWEN , WINTER ALEXANDRA , MACCHIANO ANGELO , TARCZA RICHARD , DRIEVER PATRICIA
IPC: G06F9/455
Abstract: A Hardware Management Console (HMC) configures virtual networks. The HMC extends Internal Queued Direct I/O to an intra-ensemble data network (IEDN) within a cluster of virtual servers to define a single channel path identifier, and to define a channel parameter. The HMC defines at least one virtual network. The HMC defines a bridge port within each CPC that supports at least one of the virtual servers. The HMC defines a network interface for each virtual server within each cluster. The HMC grants access to a corresponding virtual network for each virtual server.
-
公开(公告)号:SG186103A1
公开(公告)日:2013-01-30
申请号:SG2012087862
申请日:2010-11-08
Applicant: IBM
Inventor: SITTMANN GUSTAV III , CRADDOCK DAVID , GREGG THOMAS , SCHMIDT DONALD WILLIAM , BELMAR BRENTON FRANCOIS , FARRELL MARK , OSISEK DAMIAN LEO , TARCZA RICHARD , EASTON JANET
Abstract: The conditions under which adapter interruptions are made pending are controlled. Responsive to an interruption being presented to an operating system, subsequent interruptions are suppressed on all central processing units in the configuration. The operating system processes the interruption, including examining and processing indicators of reported events until the operating system discontinues the suppression. This enables the operating system to control the number of pending interruptions and the number of processors processing those interruptions.
-
公开(公告)号:CA2800623A1
公开(公告)日:2011-12-29
申请号:CA2800623
申请日:2010-11-08
Applicant: IBM
Inventor: SITTMANN GUSTAV III , CRADDOCK DAVID , GREGG THOMAS , SCHMIDT DONALD WILLIAM , BELMAR BRENTON FRANCOIS , FARRELL MARK , OSISEK DAMIAN LEO , TARCZA RICHARD , EASTON JANET
IPC: G06F9/48
Abstract: The conditions under which adapter interruptions are made pending are controlled. Responsive to an interruption being presented to an operating system, subsequent interruptions are suppressed on all central processing units in the configuration. The operating system processes the interruption, including examining and processing indicators of reported events until the operating system discontinues the suppression. This enables the operating system to control the number of pending interruptions and the number of processors processing those interruptions.
-
18.
公开(公告)号:ES2620667T3
公开(公告)日:2017-06-29
申请号:ES12722111
申请日:2012-05-10
Applicant: IBM
Inventor: MACCHIANO ANGELO , TARCZA RICHARD , WINTER ALEXANDRA , SITTMANN III GUSTAV , STEVENS JERRY
IPC: G06F9/54
Abstract: Un procedimiento para facilitar las comunicaciones en un entorno de comunicaciones que comprende un emisor (300), un receptor (310) y software inalterable (350) de un procesador, en el que el emisor y el receptor son espacios de memoria aislados, y en el que tanto el emisor como el receptor funcionan bajo el control del software inalterable dentro de una única máquina física, teniendo el software inalterable acceso a los espacios de memoria aislados del emisor y del receptor, comprendiendo dicho procedimiento: recibir mediante el software inalterable (350), desde el emisor (300), una solicitud de transferencia de datos para enviar datos al receptor (310), comprendiendo la solicitud de transferencia de datos: punteros a tampones de memoria que se tienen que enviar en el espacio de memoria aislado del emisor; y un bloque de funcionamiento de autorización previa (QAOB), indicando el bloque de funcionamiento de autorización previa (QAOB) una autorización previa al software inalterable para que el software inalterable pueda llevar a cabo una transferencia de datos de manera asíncrona; en respuesta a la recepción de la solicitud de transferencia de datos, determinar (506) mediante el software inalterable si el receptor tiene una memoria tampón vacía para poder recibir los datos; en respuesta a que el receptor puede recibir los datos, transferir (508) los datos de manera síncrona (508); en respuesta a que el receptor no puede recibir actualmente los datos debido a que no hay una memoria tampón vacía en el receptor: transformar automáticamente, mediante el software inalterable, la transferencia de datos de una solicitud síncrona a una solicitud asíncrona, en base al bloque de funcionamiento de autorización previa (QAOB) que se proporciona en la solicitud de transferencia de datos, donde la solicitud de transferencia de datos se guarda en el bloque de funcionamiento de autorización previa (QAOB) (510), el bloque de funcionamiento de autorización previa (QAOB) se pone en cola (512) en una cola TPQ (420) del receptor, y se pasa el control al emisor de tal modo que el emisor se puede configurar inmediatamente para su siguiente transferencia de datos; recibir otra solicitud desde el emisor, la otra solicitud para ser enviada a otro receptor de manera síncrona antes de la compleción del envío de la solicitud al receptor de manera asíncrona; determinar (514), mediante el software inalterable, si el receptor tiene una memoria tampón vacía para poder recibir ahora los datos; y en respuesta a la determinación de que el receptor tiene una memoria tampón vacía para poder recibir ahora los datos (514), determinar (516) mediante el software inalterable si hay un bloque de funcionamiento de autorización previa (QAOB) en cola en la cola (TPQ) del receptor y, en respuesta a determinar que hay un bloque de funcionamiento de autorización previa (QAOB) en cola en la cola (TPQ) del receptor, transferir (518) los datos al receptor utilizando el bloque de funcionamiento de autorización previa (QAOB).
-
公开(公告)号:HRP20170402T1
公开(公告)日:2017-05-19
申请号:HRP20170402
申请日:2017-03-10
Applicant: IBM
Inventor: MACCHIANO ANGELO , TARCZA RICHARD , WINTER ALEXANDRA , SITTMANN GUSTAV , STEVENS JERRY
IPC: G06F9/54
-
公开(公告)号:SI2591417T1
公开(公告)日:2017-04-26
申请号:SI201230899
申请日:2012-05-10
Applicant: IBM
Inventor: MACCHIANO ANGELO , TARCZA RICHARD , WINTER ALEXANDRA , SITTMANN III GUSTAV , STEVENS JERRY
IPC: G06F9/00
-
-
-
-
-
-
-
-
-