탄탈륨 캐패시터
    21.
    发明授权
    탄탈륨 캐패시터 有权
    TANTALUM电容

    公开(公告)号:KR101548865B1

    公开(公告)日:2015-08-31

    申请号:KR1020140054244

    申请日:2014-05-07

    Inventor: 박민철 박상수

    Abstract: 본 발명은, 탄탈 분말을 포함하는 두 개의 캐패시터 본체를 탄탈 와이어가 서로 반대 방향을 향하게 배치하고, 각각의 탄탈 와이어와 접속되는 두 개의 양극 리드 프레임과, 상기 양극 리드 프레임을 사이에 두고 배치되어 두 개의 캐패시터 본체가 동시에 실장되는 두 개의 음극 리드 프레임을 포함하는 탄탈륨 캐패시터를 제공한다.

    Abstract translation: 本发明提供一种钽电容器,其中包括钽粉末的两个电容器主体设置成彼此面对的钽线,包括分别连接到钽线的两个阴极引线框架和两个阳极引线框架,阴极引线框架设置在其间,以便 同时安装两个电容器体。

    적층 세라믹 커패시터 및 그 실장 기판
    22.
    发明授权
    적층 세라믹 커패시터 및 그 실장 기판 有权
    多层陶瓷电容器及其安装板

    公开(公告)号:KR101548823B1

    公开(公告)日:2015-08-31

    申请号:KR1020130156583

    申请日:2013-12-16

    Abstract: 본발명은, 복수의유전체층을포함하며, 서로대향하는두께방향의제1 및제2 주면, 길이방향의제1 및제2 단면및 폭방향의제1 및제2 측면을갖는세라믹본체; 상기세라믹본체의상부에배치되며, 상기유전체층을사이에두고상기세라믹본체의제1 및제2 단면을통해번갈아노출되도록형성된복수의제1 및제2 내부전극을포함하는커패시터부; 상기세라믹본체의하부에배치되며, 상기유전체층을사이에두고상기세라믹본체의제1 및제2 측면을통해번갈아노출되도록형성된복수의제3 및제4 내부전극을포함하는 ESR 제어부; 상기커패시터부와상기 ESR 제어부사이에배치된갭층; 상기세라믹본체의제1 및제2 단면에형성되며, 상기제1 및제2 내부전극과각각전기적으로연결된제1 및제2 외부전극; 및상기세라믹본체의제1 및제2 측면에형성되며, 상기제3 및제4 내부전극과각각전기적으로연결된제3 및제4 외부전극; 을포함하는적층세라믹커패시터를제공한다.

    적층 세라믹 커패시터 및 그 실장 기판
    23.
    发明公开
    적층 세라믹 커패시터 및 그 실장 기판 有权
    多层陶瓷电容器及其安装板

    公开(公告)号:KR1020150069891A

    公开(公告)日:2015-06-24

    申请号:KR1020130156583

    申请日:2013-12-16

    Abstract: 본발명은, 복수의유전체층을포함하며, 서로대향하는두께방향의제1 및제2 주면, 길이방향의제1 및제2 단면및 폭방향의제1 및제2 측면을갖는세라믹본체; 상기세라믹본체의상부에배치되며, 상기유전체층을사이에두고상기세라믹본체의제1 및제2 단면을통해번갈아노출되도록형성된복수의제1 및제2 내부전극을포함하는커패시터부; 상기세라믹본체의하부에배치되며, 상기유전체층을사이에두고상기세라믹본체의제1 및제2 측면을통해번갈아노출되도록형성된복수의제3 및제4 내부전극을포함하는 ESR 제어부; 상기커패시터부와상기 ESR 제어부사이에배치된갭층; 상기세라믹본체의제1 및제2 단면에형성되며, 상기제1 및제2 내부전극과각각전기적으로연결된제1 및제2 외부전극; 및상기세라믹본체의제1 및제2 측면에형성되며, 상기제3 및제4 내부전극과각각전기적으로연결된제3 및제4 외부전극; 을포함하는적층세라믹커패시터를제공한다.

    Abstract translation: 提供一种多层陶瓷电容器,其包括:陶瓷体,其包括电介质层,在厚度方向上彼此相对的第一和第二主表面,沿长度方向的第一和第二横截面,以及第一和第二侧表面 宽度方向 电容器部分布置在陶瓷体的上部,并且包括由电介质层分离并交替地通过陶瓷体的第一和第二横截面暴露的第一和第二内部电极; ESR控制部,其布置在陶瓷体的下部,并且包括由电介质层分离的第三和第四内部电极,并且通过陶瓷体的第一和第二侧面交替地露出; 间隔层,布置在电容器部分和ESR控制部分之间; 第一和第二外部电极,其形成在陶瓷体的第一和第二横截面上并连接到第一和第二内部电极; 以及形成在陶瓷体的第一和第二侧表面上并连接到第三和第四内部电极的第三和第四外部电极。

    적층 세라믹 커패시터
    24.
    发明公开
    적층 세라믹 커패시터 有权
    多层陶瓷电容器

    公开(公告)号:KR1020150052510A

    公开(公告)日:2015-05-14

    申请号:KR1020130133966

    申请日:2013-11-06

    Inventor: 박민철 채은혁

    Abstract: 본발명은, 복수의유전체층이적층된세라믹본체; 상기세라믹본체내에서, 상기유전체층을사이에두고번갈아배치된복수의제1 및제2 내부전극; 상기세라믹본체의상하면 중적어도일면에대각선으로서로마주보게배치된 1 쌍의제1 외부전극; 상기세라믹본체의상하면 중적어도일면에상기제1 외부전극과교차되는위치에대각선으로서로마주보게배치된 1 쌍의제2 외부전극; 상기한 쌍의제1 외부전극에서상기세라믹본체의적층방향으로관통형성되며, 상기복수의제1 내부전극을적층방향으로연결하는한 쌍의제1 비아전극; 및상기한 쌍의제2 외부전극에서상기세라믹본체의적층방향으로관통형성되며, 상기복수의제2 내부전극을적층방향으로연결하는한 쌍의제2 비아전극; 을포함하며, 상기제1 및제2 내부전극은상기제2 및제1 비아전극과각각이격되도록제1 및제2 관통공을가지며, 상기한 쌍의제1 및제2 비아전극은상기제1 및제2 외부전극에서서로대향하는위치에치우치게형성된적층세라믹커패시터를제공한다.

    Abstract translation: 提供了一种多层陶瓷电容器。 电容器包括陶瓷体,其中电介质层被堆叠; 第一和第二内部电极,形成在电介质层之间并交替布置; 一对第一外部电极,其对角地面对陶瓷体的上表面和下表面中的至少一个; 一对第二外部电极,其在陶瓷体的上表面和下表面中的至少一个上与第一外部电极相交的位置彼此对角地相对; 一对第一通孔电极,其在外部电极中沿堆叠方向穿透陶瓷体,并且在层叠方向上连接第二内部电极。 第一和第二电极具有分别与第一和第二通孔电极分离的第一和第二通孔。 第一和第二通孔电极在第一和第二外部电极彼此面对的位置上倾斜。

    적층 세라믹 커패시터
    25.
    发明公开
    적층 세라믹 커패시터 审中-实审
    多层陶瓷电容器

    公开(公告)号:KR1020150051667A

    公开(公告)日:2015-05-13

    申请号:KR1020130133450

    申请日:2013-11-05

    CPC classification number: H01G4/224 H01G4/12 H01G4/228 H01G4/232 H01G4/30

    Abstract: 본발명은, 복수의유전체층을포함하며, 서로대향하는두께방향의제1 및제2 주면, 길이방향의제1 및제2 단면및 폭방향의제1 및제2 측면을갖는세라믹본체; 상기세라믹본체내에서, 상기유전체층을사이에두고상기세라믹본체의제1 및제2 단면을통해번갈아노출되도록배치된복수의제1 및제2 내부전극; 및상기제1 및제2 내부전극과각각전기적으로연결된제1 및제2 외부전극; 을포함하며, 상기제1 및제2 외부전극은, 상기세라믹본체의제1 및제2 단면에서제1 주면의일부까지각각연장되게형성된제1 및제2 내부도전층; 상기제1 및제2 내부도전층의제1 및제2 단면에서제1 주면의일부까지각각연장되게형성되되, 상기제1 및제2 내부도전층의일부가제1 주면으로각각노출되도록상기제1 및제2 내부도전층보다짧은길이를갖는제1 및제2 절연층; 상기제1 및제2 내부도전층의제1 주면에각각형성된제1 및제2 외부도전층; 을포함하는적층세라믹커패시터를제공한다.

    Abstract translation: 提供了多层陶瓷电容器。 电容器包括:陶瓷体,其包括电介质层,并且具有在厚度方向彼此相对的第一和第二主表面,沿纵向的第一和第二横截面;以及第一和第二侧表面 宽度方向 第一和第二内部电极,其交替地布置在陶瓷体中的电介质层之间,并通过陶瓷体的第一和第二截面露出; 以及与第一和第二内部电极电连接的第一和第二外部电极。 第一和第二外部电极包括从陶瓷体的第一和第二横截面延伸到第一主表面的一部分的第一和第二内部导电层; 第一和第二绝缘层,其从第一和第二内部导电层的第一和第二主表面延伸到第一主表面的一部分,并且具有比第一和第二内部导电更短的长度 以将第一和第二内部导电层的一部分暴露于第一主表面; 以及形成在第一和第二内部导电层的第一主表面上的第一和第二外部导电层。

    적층 세라믹 커패시터 및 그 실장 기판
    26.
    发明公开
    적층 세라믹 커패시터 및 그 실장 기판 有权
    多层陶瓷电容器和电路板用于安装

    公开(公告)号:KR1020150039090A

    公开(公告)日:2015-04-09

    申请号:KR1020140126164

    申请日:2014-09-22

    Abstract: 본발명은, 세라믹본체의실장면에 3개의외부전극을서로이격되게배치하고, 복수의제1 및제2 내부전극을포함하는액티브층의폭을 AT, 제1 내부전극의제1 또는제2 리드부와제2 내부전극의제3 리드부의간격을 LG로규정할때, 0.00044 ≤ LG*log[1/AT] ≤ 0.00150를만족하는적층세라믹커패시터및 그실장기판을제공한다.

    Abstract translation: 在本发明中提供了一种多层陶瓷电容器,其中三个外部电极布置在陶瓷体的安装表面上以彼此分离,并且当包括多个第一和第二内部电极的有源层的宽度为AT ,第一内部电极的第一或第二引线部分与第二内部电极的第三引线部分之间的距离为LG,多层陶瓷电容器满足0.00044 <= LG * log [1 / AT] <= 0.00150, 和用于安装它的板。

    적층 세라믹 커패시터 및 그 실장 기판
    27.
    发明授权
    적층 세라믹 커패시터 및 그 실장 기판 有权
    多层陶瓷电容器及其安装板

    公开(公告)号:KR101499724B1

    公开(公告)日:2015-03-06

    申请号:KR1020130135233

    申请日:2013-11-08

    Inventor: 박민철 박상수

    CPC classification number: H01G4/40 H01G4/0085 H01G4/1227 H01G4/30

    Abstract: 본 발명은 복수의 유전체층을 포함하며, 서로 마주보는 제1, 제2 주면, 서로 마주보는 제1, 제2 측면 및 서로 마주보는 제1, 제2 단면을 가지는 세라믹 본체; 상기 세라믹 본체 내에 형성되며, 제2 주면으로 노출된 제1 리드를 갖는 제1 내부전극과 제1 주면으로 노출된 제2 리드를 갖는 제2 내부전극을 포함하는 커패시터부; 상기 세라믹 본체 내에서 하나의 유전체층 상에 형성되며, 제1 단면 및 제1 주면으로 노출된 제3 및 제4 리드를 갖는 제1 내부 연결도체, 제2 단면 및 제2 주면으로 노출된 제5 및 제6 리드를 갖는 제3 내부 연결도체와 다른 하나의 유전체층 상에 형성되며, 제1 단면 및 제2 주면으로 노출된 제7 및 제8 리드를 갖는 제2 내부 연결도체, 제2 단면 및 제1 주면으로 노출된 제9 및 제10 리드를 갖는 제4 내부 연결도체를 포함하는 저항부; 상기 세라믹 본체 내에 형성되며, 상기 세라믹 본체의 제1 단면으로 노출된 제1 더미 전극과 상기 세라믹 본체의 제2 단면으로 노출된 제2 더미 전극; 및 상기 세라믹 본체의 제1 및 제2 주면에 형성되며, 상기 제1, 제2 내부전극, 제1 내지 제4 내부 연결도체와 전기적으로 연결된 제1 내지 제4 외부 전극과 상기 세라믹 본체의 제1 단면에 형성되며, 상기 제1, 제2 내부 연결도체의 제3, 제7 리드 및 상기 제1 더미 전극과 연결되는 제1 연결 단자와 상기 세라믹 본체의 제2 단면에 형성되며, 상기 제3, 제4 내부 연결도체의 제5, 제9 리드 및 상기 제2 더미 전극과 연결되는 제2 연결 단자;를 포함하며, 상기 커패시터부와 상기 저항부는 직렬로 연결된 적층 세라믹 커패시터를 제공한다.

    Abstract translation: 本发明涉及一种多层陶瓷电容器及其安装基板。 根据本发明实施例的层叠陶瓷电容器包括:陶瓷体,其包括多个电介质层,彼此面对的第一和第二主表面,彼此面对的第一和第二侧表面以及第一和第二横截面, 彼此面对,形成在陶瓷体中并包括第一内部电极和第二内部电极的电容器部分,电阻部分,其包括第一内部连接导体,第二内部连接导体,第三内部连接导体和 第四内部连接导体,形成在陶瓷体中的第一和第二虚拟电极以及形成在陶瓷体的第一和第二主表面上的第一和第二连接端子。

    복합 전자부품 및 그 실장 기판
    28.
    发明授权
    복합 전자부품 및 그 실장 기판 有权
    复合电子零件及其安装板

    公开(公告)号:KR101499719B1

    公开(公告)日:2015-03-06

    申请号:KR1020130094690

    申请日:2013-08-09

    Abstract: 본 발명은 복수의 유전체층과 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 내부전극이 적층된 세라믹 본체로 이루어진 커패시터와 도전 패턴과 동일한 층으로 형성되는 다수의 자성체가 적층된 자성체 본체로 이루어진 인덕터가 결합된 육면체 형상의 복합체; 상기 복합체의 제1 단면에 형성되며, 상기 인덕터의 도전 패턴과 연결되는 입력단자; 상기 복합체의 제2 단면에 형성되며, 상기 인덕터의 도전 패턴과 연결되는 제1 출력단자와 상기 복합체의 제2 측면에 형성된 제2 출력단자를 포함하는 출력단자; 및 상기 복합체의 제1 측면에 형성되며, 상기 커패시터의 내부전극과 연결되는 그라운드 단자;를 포함하는 복합 전자부품에 관한 것이다.

    Abstract translation: 由多个磁性体的磁性材料体的所述的发明,电感耦合被堆叠成的内部电极在同一层作为电容器和由多层陶瓷体的导体图案是在被布置在所述多个电介质层和所述介电层,以便彼此面对 六面体复合体; 该复合材料中,连接到所述电感器的导体图案的第一端表面上形成的输入端子; 形成在复合材料中,输出端子和形成在所述第一输出端子和连接到所述电感器的导电图案的复合材料的第二侧的第二输出端的第二端面; 并且在复合材料的第一侧上形成,接地端子被连接到所述电容器的内部电极;涉及一种复合电子部件,其包括一个。

    복합 전자부품 및 그 실장 기판
    29.
    发明公开
    복합 전자부품 및 그 실장 기판 审中-实审
    复合电子部件和板用于安装

    公开(公告)号:KR1020150018143A

    公开(公告)日:2015-02-23

    申请号:KR1020130094692

    申请日:2013-08-09

    Abstract: 본 발명은 복수의 유전체층과 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 내부전극이 적층된 세라믹 본체로 이루어진 커패시터와 도전 패턴과 동일한 층으로 형성되는 다수의 자성체가 적층된 자성체 본체로 이루어진 인덕터가 결합된 육면체 형상의 복합체; 상기 복합체의 제1 단면에 형성되며, 상기 인덕터의 도전 패턴과 연결되는 입력단자; 상기 복합체의 제2 단면에 형성되며, 상기 인덕터의 도전 패턴과 연결되는 제1 출력단자와 상기 복합체의 제2 측면이며, 상기 커패시터의 상하면 및 제2 측면 중 어느 하나 이상에 형성된 제2 출력단자를 포함하는 출력단자; 및 상기 복합체 중 상기 커패시터의 상하면 및 제1 측면 중 어느 하나 이상에 형성되며, 상기 커패시터의 내부전극과 연결되는 그라운드 단자;를 포함하는 복합 전자부품에 관한 것이다.

    Abstract translation: 本发明涉及一种复合电子元件,它包括一个六面体复合材料,该六面体复合材料与由多个电介质层组成的电容器和陶瓷体组成,内部电极通过介电层层叠在一起而面对彼此, 电感器,其由其上形成有与导电图案相同的层的多个磁性元件层叠的磁体组成,输入端子形成在复合体的第一横截面上并连接到复合材料的导电图案 电感器,形成在复合体的第二截面上的输出端子,并且包括连接到电感器的导电图案的第一输出端子和形成在复合材料的第二侧上的第二输出端子 和电容器的下侧,以及形成在c的第一侧或上侧和下侧的接地端子 复合材料中的绝缘体并连接到电容器的内部电极。

    적층 세라믹 커패시터
    30.
    发明公开
    적층 세라믹 커패시터 有权
    多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020150011165A

    公开(公告)日:2015-01-30

    申请号:KR1020130086101

    申请日:2013-07-22

    Inventor: 박흥길 박민철

    CPC classification number: H01G4/30 H01G4/012 H01G4/12 H01G4/232

    Abstract: 본 발명은, 실장 면에 대해 수직 방향으로 적층된 복수의 유전체층을 포함하며, 서로 대향하는 두께 방향의 제1 및 제2 주면, 길이 방향의 제3 및 제4 단면 및 폭 방향의 제5 및 제6 측면을 갖는 세라믹 본체; 상기 세라믹 본체의 상기 제1 주면에 서로 이격되어 형성된 제1 및 제2 외부 전극; 상기 세라믹 본체의 상기 제2 주면에 서로 이격되어 형성된 제3 및 제4 외부 전극; 상기 세라믹 본체 내에서 상기 유전체층을 사이에 두고 서로 대향하도록 배치되며, 상기 제1 내지 제4 외부 전극과 전기적으로 연결된 복수의 제1 및 제2 내부 전극을 포함하는 커패시터부; 및 상기 세라믹 본체 내에 실장 면에 대해 수직 방향으로 적어도 1개 이상 개재된 ESR 제어층; 을 포함하는 적층 세라믹 커패시터를 제공한다.

    Abstract translation: 层压陶瓷电容器及其制造方法技术领域本发明涉及层叠陶瓷电容器及其制造方法。 层叠陶瓷电容器包括:陶瓷体,其包括沿着垂直方向层叠的多个电介质层用于安装表面,并且具有在厚度方向上彼此面对的第一和第二主计划,纵向的第三和第四横截面 方向,以及宽度方向上的第五和第六侧; 第一和第二外部电极,其形成为在陶瓷体的第一主平面上彼此分离; 第三和第四外部电极,其形成为在陶瓷体的第二主平面上彼此分离; 电容器单元,其布置在陶瓷体内的电介质层之间以彼此面对,并且包括多个第一和第二内部电极,以与第一至第四外部电极电连接; 以及至少一个ESR控制层,其被设置在陶瓷体内的安装表面的垂直方向上。

Patent Agency Ranking