SrTiO3계 SMD형 바리스터-캐패시터 복합기능소자제조기술
    21.
    发明公开
    SrTiO3계 SMD형 바리스터-캐패시터 복합기능소자제조기술 失效
    制造SRTIO3 SMD型变压器电容器多功能装置的方法

    公开(公告)号:KR1020020028279A

    公开(公告)日:2002-04-17

    申请号:KR1020000059208

    申请日:2000-10-09

    Abstract: PURPOSE: A method for manufacturing a varistor-capacitor multifunctional device is provided to simultaneously obtain varistor characteristic and capacitor characteristic of a dielectric index larger than 10000 and dielectric loss less than 5%. CONSTITUTION: A SrTiO3 SMD varistor-capacitor multifunctional device is manufactured by using Sr0.9Ca0.1TiO3 as basic material powder. The basic material powder is subjected to wet milling after Nb2O5 of 0.4-0.6 mol% is added and SiO2 of 0.1-0.3 mol% and MnO of 0.1-0.3 mol% are added. Organic vehicle is added to the basic material powder after wet milling to form slurry. The slurry is molded by a tape caster to form a ceramic sheet. After cutting the ceramic sheet, internal electrodes are printed on the ceramic sheet by Ag/Pd or Ni electrodes. Three to five ceramic sheets are deposited on and on and subjected to pre-sintering at 1100°C for 1 hour. The sintered ceramic is re-oxidized in a furnace with the air at 900-1100°C.

    Abstract translation: 目的:提供一种用于制造可变电阻电容器多功能元件的方法,以同时获得介电指数大于10000的介电损耗和小于5%的介电损耗的压敏电阻特性和电容器特性。 构成:使用Sr0.9Ca0.1TiO3作为基本材料粉末制造SrTiO3 SMD压敏电阻 - 电容器多功能元件。 在添加0.4-0.6摩尔%的Nb2O5后,将基本材料粉末进行湿磨,并加入0.1-0.3摩尔%的SiO 2和0.1-0.3摩尔%的MnO。 湿法研磨后,将有机载体添加到基础材料粉末中以形成浆料。 浆料通过胶带机成型以形成陶瓷片。 在切割陶瓷片之后,通过Ag / Pd或Ni电极将内部电极印刷在陶瓷片上。 沉积三到五个陶瓷片,并在1100℃下预烧结1小时。 烧结陶瓷在炉中再次氧化,空气在900-1100℃。

    저온소결 저손실 고주파 유전체 세라믹스 조성물 및 그 제조방법
    22.
    发明公开
    저온소결 저손실 고주파 유전체 세라믹스 조성물 및 그 제조방법 失效
    低温低温高频电介质陶瓷组合物及其制备方法

    公开(公告)号:KR1020020001908A

    公开(公告)日:2002-01-09

    申请号:KR1020000023676

    申请日:2000-05-03

    Inventor: 김효태 김윤호

    CPC classification number: C04B35/462 H01B3/12

    Abstract: PURPOSE: Provided is a dielectric ceramics composition for high frequency which has very low firing temperature(800-925deg.C), improved Q factor(12000-84000GHz) and dielectric constant(16-32), stable temperature coefficient, and excellent temperature compensation characteristics(-52-+104ppm/deg.C) by using low cost raw materials compared with a conventional dielectric ceramics composition for high frequency. CONSTITUTION: The dielectric ceramics composition comprises (Zn1-xMx)TiO3 and yTiO2 as main components and 0-5wt.% of one additive selected from B2O3, H3BO3, SiO2-K2O glass, B2O3 and SiO2-K2O glass, and H3BO3 and SiO2-K2O glass, where M is Mg, Co or Ni, 0

    Abstract translation: 目的:提供一种高频率的电介质陶瓷组合物,具有非常低的烧制温度(800-925℃),改进的Q因子(12000-84000GHz)和介电常数(16-32),稳定的温度系数和优异的温度补偿 与常规的高频电介质陶瓷组合物相比,通过使用低成本原料,特性(-52- + 104ppm / deg.C)。 构成:电介质陶瓷组合物包含(Zn1-xMx)TiO3和yTiO2作为主要成分,0-5重量%的选自B2O3,H3BO3,SiO2-K2O玻璃,B2O3和SiO2-K2O玻璃的添​​加剂,H3BO3和SiO2- K2O玻璃,其中M为Mg,Co或Ni,0 <= x <= 0.55为Mg,0 <= x <= 1对于Co和Ni,0 <= y <= 0.6。 此外,另外的组合物包含(Zn1-aMg1-bCo1-cNi1-d)TiO3和与上述相同的添加剂,其中0 <= a,b,c,d <= 1.0和0 <= y <= 0.6。 电介质陶瓷通过混合主成分,在850-950℃下煅烧,加入添加剂,研磨,成型和焙烧800-925℃制备。

    저온소성용 마이크로파 유전체 세라믹 조성물
    23.
    发明授权
    저온소성용 마이크로파 유전체 세라믹 조성물 失效
    用于低温烧制的微波电介质陶瓷组合物

    公开(公告)号:KR100310035B1

    公开(公告)日:2001-11-14

    申请号:KR1019990001054

    申请日:1999-01-15

    Abstract: 저온소성이가능하면서도우수한마이크로파특성을갖는유전체세라믹조성물이제공된다. 본발명의조성물은 (MgCa)TiO에 BO및 MnO를첨가제로사용함으로써저온소결이가능한한편, 양호한마이크로파특성을갖는다. 1200℃에서적정량의 BO를첨가한영역에서는 1350℃에서소결한순수한 (MgCa)TiO보다높은품질계수값을나타내었다.

    저전압용디스크및칩형세라믹바리스터제조방법
    24.
    发明授权
    저전압용디스크및칩형세라믹바리스터제조방법 失效
    低压盘式片式陶瓷压敏电阻的制造方法

    公开(公告)号:KR100295282B1

    公开(公告)日:2001-07-12

    申请号:KR1019980030621

    申请日:1998-07-29

    Abstract: 본 발명은 SrTiO
    3 계 바리스터에 관한 것이며 특히 저 전압용 칩 바리스터 제조를 위한 바리스터 제조설계기술에 관한 것이다. 본 발명은 디스크 형상 및 적층형 칩 바리스터에서 탈피하여 새로운 제조방법을 적용하므로써 본래의 유전율과 비직선계수 값은 유지하면서 제조단가의 감소 및 대랑생산이 가능한 제조방법에 관한 것이다.

    저전압 바리스터-커패시터 복합소자 제조방법
    25.
    发明公开
    저전압 바리스터-커패시터 복합소자 제조방법 失效
    低电压变压器复合器件的制造方法

    公开(公告)号:KR1020000051804A

    公开(公告)日:2000-08-16

    申请号:KR1019990002445

    申请日:1999-01-26

    Abstract: PURPOSE: A fabrication method of a low voltage varistor-capacitor composite device is to allow a SrTiO3 varistor to have a high non-linearity coefficient and a low breakdown voltage. CONSTITUTION: A fabrication method of a low voltage varistor-capacitor composite device comprises the steps of: preparing a SrTiO3 substrate; diffusing Bi2O3 into the SrTiO3 substrate; and forming a silver electrode on both surfaces of the SrTiO3 substrate. The preparing step of the SrTiO3 comprises the steps of: mixing SrCO3, TiO2 and Nb2O5 in a mixing ratio of 1:1.01:0.006; wet-milling the mixed particles; drying the milled mixture; calcining the dried mixture to form an SrTiO3 powder; compacting the SrTiO3 powder; and sintering the resultant medium in a reduction ambient.

    Abstract translation: 目的:低压变阻器 - 电容器复合器件的制造方法是使SrTiO3变阻器具有高非线性系数和低击穿电压。 构成:低压变阻器 - 电容器复合器件的制造方法包括以下步骤:制备SrTiO 3衬底; 将Bi2O3扩散到SrTiO3衬底中; 并在SrTiO3基板的两个表面上形成银电极。 SrTiO3的制备步骤包括以1:1.01:0.006的混合比混合SrCO3,TiO2和Nb2O5; 湿磨混合颗粒; 干燥研磨混合物; 煅烧干燥的混合物以形成SrTiO 3粉末; 压制SrTiO3粉末; 并在还原环境中烧结所得的介质。

    적층형 칩 인덕터 소자 및 그의 제조 방법
    26.
    发明公开
    적층형 칩 인덕터 소자 및 그의 제조 방법 无效
    多层片式电感器装置及其制造方法

    公开(公告)号:KR1019980067791A

    公开(公告)日:1998-10-15

    申请号:KR1019970004084

    申请日:1997-02-12

    Abstract: 본 발명은 새로운 형식의 내부 전극 형상 및 배열을 가지는 적층형 칩 인덕터를 제공하여 권선 효율을 증대시킴으로써 동일 인덕턴스 값을 얻는데 있어서 종전의 방법보다 적층 횟수를 줄이고 소자의 경량화를 구현하는 것을 목적으로 한다.
    본 발명은 자성체층 위에 외부 전극 단자와 연결되도록 인쇄되는 외부 단자 연결용 내부 전극과, 순차적으로 적층되는 복수매의 자성체층과, 각 층마다 인쇄되는 내부 전극과, 최종 자성체층 위에 외부 전극 단자와 연결되도록 인쇄되는 외부 단자 연결용 내부 전극과, 상기 외부 단자 연결용 내부 전극 위에 적층되는 자성체층과, 상기 인쇄된 내부 전극간의 전기적 연결 수단으로 이루어지는 적층형 칩 인덕터에 있어서, 각각의 복수매의 적층된 자성체층 위에 인쇄되는 상기 내부 전극의 인쇄 궤적은 1/2 회전보다 크고 1회전 보다 작은 궤적을 가지고, 상기 각각의 인쇄 궤적의 끝나는 단부와 상기 자성체층의 적층이 있은 후에 인쇄되는 인쇄 궤적의 시작하는 단부가 겹쳐질 수 있도록 상기 내부 전극의 인쇄되는 적층형 칩 인덕터 및 그의 제조 방법을 � ��공한다.

    고주파 유전체 자기조성물 및 그 제조방법
    28.
    发明授权
    고주파 유전체 자기조성물 및 그 제조방법 失效
    电介质磁性组合物

    公开(公告)号:KR1019970005887B1

    公开(公告)日:1997-04-21

    申请号:KR1019940017414

    申请日:1994-07-19

    Inventor: 박융 김윤호

    Abstract: Dielectric ceramic composition useful as the raw material for global positioning system and dielectric resonator consists of Zr1-x/2Ti1-x/2YxO4-x/2 as main component, where x is greater than 0 and smaller than 0.1 as the mole ratio, and ZnO, Nb2O5 and NiO as sintering adjuvants which is added to the main component at the ratio of 2wt.% on the basis of the total weight of the main component. The mixed compounds are calcined and sintered at 1300-1600 deg.C under the oxygen atmosphere and then thermal quenched at 1200-900 deg.C to give the title composition.

    Abstract translation: 用作全球定位系统和介质谐振器原料的介电陶瓷组合物由Zr1-x / 2Ti1-x / 2YxO4-x / 2作为主要成分,其中x大于0且小于0.1,摩尔比为 ZnO,Nb 2 O 5和NiO作为烧结助剂,其以主要组分的总重量为基准以2重量%的比例加入到主要组分中。 将混合的化合物在氧气氛下在1300-1600℃下煅烧和烧结,然后在1200-900℃下热淬火,得到标题组合物。

    고주파 유전체 자기조성물 및 그 제조방법
    29.
    发明授权
    고주파 유전체 자기조성물 및 그 제조방법 失效
    电介质陶瓷组合物

    公开(公告)号:KR1019970005883B1

    公开(公告)日:1997-04-21

    申请号:KR1019940017413

    申请日:1994-07-19

    Inventor: 박융 김윤호

    CPC classification number: H01P7/10 C04B35/49 H01B3/12

    Abstract: Dielectric ceramic composition useful as a raw material for global positioning system and dielectric resonator consists of ZrO2, TiO2, SnO2, and sintering agent such as MnO2, NiO and Sb2O3. The fundamental composition of dielectric ceramic material is Zr1-xSnxTi1+yO4, where x is comprised from 0.1 to 0.3 and y is comprised from -0.1 to 0.1 on the basis of mole ratio, respectively. The MnO2 is less than 3wt.% , NiO and Sb2O3 is less than 2wt.% are added to the fundamental dielectric material as sintering adjuvants and sintered at 1300-1600 deg. C under the oxygen atmosphere to give the title composition.

    Abstract translation: 用作全球定位系统和介电谐振器原料的介电陶瓷组合物由ZrO 2,TiO 2,SnO 2和烧结剂如MnO 2,NiO和Sb 2 O 3组成。 介电陶瓷材料的基本组成是Zr1-xSnxTi1 + yO4,其中x为0.1-0.3,y分别为-0.1至0.1,基于摩尔比。 MnO 2小于3重量%,NiO和Sb2O3小于2重量%作为烧结助剂添加到基本电介质材料中,并在1300-1600度烧结。 在氧气氛下,得到标题组合物。

Patent Agency Ranking