-
公开(公告)号:KR100205062B1
公开(公告)日:1999-06-15
申请号:KR1019960043443
申请日:1996-10-01
Applicant: 한국전자통신연구원
IPC: G06F15/16
CPC classification number: H04L49/1576 , H04L45/00 , H04L45/583 , H04L49/101 , H04L49/256 , H04L49/30 , H04L49/45
Abstract: 본 발명은 병렬처리 컴퓨터의 상호연결망을 구성하는 라우팅 스위치에 관련된 것으로서, 그 목적은 계층구조의 뛰어난 확장성과 바이트 슬라이스 개념을 통해 데이터 폭에 대한 뛰어난 확정성을 제공하는 데에 있다. 그 특징은 소정개수의 입력제어수단에서는 각각 하나씩의 입력포트들과 각 입력 데이터에 대한 조작들을 제어하고, 경로제어수단에서는 데이터 전송요구에 따른 해당 데이터를 해당 출력제어수단에 출력하고, 소정개수의 출력제어수단예서는 각각 하나씩의 출력포트들을 제어하여 출력 데이터를 출력 포트로 출력한다. 본 발명은 라우팅 스위치의 재설계나 재제작의 필요없이 라우팅 스위치의 단순한 추가로 뛰어난 데이터 확장성을 제공할 수 있다는 데에 그 효과가 있다.
-
公开(公告)号:KR100194949B1
公开(公告)日:1999-06-15
申请号:KR1019960070172
申请日:1996-12-23
Applicant: 한국전자통신연구원
IPC: G06F13/36
Abstract: 본 발명은 상당히 많은 수의 PCI 버스 사용 마스터 디바이스를 지원함과 동시에 버스를 사용하고자 하는 마스터 디바이스의 우선 순위, 공정성을 동시에 보장하고, 한 번의 PCI 클럭에 동기되어 동작하도록 함으로써, 버스의 비효율적 사용을 방지하고, PCI 버스 클럭에 동기 되어 동작하게 함으로써, 비동기의 문제를 해결하고, 공정성을 간단한 회로로서 부여함으로써 PCI 버스 상에서 낮은 우선 순위를 갖는 마스터 디바이스의 버스 사용 기회 균등을 동시에 구현할 수 있는 PCI 버스 중재 회로에 관한 것이다.
-
公开(公告)号:KR100176077B1
公开(公告)日:1999-05-15
申请号:KR1019960056399
申请日:1996-11-22
Applicant: 한국전자통신연구원
IPC: G06F13/00
Abstract: 본 발명은 메시지 전달 컴퓨터 시스템 및 패킷 상호 연결망에 관한 것으로, 송신 메시지에 대한 전송 응답의 처리를 효과적으로 수행하기 위해 메시지 송신 인터페이스에 전송 응답 처리 제어기를 형성하여 별도의 프로세서를 사용하지 않고 하드웨어적으로 직접 제어함으로써 전송 응답의 처리를 신속하게 수행할 수 있는 전송 처리 응답 처리 제어기 및 그 제어 방법이 제시된다.
-
公开(公告)号:KR1019980051296A
公开(公告)日:1998-09-15
申请号:KR1019960070172
申请日:1996-12-23
Applicant: 한국전자통신연구원
IPC: G06F13/36
Abstract: 본 발명은 상당히 많은 수의 PCI 버스 사용 마스터 디바이스를 지원함과 동시에 버스를 사용하고자 하는 마스터 디바이스의 우선 순위, 공정성을 동시에 보장하고, 한 번의 PCI 클럭에 동기되어 동작하도록 함으로써, 버스의 비효율적 사용을 방지하고, PCI 버스 클럭에 동기 되어 동작하게 함으로써, 비동기의 문제를 해결하고, 공정성을 간단한 회로로서 부여함으로써 PCI 버스 상에서 낮은 우선 순위를 갖는 마스터 디바이스의 버스 사용 기회 균등을 동시에 구현할 수 있는 PCI 버스 중재 회로에 관한 것이다.
-
公开(公告)号:KR1019980044285A
公开(公告)日:1998-09-05
申请号:KR1019960062352
申请日:1996-12-06
Applicant: 한국전자통신연구원
IPC: G06F9/445
Abstract: 본 발명은 고속병렬컴퓨터의 MPE 보드의 EPROM에 장착될 펌웨어의 기능을 개인용 컴퓨터로 구성된 테스트베드에서 부트 에뮬레이션을 수행하는 방법에 관한 것으로, 고속병렬컴퓨터의 부트 기능 및 펌웨어 기능을 개인용 컴퓨터로 구성된 테스트베드에서 에뮬레이션하기 위한 부트 에뮬레이션 방법에 있어서, 부트 플로피 디스크에 부트 에뮬레이터 코드를 기록하여 시스템 기동과 동시에 부트 에뮬레이터 코드가 메모리에 적재되어 동작할 수 있도록 하는 제 1단계와, 상기한 부트 에뮬레이터(20)의 초기화 과정에서 테이프 장치 구동기를 부트 플로피 디스크로부터 추가로 적재하고, 함수 호출 테이블과 장치 구동기 테이블을 작성 관리하는 제 2단계와, 펌웨어로부터 함수 호출 또는 부트 처리 요구를 받아, 부트 처리기(21)가 펌웨어 함수 호출 처리기(23)� �� 의해 테이프 장치 구동기(25) 및 실제 모드에서의 BIOS 호출을 수행하도록 하고, 보호 모드로 복귀한 후 함수 반환값을 정리하여 함수 호출 위치로 복귀하도록 하는 제 3단계로 구성된 것을 특징으로 한다.
-
公开(公告)号:KR1019980036294A
公开(公告)日:1998-08-05
申请号:KR1019960054852
申请日:1996-11-18
Applicant: 한국전자통신연구원
IPC: G06F13/368
Abstract: 본 발명은 고속 병렬 컴퓨터(SPAX)에서 응용 프로그램의 병렬 처리 방법에 관한 것으로, 종래의 공유 메모리 구조나 분산 메모리 구조에서 사용하던 자료 분산 방법으로는 시스템 성능을 충분히 살릴 수가 없다. 이러한 문제점을 해결하기 위해 공유 메모리 형태의 자료 분산과 분산 메모리 형태의 자료 분산을 혼용하여 한 노드 내에서는 공유 메모리 형태의 자료 분산을 수행하고, 노드를 벗어나면 분산 메모리 형태의 자료 분산을 수행하는 공유 메모리 시스템 상에서의 자료분산 및 통신 방법이 제시된다.
-
公开(公告)号:KR100131860B1
公开(公告)日:1998-04-24
申请号:KR1019940016750
申请日:1994-07-12
Applicant: 한국전자통신연구원
IPC: G06F15/16
Abstract: 본 발명은 입출력 전용 처리기를 갖는 다중 처리기 시스템의 시스템 제어기 장착되는 콘솔(con-sole)과의 문제 입출력 제어 처리에 따른 시스템의 효율저하를 막기 위한 것으로, 2포트 범용 비동기 송수신기(DUART)의 포트를 통하여 입력되는 문자를 시스템의 주처리기가 원하는 영역으로 전달해 주거나 주처리기가 지정한 DUART의 포트로 문자를 출력한다.
본 발명에서는 콘솔 입출력장치의 레지스터들과 송수신용 버퍼(buffer) 및 큐(queue)를 초기화시킨 후, 콘솔 입출력이 요구되는 시점에서 메세지 전송 규약에서 정의한 형태로 서비스를 제공하는 입출력 명령을 수행하고 이와 연계하여 데이타 흐름을 제어하고 인터럽트(interupt)를 처리한다.-
28.
公开(公告)号:KR1019970071299A
公开(公告)日:1997-11-07
申请号:KR1019960014065
申请日:1996-04-30
Applicant: 한국전자통신연구원
Abstract: 본 발명은 고속 병렬 컴퓨터에서 크로스바 네트웍 라우터의 수신부에 대한 소프트웨어 애뮬레이션 방법에 관한 것으로서, 종래의 크로스바 네트웍(Xcent-Net)에 대한 메시지 수신 커널은 크로스바 네트웍 라우터 보드가 있는 시스템에서만 사용가능하였던 문제점을 해결하기 위해, 본 발명은 제1 쓰레드에 의해서 이더넷으로 부터 수신된 이더넷 메시지를 크로스바 네트웍 라우터 보드 메시지로 변환 및 빈 버퍼에 저장 후 메시지 수신을 통보하는 제1 과정과, 이 제1 과정으로부터 통보된 메시지를 제2 쓰레드에 의해 커널 수신부에 알린 후, 이 커널 수신부에서 메시지 수신을 완료하면 해당 버퍼의 메시지들을 제거하는 제2과정을 수행함으로써, 크로스바 네트웍 라우터 보드가 없는 이더넷으로 연결된 시스템에서도 크로스바 네트웍에 대한 메시지 수신 널을 사용할 수 있도록 한 것이다.
-
-
公开(公告)号:KR1019970002416B1
公开(公告)日:1997-03-05
申请号:KR1019930030243
申请日:1993-12-28
Abstract: An Extensible Chained-Bucket Hash(ECBH) structure for use in the main memory of a database system is provided to enhance retrieving speed of a desired record. The structure comprises an Extensible Hash (EH) table for maintaining global depth provided for interleaving/deletion of a record; a plurality of Chained-Bucket Hash (CBH) table for maintaining local depth; and a record identifier (RID) given by the computer.
Abstract translation: 提供了用于数据库系统的主存储器中的可扩展链式哈希(ECBH)结构,以提高所需记录的检索速度。 该结构包括用于保持提供用于交织/删除记录的全局深度的可扩展哈希(EH)表; 多个链式哈希(CBH)表,用于维持局部深度; 和计算机给出的记录标识符(RID)。
-
-
-
-
-
-
-
-
-