-
公开(公告)号:KR100358358B1
公开(公告)日:2002-10-25
申请号:KR1020000003866
申请日:2000-01-27
Applicant: 한국전자통신연구원
IPC: H03D7/10
Abstract: 본 발명은 고속의 동작 영역에서 DC 오프셋 특성을 개선하여 저 전력을 실현하며, 하나의 낮은 대역에서 다른 높은 대역으로 신호 주파수를 변환할 수 있게 하는 고 대역통과 특성에 의해 DC 오프셋 특성을 개선한 주파수 혼합기 회로를 제공하는 것을 목적으로 한다.
상기 목적을 달성하기 위한 본 발명은, 고속 동작 영역의 주파수 합성을 위한 주파수 혼합기 회로에 있어서, 외부로부터 공급받은 입력 신호 및 기준 전원을 차동 형태의 입력 전압 신호와 기준 전압으로 변환하는 입력 신호 및 기준 전원 공급부(10); 상기 입력 신호 및 기준 전원 공급부(10)로부터 공급된 차동 형태의 입력 전압 신호를 증폭하는 연산증폭기 특성을 포함하여 차동 출력 전류로 변환하는 전압-전류 변환부(20); 상기 전압-전류 변환부(20)로부터의 입력 신호 주파수와 외부로부터 인가받은 클럭 신호의 주파수를 혼합하여 변환하는 주파수 혼합부(30) 및; 상기 주파수 혼합부(30)로부터 주파수가 변환된 전류를 공급받아 출력 부하 저항을 통한 출력 전압 신호를 발생하는 출력 신호 발생부(40)를 포함하여 이루어지고, 상기 전압-전류 발생기(20)에서 연산증폭기(21) 회로와 전압-전류 변환기(22) 사이에 접속된 고 대역 특성부의 고 대역 특성에 의해 전압 이득 및 DC 오프셋을 축소하고 이에 따른 차동 출력 전류를 발생하는 것을 특징으로 하여 구성된다.-
公开(公告)号:KR1020020058541A
公开(公告)日:2002-07-12
申请号:KR1020000086651
申请日:2000-12-30
Applicant: 한국전자통신연구원
IPC: H03H11/02
CPC classification number: H03H11/04 , H03H9/46 , H03H11/0427 , H03H11/1291
Abstract: PURPOSE: An automatic frequency tuning circuit for correcting an influence of offset for transistor conductance-capacitor filter is provided to control correctly a band frequency of a filter by correcting offset of a tuning circuit. CONSTITUTION: A reference power supply portion(100) provides reference power. A Gm amplifier(5) has. The first integrator(200) has a Gm amplifier(5) having the same as a Gm value of a controlled filter in order to generate periodically charge voltage and discharge voltage proportional to offset of the Gm amplifier(5) in response to the reference power. The second integrator(300) has a Gm amplifier(16) having the same as a Gm value of a controlled filter in order to generate periodically charge voltage and proportional to offset of the Gm amplifier(16) in response to the output voltage(Vo1) of the first integrator(200) and discharge voltage proportional to offset of the Gm amplifier(16) in response to the reference power. A sampling portion(400) samples periodically the output voltage of the second integrator(300). An output portion(500) outputs the sampled voltage of the sampling portion(400) as a tuning signal and feed back the tuning signal to the Gm amplifier(5) in order to control a transfer conductance value of the Gm amplifier(5).
Abstract translation: 目的:提供一种用于校正晶体管电导滤波器的偏移影响的自动频率调谐电路,通过校正调谐电路的偏移来正确控制滤波器的频带频率。 构成:参考电源部分(100)提供参考功率。 一个Gm放大器(5)。 第一积分器(200)具有与受控滤波器的Gm值相同的Gm放大器(5),以便响应于参考功率产生与Gm放大器(5)的偏移成比例的周期性充电电压和放电电压 。 第二积分器(300)具有与受控滤波器的Gm值相同的Gm放大器(16),以便响应于输出电压(Vo1)产生周期性充电电压并与Gm放大器(16)的偏移成比例 )和与Gm放大器(16)的偏移成正比的放电电压。 采样部分(400)周期性地对第二积分器(300)的输出电压进行采样。 输出部分(500)输出采样部分(400)的采样电压作为调谐信号,并将调谐信号反馈到Gm放大器(5),以便控制Gm放大器(5)的转移电导值。
-
公开(公告)号:KR1020010076616A
公开(公告)日:2001-08-16
申请号:KR1020000003867
申请日:2000-01-27
Applicant: 한국전자통신연구원
IPC: H03K5/06
Abstract: PURPOSE: A fusing cell for trimming offset and offset trimming circuit is provided to improve the reliability of a circuit and diversify applying range, and reduce costs by increasing final chip yield. CONSTITUTION: A fusing cell basically provides a fusing function for storing data and a reading function for reading the data. The fusing cell includes a fusing object resistor(R1) and a reference resistor(R2) coupled in parallel each other and have other resistance. Two transistors(MS1 and MS2) select a fusing cell to read stored data, while two transistor(ML1 and ML2) is used for fusing the cell. The size of the transistors(MS1 and MS2) are bigger than the transistor(ML1 and ML2). Accordingly, the manufacturing yield is increased due to merely increase the number of the array bit.
Abstract translation: 目的:提供用于修整偏移和偏移微调电路的熔断电路,以提高电路的可靠性并使应用范围多样化,并通过提高最终的芯片产量来降低成本。 构成:融合单元基本上提供了一种用于存储数据的定影功能和用于读取数据的读取功能。 定影单元包括熔接对象电阻器(R1)和参考电阻器(R2),它们彼此并联并具有其它电阻。 两个晶体管(MS1和MS2)选择一个熔丝单元读取存储的数据,而两个晶体管(ML1和ML2)用于熔化单元。 晶体管(MS1和MS2)的大小大于晶体管(ML1和ML2)。 因此,由于仅增加了阵列位的数量,所以制造产量增加。
-
公开(公告)号:KR100150236B1
公开(公告)日:1998-10-15
申请号:KR1019940036370
申请日:1994-12-23
IPC: G06F15/16
Abstract: 바이트 단위의 병렬처리에서, 각각의 클럭버퍼를 통하여 클럭이 제공될 때 발생되는 클럭스큐를 개선하기 위한 클럭버퍼링회로의 구조가 개시된다.
하나의 클럭원에 연결되어 있는 특정한 하나의 클럭버퍼는 입력되는 8비트 데이타 중에서 특정한 1비트를 선택하여 이 비트와 연관된 저장소자에게만 클럭을 제공한다.
이로써, 특정한 하나의 데이타비트는 집적회로 내에서 저장소자로 랫치될 때 하나의 클럭으로 처리되므로 자동배치배선 등으로 인한 클럭스큐를 줄일 수 있다.-
公开(公告)号:KR1019980050167A
公开(公告)日:1998-09-15
申请号:KR1019960068946
申请日:1996-12-20
IPC: H03L7/00
Abstract: 본 발명은 동기식 회로 시스템으로 입력되는 비동기 리셋(reset) 신호를 시스템 클럭으로 동기화시키고 동기화된 리셋 신호로 시스템을 정확히 초기화시키기 위하여, 동기화된 리셋 신호가 천이하는 부근에서 클럭신호가 존재하지 않도록 구성한, 클럭신호 조절기를 가진 비동기 리셋 신호 동기장치에 관한 것이다. 본 발명에 따른 비동기 리셋 신호 동기장치는, 외부로부터 시스템을 리셋시켜 주기 위한 비동기성의 리셋 신호인 RESET 신호를 입력으로 하고 외부로부터 시스템을 동작시키기 위한 클럭신호인 CLK를 입력으로 하는 제 1 D-형 플립플롭(1), 제 1 인버터(8), 제 2 인버터(9), 제 2 D-형 플립플롭(2), 제 3 인버터(10), 제 3 D-형 플립플롭(3), 제 4 D-형 플립플롭(4), 제 5 D-형 플립플롭(5), 2-입력 배타적 NOR 게이트(6) 및 2-입력 AND 게이트(7)로 이루어져, 상기 RESET 신호로부터 CLK에 동기된 리셋신호인 RESET_I를 생성시키고, RESET_I의 천이점 전후의 임의의 구간에서만 발진이 억제된 클럭신호인 CLK_I를 생성하도록 구성된 것을 특징으로 한다. 본 발명에 따른 비동기 리셋 신호 동기장치는, RESET_I의 천이점 전후의 임의의 구간만을 CLI_I의 발진을 억제시켜 주고, 글리치가 없는 CLK_I를 제공하여 주므로, 정확하고 안정된 시스템 초기화 장치로 사용될 수 있을 뿐 아니라, 반도체 집적회로 설계에 있어서 시뮬레이션시 초기화 작업을 매우 용이하게 수행할 수가 있다.
-
公开(公告)号:KR1020170095793A
公开(公告)日:2017-08-23
申请号:KR1020170102495
申请日:2017-08-11
Applicant: 한국전자통신연구원
IPC: H04N19/573 , H04N19/533 , H04N19/56 , H04N19/61 , H04N19/59
CPC classification number: H04N19/573 , H04N19/533 , H04N19/56 , H04N19/59 , H04N19/61
Abstract: 움직임탐색시효율적인움직임벡터추출방법및 그장치가개시된다. 원영상에서탐색개시위치를결정하여나선형움직임탐색을수행하는단계및 P 픽처탐색시서브샘플링영상에서의탐색수행여부를판정하는단계를포함하는움직임벡터추출방법은서브샘플링영상을이용하면서나선형움직임탐색, 확장탬플릿의복수병용이라는방안을조합한새로운계층나선형움직임탐색방법인서브샘플링탐색에의한다수의움직임벡터후보검출에의해탐색정도(accuracy)를개선할수 있는효과가있다.
Abstract translation: 公开了一种用于运动搜索的高效运动矢量提取方法和装置。 1.一种提取运动矢量的方法,该方法包括:通过确定原始图像中的搜索开始位置来执行螺旋运动搜索;以及确定是否在P图片搜索期间在二次采样图像中执行搜索, 作为组合扩展模板的多个组合的新的分层螺旋运动搜索方法的二次采样搜索具有通过检测多个运动矢量候选来提高准确度的效果。
-
公开(公告)号:KR1020130107094A
公开(公告)日:2013-10-01
申请号:KR1020120028919
申请日:2012-03-21
Applicant: 한국전자통신연구원
IPC: H04N19/59
CPC classification number: H04N19/159 , H04N19/177 , H04N19/51
Abstract: PURPOSE: An intra-frame processing apparatus and a method thereof are provided to improve encoding efficiency by a process between images in case of a high correlation between a P picture and an I picture. CONSTITUTION: An error calculating unit (410) calculates a quantization error by receiving an original P picture and a decoded P picture. A motion compensating unit (420) compensates a motion of an inputted image by using the calculated error. An added coefficient applying unit (430) adds an I picture to a result value which is applied to the result value of the motion compensating unit. An encoding unit (440) encodes the output value of the added coefficient applying unit. A motion estimating unit determines a 16x16 section in a reference frame about each macro-block of a current frame. [Reference numerals] (410) Error calculating unit; (420) Motion compensating unit; (430) Summing coefficient applying unit; (440) Encoding unit
Abstract translation: 目的:提供一种帧内处理装置及其方法,以在P图像和I图像之间的高相关性的情况下通过图像之间的处理来提高编码效率。 构成:误差计算单元(410)通过接收原始P图像和解码的P图像来计算量化误差。 运动补偿单元(420)通过使用计算出的误差来补偿输入图像的运动。 附加系数应用单元(430)将I图像添加到应用于运动补偿单元的结果值的结果值。 编码单元(440)对所添加的系数施加单元的输出值进行编码。 运动估计单元确定关于当前帧的每个宏块的参考帧中的16×16段。 (附图标记)(410)误差计算单元; (420)运动补偿单元; (430)求和系数应用单元; (440)编码单元
-
公开(公告)号:KR1020130082304A
公开(公告)日:2013-07-19
申请号:KR1020120003443
申请日:2012-01-11
Applicant: 한국전자통신연구원
IPC: H04N19/50
CPC classification number: H04N19/0063 , H04N19/523
Abstract: PURPOSE: A high-resolution motion estimation device is provided to implement a high performance motion estimation by configuring various modes as a structure capable of parallel processing in a high resolution motion estimation method with respect to a motion estimation block requiring a considerable calculation in component blocks of H.264. CONSTITUTION: A finite impulse response (FIR) filter (203) performs FIR filtering on search region data of a previous image stored in a previous image storage memory (202). A QME data processing unit (205) generates reference region data for 1/4 pixel unit motion estimation using the FIR filtered search region data stored in a memory (204). A processing array unit (206) performs 1/2 pixel unit motion estimation using the FIR filtered search region data and a macro block of a current image and performs 1/4 pixel unit motion estimation using the reference region data based on a 1/2 pixel motion vector according to the 1/2 pixel unit motion estimation. [Reference numerals] (201) Current image storage memory; (202) Previous image storage memory; (203) FIR filter; (205) QME data processing unit; (206) Processing array unit (PE Array); (207) Control unit (Control (FSM))
Abstract translation: 目的:提供高分辨率运动估计装置以通过将各种模式配置为能够以高分辨率运动估计方法并行处理的结构来执行高性能运动估计,所述运动估计方法相对于在分量块中需要相当大的计算的运动估计块 的H.264。 构成:有限脉冲响应(FIR)滤波器(203)对存储在先前图像存储器(202)中的先前图像的搜索区域数据执行FIR滤波。 QME数据处理单元(205)使用存储在存储器(204)中的FIR滤波搜索区域数据生成用于1/4像素单位运动估计的参考区域数据。 处理阵列单元(206)使用FIR滤波搜索区域数据和当前图像的宏块来执行1/2像素单位运动估计,并且使用基于1/2的参考区域数据执行1/4像素单位运动估计 根据1/2像素单位运动估计的像素运动矢量。 (附图标记)(201)当前图像存储存储器; (202)上一图像存储器; (203)FIR滤波器; (205)QME数据处理单元; (206)处理阵列单元(PE阵列); (207)控制单元(控制(FSM))
-
公开(公告)号:KR1020130075568A
公开(公告)日:2013-07-05
申请号:KR1020110143969
申请日:2011-12-27
Applicant: 한국전자통신연구원
CPC classification number: G06F9/30127 , G06F11/36 , G06F12/06
Abstract: PURPOSE: A register window overflow/underflow processing apparatus is provided to improve program execution performance of a reduced instruction set computer (RISC) processor, by processing overflow and/or underflow as hardware in the RISC processor having a register window structure. CONSTITUTION: A register window (20) includes local registers and incoming registers, and internal only memories (23,24) store content of the local and incoming register in word unit. A dedicated data bus (25) connects the local and incoming register and the internal only memory. A memory word counter (26) counts storage space of the word unit remaining in the internal only memory. If window overflow or underflow is generated, a logic block controls operation of the dedicated data bus.
Abstract translation: 目的:通过处理具有寄存器窗口结构的RISC处理器中的硬件的溢出和/或下溢来提供寄存器窗口溢出/下溢处理装置以提高精简指令集计算机(RISC)处理器的程序执行性能。 构成:寄存器窗口(20)包括本地寄存器和输入寄存器,内部唯一存储器(23,24)以单位单位存储本地寄存器和输入寄存器的内容。 专用数据总线(25)连接本地寄存器和输入寄存器和内部唯一存储器。 存储器字计数器(26)计数剩余在内部唯一存储器中的字单元的存储空间。 如果产生窗口溢出或下溢,则逻辑块控制专用数据总线的操作。
-
公开(公告)号:KR1020120066309A
公开(公告)日:2012-06-22
申请号:KR1020100127579
申请日:2010-12-14
Applicant: 한국전자통신연구원
IPC: H04N19/573 , H04N19/533 , H04N19/56 , H04N19/61 , H04N19/59
CPC classification number: H04N19/557 , H04N19/53 , H04N19/533 , H04N19/56 , H04N19/61 , H04N19/573 , H04N19/59
Abstract: PURPOSE: An apparatus for extracting a motion is provided to search spiral motion in detecting motion in case of detecting the motion. CONSTITUTION: An apparatus for extracting a motion comprises: a detection unit(110) for determining searching start location in an original image and performs spiral motion search in the original image; a search range determination unit(120) for determining searching of sub-sampling image in P picture search; a standard deviation calculator(121) for calculating standard deviation of X and Y components of a motion vector in case of finishing P picture search; and a standard deviation comparator(122) for comparing calculated standard deviation with a predetermined threshold value.
Abstract translation: 目的:提供一种用于提取运动的装置,用于在检测到运动的情况下检测运动的螺旋运动。 一种用于提取动作的装置,包括:检测单元,用于确定原始图像中的搜索开始位置,并在原始图像中执行螺旋运动搜索; 搜索范围确定单元,用于确定P图像搜索中的子采样图像的搜索; 用于在完成P图像搜索的情况下计算运动矢量的X和Y分量的标准偏差的标准偏差计算器(121) 以及用于将计算的标准偏差与预定阈值进行比较的标准偏差比较器(122)。
-
-
-
-
-
-
-
-
-