Abstract:
L'invention concerne la commande d'un écran à plasma, comportant successivement, au moins pour toutes les cellules d'une ligne courante devant changer d'état pour la ligne suivante : une connexion (t1) d'une borne d'application d'un potentiel intermédiaire d'alimentation (Vpp/2) à des bornes de sortie d'étages de commande de colonnes correspondant aux points milieux d'associations en série de premiers et de deuxièmes interrupteurs entre deux bornes d'application d'une tension d'alimentation (Vpp), pour effectuer une précharge ou une prédécharge des cellules de l'écran ; une déconnexion (t2) desdites bornes de sortie de ce potentiel intermédiaire ; et une connexion (t3) de chaque borne de sortie à un premier ou un second potentiel d'alimentation par la fermeture du premier ou second interrupteur de l'étage correspondant, en fonction d'une consigne de luminance, retardée (τ) par rapport à la déconnexion de la borne de sortie correspondante de la borne d'application du potentiel intermédiaire.
Abstract:
Dans un système sur puce comprenant en outre une CPU (11), une mémoire locale (12) et un module (13) de traitement de données, un contrôleur de DMA (15) comprend une interface (28, 22, 40) avec la mémoire locale (12) pour assurer des transmissions de données, vers et depuis la mémoire locale, associées à une indication à la mémoire locale d'une adresse en mémoire locale et est adapté pour effectuer des écriture et lectures de données dans la mémoire locale via cette interface. Le contrôleur de DMA comprend une troisième (29) avec le module (13) de traitement pour lui transmettre des données lues, via la première interface, dans la mémoire locale, cette transmission n'étant pas associée à une indication au module de traitement, par le contrôleur de DMA, d'adresse.
Abstract:
L'invention concerne un circuit de réception et décodage d'un premier et d'un second signal modulé et codé comprenant: un premier système de décodage (100,101,102) propre à recevoir le premier signal codé et à fournir un premier signal comportant des parties réputées correctes; et un deuxième système de décodage (104,110,111,112,113) propre à fournir un second signal (s3) à partir du signal codé et de parties réputées correctes du premier signal, le deuxième système de décodage étant également propre à fournir un second signal à partir du second signal codé.
Abstract:
L'invention concerne un procédé et un dispositif d'estimation de gigue d'un premier signal périodique (CKint) par rapport à un deuxième signal périodique (CKref), comportant des étapes de : échantillonner (32, 33) le premier signal au moyen du deuxième ; fournir le résultat de l'échantillonnage en entrée d'un registre à décalage (21) déclenché par le deuxième signal ; comparer au moins les deux premiers états et le dernier état d'un mot courant formé à partir de sorties parallèles du registre à décalage par rapport à un mot de référence ; et compter (35, 36) le nombre d'occurrences du mot de référence dans une période de mesure donnée.
Abstract:
L'invention concerne un procédé de masquage d'une quantité numérique (e) utilisée par un calcul exécuté par un circuit électronique et comportant plusieurs itérations comportant chacune au moins une opération (36, 37) fonction d'au moins une valeur dépendant de ladite quantité numérique, le procédé comportant au moins une première étape (40') de déplacement d'au moins un opérande (R0) de l'opération dans un élément de mémorisation choisi (ADDO) indépendamment de ladite valeur.
Abstract:
L'invention concerne une unité (11) de traitement numérique d'exécution d'instructions de programmes stockés dans au moins deux mémoires (12, 13, 14) et comportant au moins un premier registre (112) de stockage temporaire de l'opérateur d'une instruction courante à exécuter et au moins un deuxième registre (111) de stockage temporaire d'au moins un argument ou opérande de l'instruction, et un circuit de protection (118) pour soumettre, en amont dudit registre, ledit opérateur à une fonction de déchiffrement (119) si cet opérateur provient d'une des mémoires ou d'une zone de ces mémoires, identifiée à partir de l'adresse fournie par un compteur programme. L'invention concerne également un procédé de protection d'un programme de mise à jour d'un circuit électronique et de contrôle de son exécution, comportant au moins une étape de chiffrement ou déchiffrement d'opérateurs d'instructions du programme.
Abstract:
L'invention concerne un composant réalisé dans un substrat (1) d'un premier type de conductivité, comportant deux entrées (E, REF) et deux sorties (A, K) et : une première diode (D2) dont l'anode est connectée à une première entrée (E), sa cathode étant connectée à une première sortie (A) ; une deuxième diode (D1) dont l'anode est connectée à une seconde sortie (K), sa cathode étant connectée à la première entrée ; un commutateur unidirectionnel (Th) dont l'anode est connectée à la première sortie, sa cathode étant connectée à la seconde sortie ; et une troisième diode (D3) dont l'anode est connectée à la seconde sortie, sa cathode étant connectée à la première sortie ; les première, deuxième et troisième diodes étant réalisées dans une première partie du substrat séparée par un mur (2) du second type de conductivité d'une seconde partie du substrat comportant le commutateur.
Abstract:
L'invention concerne un circuit de génération (40) d'un courant de référence (Ir), comportant, entre deux bornes (2, 3) d'application d'une tension d'alimentation : au moins une première branche constituée d'au moins un premier (MP41) et d'au moins un deuxième transistors (MN41) en série ; au moins une deuxième branche constituée d'au moins un troisième (MP42) et d'au moins un quatrième (MN42) transistors en série avec un circuit (43) à capacité commutée (Cs).
Abstract:
L'invention concerne un générateur (10) d'un signal (out) comprenant une mémoire (12) dans laquelle sont stockées des instructions, chaque instruction comprenant une portion de code (op_code) et une portion d'argument (arg) ; un moyen (20) de lecture successive d'instructions stockées dans la mémoire ; un moyen (14) de décodage adapté à recevoir, pour chaque instruction lue, la portion de code de l'instruction et à fournir un signal d'activation (set_val) qui dépend de la portion de code ; et un moyen (18) de fourniture dudit signal adapté à recevoir, pour chaque instruction lue, la portion d'argument de l'instruction et adapté, en fonction du signal d'activation, à mémoriser la portion d'argument et à fournir ledit signal égal à la portion d'argument ou à fournir ledit signal égal à la portion d'argument précédemment mémorisée.