Commande d'un écran plasma
    32.
    发明公开
    Commande d'un écran plasma 审中-公开
    Ansteuerung einer Plasmaanzeigetafel

    公开(公告)号:EP1862999A2

    公开(公告)日:2007-12-05

    申请号:EP07109004.7

    申请日:2007-05-25

    Abstract: L'invention concerne la commande d'un écran à plasma, comportant successivement, au moins pour toutes les cellules d'une ligne courante devant changer d'état pour la ligne suivante : une connexion (t1) d'une borne d'application d'un potentiel intermédiaire d'alimentation (Vpp/2) à des bornes de sortie d'étages de commande de colonnes correspondant aux points milieux d'associations en série de premiers et de deuxièmes interrupteurs entre deux bornes d'application d'une tension d'alimentation (Vpp), pour effectuer une précharge ou une prédécharge des cellules de l'écran ; une déconnexion (t2) desdites bornes de sortie de ce potentiel intermédiaire ; et une connexion (t3) de chaque borne de sortie à un premier ou un second potentiel d'alimentation par la fermeture du premier ou second interrupteur de l'étage correspondant, en fonction d'une consigne de luminance, retardée (τ) par rapport à la déconnexion de la borne de sortie correspondante de la borne d'application du potentiel intermédiaire.

    Abstract translation: 该方法包括将中间供电电位应用端子连接到与电源电压施加端子之间的断流器串联的与介质关联点相对应的列控制级的输出端子,用于执行等离子体显示器的单元的预充电或预充电。 输出端子与中间电位断开。 应用终端连接操作相对于从应用终端断开对应的输出终端而被延迟。 还包括以下独立权利要求:(1)用于控制等离子体显示器的电路(2)等离子体显示器,其包括用于控制等离子体显示器的电路。

    Controleur de DMA, systeme sur puce comprenant un tel controleur de DMA, procede d'echange de donnees par l'intermediaire d'un tel controleur de DMA
    33.
    发明公开
    Controleur de DMA, systeme sur puce comprenant un tel controleur de DMA, procede d'echange de donnees par l'intermediaire d'un tel controleur de DMA 有权
    DMA控制器,DMA控制器,例如全面芯片系统,用于在这样的DMA控制器交换数据的方法

    公开(公告)号:EP1860571A2

    公开(公告)日:2007-11-28

    申请号:EP07108607.8

    申请日:2007-05-22

    CPC classification number: G06F13/28 G06F2213/0038

    Abstract: Dans un système sur puce comprenant en outre une CPU (11), une mémoire locale (12) et un module (13) de traitement de données, un contrôleur de DMA (15) comprend une interface (28, 22, 40) avec la mémoire locale (12) pour assurer des transmissions de données, vers et depuis la mémoire locale, associées à une indication à la mémoire locale d'une adresse en mémoire locale et est adapté pour effectuer des écriture et lectures de données dans la mémoire locale via cette interface. Le contrôleur de DMA comprend une troisième (29) avec le module (13) de traitement pour lui transmettre des données lues, via la première interface, dans la mémoire locale, cette transmission n'étant pas associée à une indication au module de traitement, par le contrôleur de DMA, d'adresse.

    Abstract translation: 该控制器具有到接口模块,用于发射到一个硬件模块,在RAM,其中数据传输没有在一个数据存储地址与硬件模块的指示相关联的读取数据。 接口模块接收由硬件模块传送的数据和接收的数据发送到RAM,其中,所述数据接收没有关联到数据存储地址的指示向硬件模块。 因此独立claimsoft包括用于与处理模块中的片上系统的数据交换的方法。

    Circuit de réception double canaux
    34.
    发明公开
    Circuit de réception double canaux 有权
    Zweikanal Empfangsschaltkreis

    公开(公告)号:EP1841078A1

    公开(公告)日:2007-10-03

    申请号:EP07105260.9

    申请日:2007-03-29

    Abstract: L'invention concerne un circuit de réception et décodage d'un premier et d'un second signal modulé et codé comprenant:
    un premier système de décodage (100,101,102) propre à recevoir le premier signal codé et à fournir un premier signal comportant des parties réputées correctes; et
    un deuxième système de décodage (104,110,111,112,113) propre à fournir un second signal (s3) à partir du signal codé et de parties réputées correctes du premier signal, le deuxième système de décodage étant également propre à fournir un second signal à partir du second signal codé.

    Abstract translation: 电路具有暂时性设备(221),其输入端连接到解调器的输入端和输出端。 选择信号提供单元提供控制多路复用器(220)和控制装置(222)的选择信号(Sel)。 当信号(Sel)被定位用于通过由设备(221)提供的信号时,解码电路和另一个解调器提供来自编码或调制信号的解码信号和校正的另一解码信号的有声部分。 解码电路还包括独立权利要求。

    Estimation de gigue d'un signal d'horloge
    35.
    发明公开
    Estimation de gigue d'un signal d'horloge 有权
    Einschätzungdes Jitters eines Taktsignals

    公开(公告)号:EP1841066A1

    公开(公告)日:2007-10-03

    申请号:EP07105026.4

    申请日:2007-03-27

    Inventor: Le-Gall, Hervé

    CPC classification number: G01R31/31709

    Abstract: L'invention concerne un procédé et un dispositif d'estimation de gigue d'un premier signal périodique (CKint) par rapport à un deuxième signal périodique (CKref), comportant des étapes de : échantillonner (32, 33) le premier signal au moyen du deuxième ; fournir le résultat de l'échantillonnage en entrée d'un registre à décalage (21) déclenché par le deuxième signal ; comparer au moins les deux premiers états et le dernier état d'un mot courant formé à partir de sorties parallèles du registre à décalage par rapport à un mot de référence ; et compter (35, 36) le nombre d'occurrences du mot de référence dans une période de mesure donnée.

    Abstract translation: 该方法包括通过串联的锁存器(32,33)对具有参考时钟信号(CK ref)的内部时钟信号(CKint)采样,并将采样结果提供给由后者触发的移位寄存器(31)的输入 信号。 由移位寄存器的并行输出形成的当前字相对于通过比较器存储在存储元件中的参考字进行比较。 在给定的测量周期内对参考字的出现次数进行计数。 独立权利要求还包括以下内容:(1)用于估计时钟信号相对于另一个时钟信号(2)的抖动的装置,用于实现时钟信号抖动估计方法的电路。

    Protection EMA d'un calcul par un circuit électronique
    36.
    发明公开
    Protection EMA d'un calcul par un circuit électronique 审中-公开
    Schutz vor elektromagnetischer分析einer Berechnung在einem elektronischen Schaltkreis

    公开(公告)号:EP1832974A1

    公开(公告)日:2007-09-12

    申请号:EP07103632.1

    申请日:2007-03-06

    Inventor: Romain, Fabrice

    Abstract: L'invention concerne un procédé de masquage d'une quantité numérique (e) utilisée par un calcul exécuté par un circuit électronique et comportant plusieurs itérations comportant chacune au moins une opération (36, 37) fonction d'au moins une valeur dépendant de ladite quantité numérique, le procédé comportant au moins une première étape (40') de déplacement d'au moins un opérande (R0) de l'opération dans un élément de mémorisation choisi (ADDO) indépendamment de ladite valeur.

    Abstract translation: 该方法涉及提供若干迭代,每次迭代包括作为取决于数字量的值的函数的操作,以及将操作的操作数的位移提供给独立于该值所选择的存储元件中的位置,其中值是位 的指数。 该操作是通过使用平方和乘法技术完成的求幂运算的乘法运算。 将操作结果的位移提供给独立于该值选择的存储元件。 独立权利要求还包括以下内容:(1)电子电路,包括用于实现用于屏蔽数字量的方法的单元(2)包括电子卡的智能卡。

    Unité de traitement numérique sécurisée et procédé de protection de programmes
    37.
    发明公开
    Unité de traitement numérique sécurisée et procédé de protection de programmes 审中-公开
    为安全数字处理和保护程序的程序单元

    公开(公告)号:EP1826699A1

    公开(公告)日:2007-08-29

    申请号:EP07101764.4

    申请日:2007-02-05

    Inventor: Wuidart, Sylvie

    CPC classification number: G06F21/72 G06F21/10 G06F21/71

    Abstract: L'invention concerne une unité (11) de traitement numérique d'exécution d'instructions de programmes stockés dans au moins deux mémoires (12, 13, 14) et comportant au moins un premier registre (112) de stockage temporaire de l'opérateur d'une instruction courante à exécuter et au moins un deuxième registre (111) de stockage temporaire d'au moins un argument ou opérande de l'instruction, et un circuit de protection (118) pour soumettre, en amont dudit registre, ledit opérateur à une fonction de déchiffrement (119) si cet opérateur provient d'une des mémoires ou d'une zone de ces mémoires, identifiée à partir de l'adresse fournie par un compteur programme. L'invention concerne également un procédé de protection d'un programme de mise à jour d'un circuit électronique et de contrôle de son exécution, comportant au moins une étape de chiffrement ou déchiffrement d'opérateurs d'instructions du programme.

    Abstract translation: 该CPU具有用于临时存储当前指令的操作者的所要执行的寄存器(112),以及用于临时存储的参数或所述指令的操作数另一个寄存器(111)。 一种保护电路(118)受试者操作者在前寄存器的上游的解码功能,如果操作者是从ROM,RAM和电EPROM存储器的一个或认定通过使用以解决提供(ADD)的存储器的区衍生 由程序计数器,其中,所述参数或操作数未经过解码的功能。 因此独立权利要求中包括了以下内容:在保护电子电路(2)更新程序中的由处理单元控制程序的执行的方法的步骤(1)的方法。

    Circuit d'allumage
    38.
    发明公开
    Circuit d'allumage 审中-公开
    Zündschaltung

    公开(公告)号:EP1760785A2

    公开(公告)日:2007-03-07

    申请号:EP06119929.5

    申请日:2006-08-31

    CPC classification number: H01L27/0676 H01L27/0814 H01L27/0817

    Abstract: L'invention concerne un composant réalisé dans un substrat (1) d'un premier type de conductivité, comportant deux entrées (E, REF) et deux sorties (A, K) et :
    une première diode (D2) dont l'anode est connectée à une première entrée (E), sa cathode étant connectée à une première sortie (A) ;
    une deuxième diode (D1) dont l'anode est connectée à une seconde sortie (K), sa cathode étant connectée à la première entrée ;
    un commutateur unidirectionnel (Th) dont l'anode est connectée à la première sortie, sa cathode étant connectée à la seconde sortie ; et
    une troisième diode (D3) dont l'anode est connectée à la seconde sortie, sa cathode étant connectée à la première sortie ;
    les première, deuxième et troisième diodes étant réalisées dans une première partie du substrat séparée par un mur (2) du second type de conductivité d'une seconde partie du substrat comportant le commutateur.

    Abstract translation: 该电路具有二极管,其阳极连接到输入和输出端子(E,K),阴极连接到输出和输入端子(A,E)。 可控制闭合的阴极晶闸管分别具有连接到端子(A,K)的阳极和阴极。 第三二极管分别具有与端子(K,A)连接的阳极和阴极。 晶闸管形成在半导体衬底的与二极管形成的其它部分分离的部分上,该导电型的一个壁与整个衬底厚度相交。

    Circuit de génération d'un courant de référence
    39.
    发明公开
    Circuit de génération d'un courant de référence 审中-公开
    电路,用于产生一个参考电流

    公开(公告)号:EP1712973A3

    公开(公告)日:2007-03-07

    申请号:EP06112470.7

    申请日:2006-04-11

    CPC classification number: G05F3/262

    Abstract: L'invention concerne un circuit de génération (40) d'un courant de référence (Ir), comportant, entre deux bornes (2, 3) d'application d'une tension d'alimentation : au moins une première branche constituée d'au moins un premier (MP41) et d'au moins un deuxième transistors (MN41) en série ; au moins une deuxième branche constituée d'au moins un troisième (MP42) et d'au moins un quatrième (MN42) transistors en série avec un circuit (43) à capacité commutée (Cs).

    Générateur de signal de forme d'onde modifiable
    40.
    发明公开
    Générateur de signal de forme d'onde modifiable 有权
    发电机von Signalen mit modifizierbarer Wellenform

    公开(公告)号:EP1752857A1

    公开(公告)日:2007-02-14

    申请号:EP06118769.6

    申请日:2006-08-10

    Inventor: Cauchy Xavier

    CPC classification number: H03K4/026 G06F1/02

    Abstract: L'invention concerne un générateur (10) d'un signal (out) comprenant une mémoire (12) dans laquelle sont stockées des instructions, chaque instruction comprenant une portion de code (op_code) et une portion d'argument (arg) ; un moyen (20) de lecture successive d'instructions stockées dans la mémoire ; un moyen (14) de décodage adapté à recevoir, pour chaque instruction lue, la portion de code de l'instruction et à fournir un signal d'activation (set_val) qui dépend de la portion de code ; et un moyen (18) de fourniture dudit signal adapté à recevoir, pour chaque instruction lue, la portion d'argument de l'instruction et adapté, en fonction du signal d'activation, à mémoriser la portion d'argument et à fournir ledit signal égal à la portion d'argument ou à fournir ledit signal égal à la portion d'argument précédemment mémorisée.

    Abstract translation: 发生器具有存储有指令的RAM(12),每个指令具有代码和参数部分(opcode,arg),并且仲裁器(20)读取指令,并且指令解码器(14)针对每个读取指令接收代码部分 并提供取决于代码部分的激活信号(setval)。 缓冲单元(18)为每个读取指令提供信号,该部分(arg)并且基于信号(setval)存储部分(arg)。 单元(18)的信号提供等于部分(arg)或先前存储的参数部分的信号。 还包括用于由发电机提供信号的方法的独立权利要求。

Patent Agency Ranking