Abstract:
본 발명은 아날로그 디지털 변환부에(Analog-to-Digital Converter, ADC) 있어서, 디지털 아날로그 변환부(Digital-to-Analog Converter, DAC)에서 커패시터 부정합(capacitor mismatch)으로 인한 차이를 보정하기 위해 높은 품질의 아날로그 디지털 변환부를 사용한 것이다. 본 발명은 저전력을 구현하는 축차근사 레지스터 구조(SAR)를 이용하여 커패시터 부정합으로 인한 에러를 디지털 배경 보정 장치 및 방법(Digital Background Calibration)으로 보정하여 고해상도를 가지도록 할 장치 및 방법을 제공하여 저전력 고해상도 아날로그 디지탈 변환부를 만들 수 있는 장점이 있다.
Abstract:
Disclosed are a method and an apparatus for transmitting spike event information occurred in a neuromorphic chip. The apparatus for transmitting the spike event generated in the neuromorphic chip may detect spike event information for a plurality of neurons included in the neuromorphic chip based on a neuron group and transmit the detected spike event information to the outside of the neuromorphic chip.
Abstract:
PURPOSE: A time-domain voltage comparator for an analog digital converter is provided to reduce power consumption using time delay units. CONSTITUTION: A time-domain voltage comparator(300) comprises a first voltage-time converter(310), a second voltage-time converter(330), and a phase detector(320). The first voltage-time converter converts an input voltage into time. The second voltage-time converter converts an input voltage into time. The phase detector detects a phase of time information converted by the second voltage-time converter. The first and second voltage-time converters make matching of the voltage-time converters easy by using time delay terminals.