Löschen zeitveränderlicher periodischer Störungen in Servoregelungssystemen

    公开(公告)号:DE112010004295B4

    公开(公告)日:2016-11-17

    申请号:DE112010004295

    申请日:2010-09-13

    Applicant: IBM

    Abstract: Verfahren zum Beseitigen zeitveränderlicher periodischer Störungen in einem Spurfolge-Regelungssystem (124) in einem Magnetbandlaufwerk (10), wobei das Verfahren Folgendes umfasst: Erhalten (106) einer aktuellen Schätzung des Radius mindestens eines Magnetbandwickels (15, 16); Aktualisieren (118) eines jeden aus einer Vielzahl von Koeffizienten auf der Grundlage mindestens einer in Abhängigkeit von dem Radius ermittelten Schätzung (116) einer Störfrequenz; und Bereitstellen (120) der aktualisierten Vielzahl von Koeffizienten (84) an mindestens ein ein Eingangssignal der Spurfolge-Steuereinheit (64) veränderndes Spitzenwertfilter (82), wobei das Spitzenwertfilter in Anbetracht der aktualisierten Vielzahl von Koeffizienten funktionsmäßig so ausgeführt ist, dass mindestens eine der zeitveränderlichen periodischen Störungen gelöscht wird.

    Löschen zeitveränderlicher periodischer Störungen in Servoregelungssystemen

    公开(公告)号:DE112010004295T5

    公开(公告)日:2013-01-10

    申请号:DE112010004295

    申请日:2010-09-13

    Applicant: IBM

    Abstract: Das Beseitigen zeitveränderlicher periodischer Störungen in einem Servoregelungssystem wird bereitgestellt. Jeder Koeffizient aus einer Vielzahl von Koeffizienten wird auf der Grundlage einer Schätzung mindestens einer Störfrequenz aktualisiert. Die aktualisierte Vielzahl von Koeffizienten wird an mindestens ein ein Eingangssignal des Servoregelungssystems veränderndes Spitzenwertfilter bereitgestellt. Das Spitzenwertfilter ist in Anbetracht der aktualisierten Vielzahl von Koeffizienten funktionsmäßig so ausgeführt, dass mindestens 10 eine der zeitveränderlichen periodischen Störungen gelöscht wird.

    Datenverwaltung in Festkörperspeichersystemen

    公开(公告)号:DE112010004863T5

    公开(公告)日:2012-12-06

    申请号:DE112010004863

    申请日:2010-12-16

    Applicant: IBM

    Abstract: Verfahren und Vorrichtungen zum Steuern von Datenverwaltungsoperationen wie unter anderem der Speicherung von Daten in einem Festkörperspeicher (6) eines Festkörper-Speichersystems (5) werden bereitgestellt. Eingabedaten werden in aufeinanderfolgenden Gruppen von Datenschreiborten im Festkörperspeicher (6) gespeichert. Jede Gruppe umfasst eine Menge von Schreiborten in jeder einer Vielzahl logischer Unterteilungen des Festkörperspeichers (6). Die in jeder Gruppe zu speichernden Eingabedaten werden gemäß einem ersten und einem zweiten linearen Fehlerkorrekturcode codiert. Die Codierung wird durchgeführt, indem aus den in jeder Gruppe zu speichernden Eingabedaten ein logisches Feld von Zeilen und Spalten mit Datensymbolen aufgebaut wird. Die Zeilen und Spalten werden gemäß dem ersten bzw. zweiten linearen Fehlerkorrekturcode codiert und ergeben ein codiertes Feld, in dem alle Zeilen den jeweiligen ersten Codewörtern entsprechen und in dem Spalten den jeweiligen zweiten Codewörtern entsprechen. Die Codier- und Speicheroperation wird so durchgeführt, dass in jeder der Gruppen die codierten Eingabedaten eine Vielzahl erster Codewörter in jeder einer Vielzahl der logischen Unterteilungen umfassen und jede logische Unterteilung einen Abschnitt jedes der zweiten Codewörter für diese Gruppe enthält.

    Flash-Speicher-Steuereinheit
    45.
    发明专利

    公开(公告)号:DE112010003762B4

    公开(公告)日:2012-12-06

    申请号:DE112010003762

    申请日:2010-12-09

    Applicant: IBM

    Abstract: Eine Flash-Speicher-Steuereinheit ist über eine erste Flash-Speicher-Schnittstelle mit einer ersten Flash-Speicher-Baugruppe und über die erste Flash-Speicher-Schnittstelle mit einer zweiten Flash-Speicher-Baugruppe verbunden. Die Flash-Speicher-Steuereinheit ist so ausgelegt, dass sie eine erste sich auf die erste Flash-Speicher-Baugruppe beziehende Anweisung empfängt und in Abhängigkeit von der ersten Anweisung einen ersten Prozess ausführt. Die Flash-Speicher-Steuereinheit ist ferner so ausgelegt, dass sie eine zweite sich auf die zweite Flash-Speicher-Baugruppe beziehende Anweisung empfängt und in Abhängigkeit von der zweiten Anweisung einen zweiten Prozess ausführt. Die Flash-Speicher-Steuereinheit ist ferner so eingerichtet, dass sie den ersten Prozess in mindestens zwei erste Teilschritte aufteilt und den zweiten Prozess in mindestens zwei zweite Teilschritte aufteilt. Die Flash-Speicher-Steuereinheit ist ferner so eingerichtet, dass sie die ersten und zweiten Teilschritte ausführt und die Ausführung von ersten und zweiten Teilschritten verschachtelt.

    46.
    发明专利
    未知

    公开(公告)号:DE60323574D1

    公开(公告)日:2008-10-30

    申请号:DE60323574

    申请日:2003-05-07

    Applicant: IBM

    Abstract: A storage device and a method for scanning a storage medium. A storage medium for storing data in the form of marks is scanned by an array of probes for mark detecting purposes in a scanning mode. The storage medium has fields with each field to be scanned by an associated one of the probes. At least one of the fields has marks representing operational data for operating the scanning mode. Scanning parameters are computed from the operational data and the scanning mode is adjusted according to the computed parameters.

    Datenverwaltung in Festkörperspeichersystemen

    公开(公告)号:DE112010004863B4

    公开(公告)日:2019-10-10

    申请号:DE112010004863

    申请日:2010-12-16

    Applicant: IBM

    Abstract: Verfahren zum Speichern von Daten in einem Festkörperspeicher (6) eines Festkörperspeichersystems (5), wobei das Verfahren Folgendes umfasst:Speichern von Eingabedaten in aufeinanderfolgenden Gruppen von Datenschreiborten im Festkörperspeicher (6), wobei jede Gruppe eine Menge von Schreiborten in jeder einer Vielzahl logischer Unterteilungen des Festkörperspeichers (6) umfasst, undCodieren der in jeder Gruppe zu speichernden Eingabedaten durch Aufbauen eines logischen Feldes von Zeilen und Spalten mit Datensymbolen aus diesen Eingabedaten und Codieren der Zeilen und Spalten gemäß einem ersten und einem zweiten linearen Fehlerkorrekturcode, um ein codiertes Feld zu erzeugen, in dem alle Zeilen jeweiligen ersten Codewörtern und alle Spalten jeweiligen zweiten Codewörtern entsprechen,wobei das Verfahren derart gestaltet ist, dass in jeder der Gruppen die codierten Eingabedaten eine Vielzahl erster Codewörter in jeder einer Vielzahl der logischen Unterteilungen umfassen und jede logische Unterteilung einen Abschnitt jedes der zweiten Codewörter für die betreffende Gruppe enthält, wobei das gespeicherte zweite Codewort für jede aufeinanderfolgende Gruppe eine Menge uncodierter Symbole umfasst, wobei das Codieren der Eingabedaten ferner umfasst:für jedes zweite Codewort, in aufeinanderfolgenden Phasen während der Speicherung der Menge uncodierter Symbole für das betreffende zweite Codewort: Erzeugen eines transienten Paritätscodes für die für das betreffende zweite Codewort bisher gespeicherten uncodierten Symbole durch:Erzeugen eines Paritätsvektors für das erste Symbol undfür jedes der auf das erste Symbol folgenden Symbole Erzeugen des transienten Paritätscodes durch Addieren des Paritätsvektors für das betreffende Symbol zu dem für das vorhergehende Symbol erzeugten transienten Paritätscode, wobei der transiente Paritätscode für das erste Symbol der Paritätsvektor für dieses Symbol ist;wobei der bei der Speicherung des letzten Symbols der Menge uncodierter Symbole erzeugte transiente Paritätscode den Paritätscode für das zweite Codewort umfasst.

    Decodieren von LDPC-Code
    48.
    发明专利

    公开(公告)号:DE112011101852T5

    公开(公告)日:2013-05-29

    申请号:DE112011101852

    申请日:2011-05-25

    Applicant: IBM

    Abstract: Es wird ein Verfahren zum Decodieren einer Folge von Bits bereitgestellt, die mithilfe eines LDPC-Codes codiert wurden. Das Verfahren umfasst das Bereitstellen einer Menge von Bitzuständen, zu denen ein erster Zustand und ein zweites Zustand gehören, und einer Menge von Bedingungen zur Änderung eines Bitzustands, zu denen eine erste Bedingung und eine zweite Bedingung gehören. Die erste Bedingung und die zweite Bedingung unterscheiden sich. Das Verfahren umfasst das Lesen des Wertes eines jeden Bits der Folge, das Zuordnen jedes Bits zu einem jeweiligen Zustand der Menge gemäß den gelesenen Werten, das Feststellen, dass eine ausgewertete Bedingung erfüllt ist, und das Ändern des Zustands des Zielbits als Ergebnis der Tatsache, dass die Bedingung erfüllt ist. Das Verfahren kann anschließend den Wert des Zielbits der Folge gemäß seinem Zustand setzen. Ein derartiges Verfahren stellt eine leistungsfähigere Lösung zum Decodieren einer Folge von Bits bereit, die mithilfe eines LDPC-Codes codiert wurden, als der klassische Bitumkehralgorithmus, wobei die Komplexität nur geringfügig zunimmt.

    Verfahren und Vorrichtung zum Betreiben einer Speichereinheit

    公开(公告)号:DE112011100370T5

    公开(公告)日:2012-12-27

    申请号:DE112011100370

    申请日:2011-01-27

    Applicant: IBM

    Abstract: Verfahren zum Betreiben einer Speichereinheit mit einem Band (TP) und einem Kopf (HU), wobei der Kopf (HU) ein erstes und ein zweites Leseelement (RE1, RE2) umfasst. Jedes Leseelement (RE1, RE2) ist in der Lage, vorgegebene Servomuster eines speziellen Servobandes (SP) zu erkennen. Das erste und das zweite Leseelement (RE1, RE2) sind derart angeordnet, dass sich das Band (TP) zuerst an einem der beiden Leseelemente (RE1, RE2) und danach am anderen der beiden Leseelemente (RE1, RE2) vorbeibewegt, wenn sich das Band (TP) in eine vorgegebene Längsrichtung (X) bewegt. Eine Bandtransportrichtung (TPDIR) des Bandes (TP) in Längsrichtung (X) wird bestimmt. Das erste Leseelement (RE1) wird abhängig von der bestimmten Bandtransportrichtung (TPDIR) ausgewählt, wenn es sich bei der bestimmten Bandtransportrichtung (TPDIR) um eine Richtung handelt, bei der sich das Band (TP) zuerst am ersten Leseelement (RE1) und danach am zweiten Leseelement (RE2) vorbeibewegt. Andernfalls wird das zweite Leseelement (RE2) ausgewählt. Ein Positionsfehlersignal (PES1) wird abhängig vom ausgewählten Leseelement bestimmt. Bezüglich eines vorgegebenen seitlichen Referenzpunktes (REF) wird eine bewertete seitliche Spurposition (dest) an einer Längsposition (x1) des ausgewählten Leseelements abhängig vom bestimmten Positionsfehlersignal (PES1) bewertet. Bezüglich des vorgegebenen Referenzpunktes (REF) wird eine andere bewertete seitliche Spurposition ) an einer Längsposition (x2) des nicht ausgewählten Leseelements derart bewertet, dass die andere bewertete seitliche Spurposition ) eine zeitverzögerte Darstellung der seitlichen Spurposition (dest) wird.

    ECHSEL-SPEICHERZELLE
    50.
    发明专利

    公开(公告)号:DE112011100217T5

    公开(公告)日:2012-10-31

    申请号:DE112011100217

    申请日:2011-03-23

    Applicant: IBM

    Abstract: Es wird ein Verfahren bereitgestellt, das einen Schritt des Programmierens der PCM-Zelle durch mindestens einen Strompuls, der der PCM-Zelle zufließt, umfasst, um einen jeweiligen bestimmten Zellzustand anzunehmen, wobei der jeweilige bestimmte Zellzustand durch mindestens eine jeweilige bestimmte Widerstandsstufe festgelegt ist, und das einen Schritt des Steuerns des jeweiligen Strompulses durch einen jeweiligen Bitleitungs- und einen jeweiligen Wortleitungspuls sowie einen Schritt des Steuerns des jeweiligen Bitleitungs- und des jeweiligen Wortleitungspulses in Abhängigkeit von dem momentanen Widerstandswert der PCM-Zelle und von einem jeweiligen Bezugs-Widerstandswert umfasst, der für die bestimmte Widerstandsstufe festgelegt ist.

Patent Agency Ranking