Convertisseur analogique-numérique par approximations successives multicanaux

    公开(公告)号:FR3121559A1

    公开(公告)日:2022-10-07

    申请号:FR2103305

    申请日:2021-03-31

    Abstract: Convertisseur analogique-numérique par approximations successives multicanaux La présente description concerne un convertisseur analogique-numérique par approximations successives (20) comprenant : - un convertisseur numérique-analogique (22) configuré pour recevoir un signal numérique (Dout), comprenant des premières unités de conversion (A1, A2, A3, A4, A5), chacune étant configurée pour échantillonner un signal analogique (VIN_1, VIN_2, VIN_3, VIN_4, VIN_5) par l'intermédiaire d'un premier commutateur et pour fournir un premier niveau de tension (Vn1) par l'intermédiaire d'un deuxième commutateur (SWAO1, SWAO2, SWAO3, SWAO4, SWAO5), ledit convertisseur comprenant en outre une seule deuxième unité de conversion (B) configurée pour fournir un deuxième niveau de tension (Vn2), chaque première unité de conversion comprenant un premier réseau de condensateurs (18A) et un premier réseau de commutateurs (19A) commandés par le signal numérique, la deuxième unité de conversion comprenant un deuxième réseau de condensateurs (18B) et un deuxième réseau de commutateurs (19B) ; et - un circuit de commande (13) configuré pour fermer simultanément les premiers commutateurs et pour fermer successivement les deuxièmes commutateurs pour convertir chaque signal analogique échantillonné. Figure pour l'abrégé : Fig. 3

    AMPLIFICATEUR DE PUISSANCE RADIOFREQUENCE

    公开(公告)号:FR3107410B1

    公开(公告)日:2022-05-06

    申请号:FR2101442

    申请日:2021-02-15

    Abstract: Selon un aspect, il est proposé un circuit intégré comprenant un amplificateur de puissance comportant : - une succession d’au moins deux étages amplificateurs (DS, PS) comportant un premier étage amplificateur (DS) configuré pour recevoir en entrée un signal radiofréquence et un dernier étage amplificateur (PS) configuré pour délivrer en sortie un signal radiofréquence amplifié, - un circuit de sûreté comprenant : ○ des moyens de contrôle (CM) configurés pour comparer une tension du signal radiofréquence amplifié (RFAMP) à une tension seuil (VTH),○ des moyens de réduction (GRM) de gain configurés pour réduire une tension de polarisation d’un étage amplificateur en amont (DS) du dernier étage (PS) lorsque la tension du signal radiofréquence amplifié (RFAMP) est supérieure à la tension seuil (VTH). Figure pour l’abrégé : Fig 1

    Circuit intégré comportant un réseau d’adaptation et de filtrage et procédé d’adaptation et de filtrage correspondant.

    公开(公告)号:FR3107411A1

    公开(公告)日:2021-08-20

    申请号:FR2101432

    申请日:2021-02-15

    Abstract: Le circuit intégré comporte un amplificateur de puissance (PA) destiné à fournir un signal dans une bande de fréquences fondamentale, une antenne (ANT), et un réseau d’adaptation et de filtrage (MFN) comportant : - une première section (SCT1), une deuxième section (SCT2), et une troisième section (SCT3) ; les trois sections comportant des montages LC configurés pour présenter une impédance adaptée à la sortie de l’amplificateur de puissance (PA) dans la bande de fréquences fondamentale, dans lequel les montages LC de la première section (SCT1) et de la deuxième section (SCT2) sont en outre configurés pour avoir des fréquences de résonance respectivement adaptées pour atténuer les bandes de fréquences d’harmoniques de la bande de fréquences fondamentale. Figure pour l’abrégé : Fig 1

    AMPLIFICATEUR RADIOFRÉQUENCE
    54.
    发明专利

    公开(公告)号:FR3107409A1

    公开(公告)日:2021-08-20

    申请号:FR2101443

    申请日:2021-02-15

    Abstract: Selon un aspect, il est proposé un circuit intégré comprenant un amplificateur radiofréquence comportant : - au moins deux étages amplificateurs (DS, PS), - un dispositif d’adaptation d’impédance (DAI) entre deux étages amplificateurs (DS, PS) de l’amplificateur radiofréquence, le dispositif d’adaptation comprenant deux lignes (L1, L2) couplées par induction électromagnétique, une première ligne (L1) étant reliée à une sortie du premier étage amplificateur (DS) et une deuxième ligne (L2) étant reliée à une entrée du deuxième étage amplificateur (PS). Figure pour l’abrégé : Fig 1

    método para proteger um aplicativo de cartão de circuito integrado, cartão de circuito integrado golden sample

    公开(公告)号:BRPI1010453B1

    公开(公告)日:2020-01-28

    申请号:BRPI1010453

    申请日:2010-09-24

    Abstract: metodo para proteger um aplicativo de cartão ic e cartão ic golden sample. trata-se de um método para proteger um aplicativo de cartão lc (1) programado por um desenvolvedor de aplicativo durante uma fase de pré personalização de um cartão lc (20) que é executado por um fabricante de cartão ic para armazenar o aplicativo de cartão ic (1) em uma memória (21) do dito cartão lc (20), incluindo as etapas de: -fornecer o aplicativo de cartão ic (1) para o fabricante do cartão lc; -copiar o aplicativo de cartão lc (1) em uma memória (11) de um cartão lc golden sample (10) e instalar o aplicativo de cartão ic (1) na memória (ii) para fornecer um aplicativo executável (2); copiar uma imagem da memória (11) que inclui o aplicativo executável (2) na memória (21) do cartão ic (20); sendo que o método compreende: -armazenar uma chave secreta (3) fornecida pelo desenvolvedor de aplicativo nos chips respectivos (13, 23) do cartão lo golden sample (10) e o cartão ic (20); - criptografar o aplicativo de cartão ic (1) a ser fornecido para o fabricante do cartão lc com a chave secreta (3); -criptografar a imagem da memória (11) a ser copiada a partir do cartão lc golden sample (10) para o cartão ic (20) com a chave secreta (3) armazenada no cartão ic golden sample (10); em que o aplicativo de cartão ic criptografado (1) e a imagem criptografada da memória (11) são descriptografados no interior do cartão ic gotden sample (10) e no interior do cartão ic (20) com a chave secreta respectiva (3).

    método para desfragmentar uma memória para um cartão com circuito integrado e cartão com circuito integrado

    公开(公告)号:BRPI1004123B1

    公开(公告)日:2020-01-28

    申请号:BRPI1004123

    申请日:2010-06-30

    Abstract: método para desfragmentar uma memória (m) para um cartão com circuito integrado e cartão com circuito integrado. método para desfragmentar uma memória (m) para um cartão com circuito integrado que compreende diversos dos arquivos (1, 2, 3) armazenados em partes de memória (p1, p2, p3) de uma memória (m), cada arquivo (1, 2, 3) incluindo os respectivos enlaces (l1, l2, l3) para um ou mais outros arquivos (1, 2, 3). o método compreende as etapas de: -detectar um endereço inicial (f1) de uma primeira parte da memória livre (m1) de uma memória (m); -detectar um endereço (ai) de uma parte da memória (p1) seguindo os endereços iniciais (f1) e armazenar um arquivo a ser movido (1); - detectar os arquivos (2), incluindo os enlaces (l2) para o endereço (ai) do arquivo a ser movido (1); -mover o arquivo a ser movido (1) no endereço inicial (f1) da primeira parte da memória livre (m1); -atualizar os enlaces para indicar para o endereço inicial (f1); em que as etapas acima são repetidas até que pelo menos duas partes de memória livre (m1, m2) seguindo os arquivos movidos (1) sejam separadas por um ou mais dos arquivos (1, 2, 3).

    CIRCUIT DE COMMANDE D'UN CONVERTISSEUR DC-DC

    公开(公告)号:FR3035280B1

    公开(公告)日:2018-10-05

    申请号:FR1553240

    申请日:2015-04-14

    Abstract: L'invention concerne un circuit de commande d'un transistor principal (MP, MN) d'un convertisseur continu-continu comportant : au moins deux transistors d'un premier type (P1, P2) connectés en série entre une première borne (12) d'application d'une tension continue (Vdd) et une grille du transistor principal ; au moins deux transistors d'un deuxième type (N1, N2) connectés en série entre ladite grille et une deuxième borne (14) d'application de la tension continue ; et au moins un élément capacitif (CT) connectant les points milieux respectifs (44, 46) entre les transistors du premier type et du deuxième type.

Patent Agency Ranking