METODO Y SISTEMA DE CONTROL DE GANANCIA COMPLETAMENTE DIGITAL.

    公开(公告)号:ES2301802T3

    公开(公告)日:2008-07-01

    申请号:ES03734444

    申请日:2003-06-05

    Abstract: Un control de ganancia (30) que se caracteriza porque comprende: un primer compresor analógico (32) para comprimir la señal en fase I en una señal I analógica comprimida; un primer convertidor analógico a digital, A/D, (36) para convertir la señal I analógica comprimida en una señal I digital comprimida; un primer expansor (40) para expandir la señal I digital comprimida de nuevo a la escala lineal original; un primer filtro pasa bajo (44) para generar una señal I digital filtrada basada en la señal I digital expandida de salida del primer expansor; un segundo compresor analógico (34) para comprimir la señal Q en cuadratura en una señal Q analógica comprimida; un segundo convertidor analógico digital, A/D, (38) para convertir la señal Q analógica comprimida en la señal Q digital comprimida; un segundo expansor (42) para expandir la señal Q digital comprimida de nuevo a su escala lineal original; un segundo filtro pasa bajo (46) para generar la señal Q digital filtrada basada en la señal Q digital expandida que sale del segundo expansor; un primer circuito (48) para generar una primera señal que indica la potencia de la señal combinada de las señales I y Q digitales filtradas; un segundo circuito (50) para recibir la primera señal y generar una segunda señal que indica la potencia media de la señal combinada de las señales I y Q digitales filtradas; un tercer circuito (56) para recibir la segunda señal y generar una tercera señal que indica la inversa de la potencia media de la señal combinada de las señales I y Q digitales filtradas; un primer circuito de desfase (52) para generar una señal I filtrada desfasada basada en la señal I digital filtrada; un segundo circuito de desfase (54) para generar una señal Q filtrada desfasada basada en la señal Q digital filtrada; un primer multiplicador (58) que tiene una primera entrada acoplada eléctricamente a la salida del primer circuito de desfase (52), y una segunda entrada acoplada eléctricamente a la salida del tercer circuito (56), de manera que el primer multiplicador (58) proporciona un primer valor sustancialmente igual a la señal I filtrada desfasada dividida por la potencia media de la señal combinada de las señales I y Q digitales filtradas; y un segundo multiplicador (60) que tiene una primera entrada acoplada eléctricamente con una salida del segundo circuito de desfase (54), y una segunda entrada acoplada eléctricamente a la salida del tercer circuito (56), de manera que el segundo multiplicador (60) proporciona un segundo valor sustancialmente igual a la señal Q filtrada desfasada dividida por la potencia media de la señal combinada de las señales I y Q digitales filtradas.

    METODO Y APARATO DE COMUNICACION INALAMBRICA PARA DESCODIFICAR TRANSMISIONES DE CANAL DE PERMISO ABSOLUTO DE CANAL DEDICADO.

    公开(公告)号:MX2008002455A

    公开(公告)日:2008-04-07

    申请号:MX2008002455

    申请日:2006-08-25

    Abstract: Se describen un metodo y aparato de comunicacion inalambrica para la descodificacion de transmisiones de canal de permiso absoluto de canal dedicado de enlace ascendente mejorado (E-DCH) (E-AGCH). Una unidad transmisora/receptora inalambrica (WTRU) recibe dato de EAGCH que incluye una parte de verificacion de redundancia ciclica (CRO) y una parte de dato. La parte de CRO esta enmascarada con una identidad (ID) de la WTRU en un Nodo B. La parte de CRO y la parte de dato se desmultiplexa y la parte de CRO se desenmascara con la ID de la WTRU. Posteriormente se realiza una ORO con la parte de CRO desenmascarada. Si la ORO pasa, la parte de dato se envia a una entidad de control de acceso de medio de enlace ascendente mejorado (MAO-e). La ID de la WTRU puede ser una identidad temporal de red radioelectrica E-DOH primaria (E-RNTI) o una E-RNTI secundaria. Cuando el dato de E-AGCH se transmite en un marco de 10 ms, si la CRO falla, el dato de E-AGOH a traves de submarco subsiguiente se puede combinar flexiblemente con el dato previo de E-AGCH.

    METODO Y APARATO PARA COMPENSAR RUIDO DE FASE DE SIMBOLOS DISPERSADOS CON UN CODIGO DE DISPERSION LARGO.

    公开(公告)号:MX2007011269A

    公开(公告)日:2007-11-08

    申请号:MX2007011269

    申请日:2006-03-06

    Abstract: Se describe un metodo y aparato para compensar el ruido de fase de simbolos dispersados con un codigo de dispersion largo. Para compensar el ruido de fase, se genera un calculo de error de fase a partir de los simbolos recuperados con un codigo de dispersion corto. Se aplica un fasor de correccion de fase a los datos de velocidad de chip antes de la recuperacion de los datos con un codigo de dispersion largo. Se puede calcular una relacion de senal a interferencia (SIR) en un canal de piloto comun (CPICH) por dispersion de los datos con un codigo de dispersion de origen en un arbol de codigo de factor de dispersion variable ortogonal (OVSF) al combinar simbolos. De manera alternativa, se puede utilizar una magnitud de los simbolos en el calculo de SIR. El SIR de un canal que utiliza un codigo de dispersion corto y un SIR de un canal utilizando un codigo de dispersion largo se miden. El SIR del canal con codigo de dispersion largo se puede compensar de acuerdo con una diferencia entre la degradacion de los SIR.

    METHOD AND APPARATUS FOR AUTOMATICALLY CORRECTING RECEIVER OSCILLATOR FREQUENCY

    公开(公告)号:CA2615613A1

    公开(公告)日:2007-02-08

    申请号:CA2615613

    申请日:2006-07-17

    Abstract: A method and apparatus for automatically correcting the frequency of a local oscillator of a receiver. A primary common pilot channel (CPICH) code sequence is generated by a CPICH code generator based on a reference cell identification signal and a frame start signal. The received despread CPICH code sequence is used to generate an estimated frequency error signal. A control voltage signal is generated by a control voltage generator based on the estimated frequency error signal. The CPICH code generator generates the CPICH code sequence based on signals received from a high speed downlink packet access (HSDPA) serving cell when HSDPA is active, or a timing reference cell when HSDPA is not active. The present invention achieves full maximum ratio combining gain when space time transmit diversity (STTD) is used, even without receiving a transmit diversity indication.

    METHOD AND APPARATUS FOR COMPENSATING FOR PHASE NOISE OF SYMBOLS SPREAD WITH A LONG SPREADING CODE

    公开(公告)号:CA2601362A1

    公开(公告)日:2006-09-28

    申请号:CA2601362

    申请日:2006-03-06

    Abstract: A method and apparatus for compensating for phase noise of symbols spread with a long spreading code are disclosed. To compensate for the phase noise, a phase error estimate is generated from despread symbols with a short spreading code. A phase correcting phasor is applied to chip rate data before despreading the data with a long spreading code. A signal-to-interference ratio (SIR) on a common pilot channel (CPICH) may be calculated by spreading the data with a parent spreading code in an orthogonal variable spreading factor (OVSF) code tree and by combining symbols. Alternatively, a magnitude of the symbols may be used in estimating the SIR. The SIR of a channel using a short spreading code and an SIR of a channel using a long spreading code are measured. The SIR of the channel with the long spreading code may be compensated in accordance with a difference between degradation of the SIRs.

Patent Agency Ranking