비동기 패킷 전송망에서의 단대단 지연 측정 방법, 비동기패킷 송신기 및 수신기
    61.
    发明授权
    비동기 패킷 전송망에서의 단대단 지연 측정 방법, 비동기패킷 송신기 및 수신기 失效
    用于测量非同步分组传输网络,非同步分组发送器和接收器中的阶段延迟的方法

    公开(公告)号:KR100716153B1

    公开(公告)日:2007-05-10

    申请号:KR1020050104812

    申请日:2005-11-03

    Inventor: 송종태 이순석

    Abstract: 본 발명은 MPLS 같은 전송의 우선순위가 정해져 있는 비동기 패킷 전송망에서 간편하고도 정확하게 패킷 지연을 측정하기 위한 단대단 지연 측정 방법 및 비동기 패킷 송수신기에 관한 것이다.
    본 발명의 단대단 지연 측정 방법은, 등급 기반의 트래픽을 지원하는 비동기 패킷 전송망에서의 단대단 지연 측정 방법에 있어서, (a) 송신단에서 상순위 OAM 패킷과 하순위 OAM 패킷을 연속하여 전송하는 단계; (b) 수신단에서 상기 상순위 OAM 패킷이 도착한 시간을 측정하는 단계; (c) 수신단에서 상기 하순위 OAM 패킷이 도착한 시간을 측정하는 단계; 및 (d) 상기 상순위 OAM 패킷 및 하순위 OAM 패킷의 결합 레이블 필드 및 순번 필드 기록 값을 확인하여 정확한 상순위 OAM 패킷 - 하순위 OAM 패킷 쌍을 결정하고, 상기 쌍을 이루는 상순위 OAM 패킷 도착 시간 및 하순위 OAM 패킷 도착 시간의 차이로부터 상기 하순위 OAM 패킷의 지연 시간을 산출하는 단계를 포함하는 것을 특징으로 한다.
    지연 측정, MPLS, OAM, 비동기 전송망, 등급 기반 트래픽

    비동기 패킷 전송망에서의 단대단 지연 측정 방법, 비동기패킷 송신기 및 수신기
    62.
    发明公开
    비동기 패킷 전송망에서의 단대단 지연 측정 방법, 비동기패킷 송신기 및 수신기 失效
    非扩展分组传输网络中测量阶段延迟的方法,非同步分组发送器和接收器

    公开(公告)号:KR1020070047928A

    公开(公告)日:2007-05-08

    申请号:KR1020050104812

    申请日:2005-11-03

    Inventor: 송종태 이순석

    Abstract: 본 발명은 MPLS 같은 전송의 우선순위가 정해져 있는 비동기 패킷 전송망에서 간편하고도 정확하게 패킷 지연을 측정하기 위한 단대단 지연 측정 방법 및 비동기 패킷 송수신기에 관한 것이다.
    상기 목적을 달성하기 위한 본 발명의 단대단 지연 측정 방법은, 등급 기반의 트래픽을 지원하는 비동기 패킷 전송망에서의 단대단 지연 측정 방법에 있어서, 송신단에서 상순위 패킷과 하순위 패킷을 연속하여 전송하는 단계; 수신단에서 상기 상순위의 패킷이 도착한 시간을 측정하는 단계; 수신단에서 상기 하순위의 패킷이 도착한 시간을 측정하는 단계; 및 상기 상순위 패킷 도착 시간 및 상기 하순위의 패킷 도착 시간으로부터 지연 시간을 산출하는 단계를 포함하는데, 여기서, 상기 상순위 패킷 및 상기 하순위 패킷은, 결합 레이블 필드 및 반복 전송된 패킷들 중 하나를 식별하기 위한 순번 필드를 포함하며, 상기 상순위 패킷의 결합 레이블 필드에는 상기 하순위 패킷의 레이블 값이 기록되며, 상기 하순위 패킷의 결합 레이블 필드에는 상기 상순위 패킷의 레이블 값이 기록되는 것을 특징으로 한다.
    지연 측정, MPLS, OAM, 비동기 전송망, 등급 기반 트래픽

    MPLS LSP보호절체 장치 및 방법
    63.
    发明授权
    MPLS LSP보호절체 장치 및 방법 失效
    MPLS LSP保护倒换的设备和方法

    公开(公告)号:KR100696176B1

    公开(公告)日:2007-03-20

    申请号:KR1020050120298

    申请日:2005-12-09

    Inventor: 전경규 이순석

    Abstract: An MPLS(Multi-Protocol Label Switching) LSP(Label-Switched Path) protection switching device and a method thereof are provided to perform a protection switching process within 50msec when the protection switching process is conducted by configuring a working LSP and a dedicated protection LSP in one to one manner, thereby preventing quality deterioration of a service. A dedicated protection LSP and a return path which conveys a BDI(Backward Defect Indication) indicative of a defect are set with respect to one working LSP. When a defect is generated on a transit node of the working LSP, an FDI(Forward Defect Indication) having defect information is generated and transmitted to an egress node. The egress node detects the FDI to insert the BDI, and switches the working LSP to the protection LSP. An ingress node receives the BDI signal to multicast MPLS traffic to the working LSP and the protection LSP.

    Abstract translation: 提供MPLS(多协议标签交换)LSP(标签交换路径)保护交换设备及其方法,通过配置工作LSP和专用保护LSP进行保护倒换处理,在50msec内执行保护倒换过程 以一对一的方式,从而防止服务的质量恶化。 相对于一个工作LSP设置专用保护LSP和传达指示缺陷的BDI(向后缺陷指示)的返回路径。 当在工作LSP的传输节点上产生缺陷时,产生具有缺陷信息的FDI(正向缺陷指示)并发送到出口节点。 出口节点检测到FDI插入BDI,并将工作LSP切换到保护LSP。 入节点接收BDI信号,将MPLS流量组播到工作LSP和保护LSP。

    인터넷 망에서 트래픽 경로를 일괄적으로 설정하는 방법및 그 장치
    64.
    发明授权
    인터넷 망에서 트래픽 경로를 일괄적으로 설정하는 방법및 그 장치 失效
    在互联网上集体构建交通路线的方法及其装置

    公开(公告)号:KR100628314B1

    公开(公告)日:2006-09-27

    申请号:KR1020040098635

    申请日:2004-11-29

    Abstract: 본 발명은 인터넷망에서 제어노드간 경로의 설정/관리를 위해 제어노드별로 별개의 라우팅(routing) 프로토콜을 이용하지 않고, 경로의 설정/관리를 위한 통합 모듈을 별개로 구비하여, 인터넷망에서 일괄적으로 제어노드간 경로의 설정/관리를 하는 방법 및 장치에 관한 것이다.
    본 명세서에서 개시하는 인터넷 망에서 트래픽 경로를 일괄적으로 설정하는 방법은 (a)종단노드간 경로 설정을 제어하는 다수 제어노드간 링크정보를 상기 다수 제어노드로부터 수집하는 단계; (b)상기 수집된 링크정보를 참조하여 상기 다수 제어노드간 최적의 트래픽 경로정보를 산출하는 단계; (c)상기 다수 제어노드에 상기 경로정보를 전송하는 단계; 및 (d)상기 다수 제어노드가 상기 경로 정보를 참조하여 상호간 경로를 설정하는 단계를 포함하여 본 발명의 목적 및 기술적 과제를 달성한다.

    다중연결 다단 스위치에서의 경로 설정 방법
    65.
    发明公开
    다중연결 다단 스위치에서의 경로 설정 방법 失效
    多连接多层交换机路径设置方法

    公开(公告)号:KR1020000033362A

    公开(公告)日:2000-06-15

    申请号:KR1019980050202

    申请日:1998-11-23

    Abstract: PURPOSE: A method for setting up a path of multi-connecting multi-layer switch is provided to simplify the configuration of the hardware by adjusting the switching path with parallel shuffle network comprising the function of a switching element in achieving the parallel shuffle network based multi-connected multi-layer switch. CONSTITUTION: The address of the input/output node of a multi-layer switch is acquired by reading a virtual path identification and a virtual connection identification(401). The point value P necessary for routing is acquired and recorded in the tag(402). The point value P is read in the path tag(403). It is judged whether the point value P is "0"(404). If the point value P is not "0", it is judged whether the point value P is more than alpha(405). If the point value P is "0", the switching element transmits the associated cell to the concentrator and finalizes the path setup(406). If the point value P is more than alpha, the switching element reduces a point value(407), and transmits the reduced point value to a desired switching element(408). If the point value P is alpha or less, the switching element transmits the cell to the associated output terminal(409). The switching element judges whether two cells will be outputted to one associated output terminal at the same time(410). The switching element acquires if two cells are about to be outputted to one associated output terminal at the same time(411).

    Abstract translation: 目的:提供一种建立多连接多层交换机路径的方法,通过调整交换路径,通过并行随机网络(包括交换单元的功能)调整交换路径,实现并行随机网络多业务 连接的多层交换机。 构成:通过读取虚拟路径标识和虚拟连接标识来获取多层交换机的输入/输出节点的地址(401)。 获取路线所需的点值P并将其记录在标签(402)中。 在路径标签(403)中读取点值P. 判断点值P是否为“0”(404)。 如果点值P不是“0”,则判断点值P是否大于α(405)。 如果点值P为“0”,则开关元件将相关联的单元发送到集中器并完成路径设置(406)。 如果点值P大于α,则开关元件减小点值(407),并且将减小的值发送到期望的开关元件(408)。 如果点值P为α或更小,则开关元件将该单元发送到相关联的输出端子(409)。 开关元件判断两个单元是否将同时输出到一个相关联的输出端子(410)。 如果两个单元即将同时输出到一个相关联的输出端,则开关元件获取(411)。

    비동기전달모드 망에서 큐길이와 트래픽부하 측정에 의한 폭주제어방법
    66.
    发明公开
    비동기전달모드 망에서 큐길이와 트래픽부하 측정에 의한 폭주제어방법 失效
    异步传输模式下队列长度和流量负载的拥塞控制方法

    公开(公告)号:KR1019980050917A

    公开(公告)日:1998-09-15

    申请号:KR1019960069765

    申请日:1996-12-21

    Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
    비동기전달모드 망에서 큐길이와 트래픽부하 측정에 의한 폭주제어방법.
    2. 발명이 해결하려고 하는 기술적 과제
    부하지수와 1개의 큐길이에 관한 파라미터를 이용하여 폭주검출 및 폭주제어를 엄격하고도 효율적으로 수행하고자 함.
    3. 발명의 해결방법의 요지
    현재 큐길이가 임계값 이상이고, 트래픽 부하가 큰 경우에는 명시율을 공정한 할당값으로 할당하여 명시율을 감소시키고, 현재 큐길이가 임계값 이상이지만, 트래픽 부하가 작은 경우에는 명시율을 평균허용된 셀 전송율에 종단간 홉수지수를 곱한 값으로 할당하며, 현재 큐길이가 임계값 미만이고, 트래픽 부하가 작은 경우에는 명시율을 공정한 할당 값으로 할당하여 명시율을 증가시키고, 현재 큐길이가 임계값 미만이고, 트래픽 부하가 큰 경우에는 명시율을 평균허용된 셀 전송율에 종단간 홉수지수를 곱한 값으로 할당함.
    4. 발명의 중요한 용도
    ATM 교환시스템의 트래픽 데이타 폭주제어에 이용됨.

    에이티엠 교환시스템의 셀 전달계 성능 측정 장치
    67.
    发明授权
    에이티엠 교환시스템의 셀 전달계 성능 측정 장치 失效
    ATM交换机中小区传输系统的性能测量系统

    公开(公告)号:KR100140782B1

    公开(公告)日:1998-07-01

    申请号:KR1019950006346

    申请日:1995-03-24

    Abstract: 본 발명은 광대역 통신망에서 노드로 동작하는 ATM 교환시스템의 셀 전달계
    성능을 측정하기 위한 측정 장치에 관한 것으로, 실제 ATM 서비스 셀의 도착 시간 간격을 사전에 측정 저장하여 이를 셀 발생 간격 설정 데이터로 이용하여 ATM 교환시스템의 셀 전달계 성능을 측정할 수 있는 측정 장치를 제공하기 위하여, SDH 상용칩을 사용하며, 외부의 ATM 교환시스템(12)과 정합하는 UNI 정합 수단(23);
    ATM 셀을 발생하여 상기 시스템 버스(24)와 UNI 정합 수단을 통하여 상기 ATM 교환시스템을 통하여 루우프백된 셀 정보를 검증하는 ATM 셀 발생 및 수단(22); 상기 서비스별 ATM 셀 발생 시간 간격 데이터를 저장하는 저장 수단(13); 및 상기 ATM 셀 발생 및 검증 수단(22)으로 부터 상기 시스템 버스(24)를 통하여 셀 발생 시간 간격 데이터를 읽어와 상기 저장 수단(13)에 저장하고, 이 셀 발생 시간 간격 데이터를 분설하여 셀 폐기율 및 에러율을 운용자에게 출력하는 중앙 처리 장치(CPU) 및 메모리(21)를 포함하여 셀 전달계 성능을 정확히 측정할 수 있는 효과가 있다.

    공유 병렬 버퍼 방식의 고속 에이티엠 스위치에서의 어드레스 할당 방법
    68.
    发明公开
    공유 병렬 버퍼 방식의 고속 에이티엠 스위치에서의 어드레스 할당 방법 失效
    共享并行缓冲型高速AMC交换机中的地址分配方法

    公开(公告)号:KR1019970031607A

    公开(公告)日:1997-06-26

    申请号:KR1019950041745

    申请日:1995-11-16

    Abstract: 본 발명은 공유 버퍼 방식의 고속 ATM 스위치에서의 어드레스 할당 방법에 관한 것으로서, 공유 병렬 버퍼 방식의 고속 ATM 스위치에서의 어드레스 할당 방법에 있어서, 입력 포트에 셀이 도착하면 출력 포트 비트 맵을 세팅하고, 출력 포트 비트 맵에 세팅된 해당 어드레스 버퍼들중 최소 큐 길이의 어드레스 버퍼를 선택하는 제1단계(100 내지 120); M개의 공유 병렬 버퍼중 점유 공유 병렬 버퍼 및 예약 공유 병렬 버퍼 비트 맵에 등록된 예약 공유 병렬 버퍼를 제외하고, 사용가능한 공유 병렬 버퍼 중 최소 큐 길이의 공유 병렬 버퍼를 선택하고, 예약 공유 병렬 버퍼 비트 맵에 선택한 최소 큐 길이의 공유 병렬 버퍼와 관련된 비트를 세팅하고, 어드레스를 할당하고, 출력 포트 비트 맵에서 선택한 최소 큐 길이의 어드레스 버퍼에 해당 비트를 다시 세팅한 후 모든 입력셀에 어드레스가 할당되었는지 판단하는 제2단계(130 내지 170); 및 상기 제2단계(130 내지 170)에서 모든 입력셀에 대하여 어드레스가 할당되지 않았으면 출력 포트 비트 맵에 세팅된 해당 어드레스 버퍼들중 최소 큐 길이의 어드레스 버퍼를 선택하는(120) 과정 이하를 반복하여 수행하고, 모든 입력셀에 대하여 어드레스가 할당되었으면 공유 병렬 버퍼에 셀을 입력하고, 예약 공유 병렬 버퍼 비트 맵을 리세팅하는 제3단계(180)를 포함하여 버퍼의 엑세스 속도를 입출력 인터페이스의 속도와 같도록 최저 최소화 하고, 동시에 공유 버퍼 방식의 높은 버퍼 효율성을 유지하여 버퍼의 입출력 요구 속도가 입출력 링크의 수에 관계없이 입출력 인터페이스와 같은 속도로 일정하므로 대용량 고속 ATM 스위치에 이용할 수 있는 효과가 있다.

Patent Agency Ranking