Abstract:
본 발명은 전압제어발진기를 제외한 나머지 구성부분을 디지탈화하여 세틀링 타임을 고속화하고 장치를 소형화할 수 있도록 한 디지탈 위상고정루프를 이용한 주파수 합성회로에 관한 것이다. 이러한 본 발명에서 윈도우검출기는 기준주파수의 주기동안 위상검출기의 출력신호의 듀티폭을 기준주파수의 일정배에 해당하는 클럭신호로 계수하여 소정비트의 병렬데이타로 환산한다. 상기 윈도우검출기는 윈도우크기를 설정하는 제어로직과, 기준 주파수의 일정배에 해당하는 클럭신호를 계수하여 듀티폭을 측정하는 계수회로와, 계수회로의 출력데이타를 저장했다가 기준주파수의 주기마다 한번씩 디지탈/아날로그 변환기로 출력하는 레지스터로 구성된다. 디지탈/아날로그 변환기는 윈도우검출기에서 데이타 형태로 출력된 듀티값을 아날로그 전압으로 변환하여 이 전압을 전압제어 발진기에 제어신호로서 공급한다.
Abstract:
본 발명은 직접디지틀주파수합성기에서 발생되는 반송파를 기준으로 변조를 행한다. 본 발명의 변조회로는 디지틀주파수합성기의 출력디지틀순서위상을 변조데이타에 따라 제어하여 변조파를 얻는다. 따라서, 본 발명은 직접주파수합성기에서 제공되는 반송파의 순시위상데이타와 변조데이타, 데이터클럭 입력으로 하여 4위상 천이 변조파를 얻도록 위상을 제어하는 위상제어부(210)와, 가산에 의해 4위상 변조데이타를 얻는 변조처리부(220)로 구성된다. 위상제어부(210)는 입력변조데이타를 1채널과 Q채널로 분리하고 데이터 상태에 따라 출력위상값을 제어할 수 있는 기준 데이터로 변환하는 기능을 갖는다. 변조처리부(220)는 직집합정기에서 제공되는 반송파의 순시위상데이타를 변조데이타에 따라 위상 천이를 시킬 수 있도록 가산기의 버퍼로 구성되어 4위상 천이 변조파를 출력한다.
Abstract:
a buffering means for setting a memory at a three-state and for transmitting a signal to the memory; a buffer control means for cutting input signal from a body to prevent an interference signal generated in the state where an external input/output terminal is open and for controlling the buffering means, not to generate a signal variation in the memory; a power buffering means for monitoring supply of an external power and a voltage dropping state and for transmitting the monitored state to the buffer control means; a power supply control means for receiving a signal from the power buffering means to select one of the external and internal power and for informing the buffer control means of the selected result; and a signal state sensing means for transmitting a signal to the buffer control means and the power supply control means to convert the external power into the internal power and for sensing a separation command from the body.
Abstract:
본 발명은, 통신망이 휴대장치에서 일단 통화거절 메세지를 수신하면 이 메시지를 이용하여 휴대장치의 송신부에 공급되는 전원을 차단하여 더이상 전파를 발사할 수 없도록 래치업시키고, 원래의 사용자가 사고휴대장치를 회수하여 통화차단 해제신로를 하면 기지국을 통해 해제메시지를 송신하여 사고 휴대장치가 해제메시지를 수신하여 래치업 된 송신부를 해제하여 재사용이 가능하도록 한 통화차단 및 해제장치를 제공하는 데 그 목적이 있으며, 통신망으로 부터 수신되는 차단신호와 휴대장치에 기록된 차단신호를 비교하여 두 신호 내용이 일치할 경우 송신측 전원제어신호를 발생시키는 차단신호검출수단(U1)과, 휴대장치에 기록된 해제메시지와 통신망으로 부터의 해제 메세지를 비교하여 서로 일치할 경우 송신축 전원을 정상상태로 환원시 킬 수 있는 제어신호를 발생하는 해제 신호 검출수단(U2)과, 통화차단 혹은 해제검출수단(U1, U2)으로 부터의 제어신호에 따라 휴대장치의 송신부에 공급되는 전원을 제어하는 전원제어수단(U3)을 구비한다.
Abstract:
본 발명은 FM변조 방식을 사용하는 송수신기에 적용되는 송수신 주파수 발생기에 있어서, 채널선택신호(A) 및 소정의 기준신호(B)를 입력받아 출력신호(C)를 발생하는 제1위상고정루프(PLL, 1)와 상기 제1위상고정루프(1)의 출력신호(C)와 변조신호(D)를 입력받아 변조된 반송파(E)를 발생하는 제2위상고정루프(2)와, 상기 변조된 반송파(E)를 입력받아 안정된 국부발진 신호(F)를 발생하는 인젝션오실레이터(IL0, 3)를 포함하여 구성되는 것을 특징으로 하는 단일 주파수원을 이용한 송수신 주파수 발생기에 관한 것으로, 송수신기의 구성을 단순화됨에 따라 단말기의 소형화와 가격의 저렴화를 꾀할수 있으며, 송수신기의 동작에 필요한 주파수를 단일 주파수원을 통행 얻을 수 있으므로 성능면에서 주파수 안정도를 향상시킬 수 있는 효과가 있다.
Abstract:
본 발명은 이동전화가 설치된 차량을 도난당하였을 경우 통화차단은 물론 통신망을 통해 도난차량의 위치를 파악하여 회수할 수 있도록 하기 위한 도난시 회수방법을 제공하는데 그 목적이 있으며, 이동전화가 설치된 차량을 도난당했을 경우, 사용자가 통신망에 분실신고를 하면, 통신망에서 신고된 차량의 이동전화로의 모든 통화요구를 차단하고 페이징 채널을 통해 도난 메시지를 해당번호의 차량 이동전화로 송신하는 제1단계와, 도난메시지를 수신한 차량 이동전화가 응답메시지를 통신망으로 송신하여 도난차량의 위치를 파악할 수 있도록 하는 제2단계와, 통신망에서 도난차량 이동전화로 부터의 응답이 있음을 사용자에게 알리고, 인접한 기지국에서도 도난메시지를 수신하도록 하여 도난 차량의 위치를 파악하는 제3단계와, 도난차량의 위치 를 파악한 후, 사용자가 이를 회수토록 하고, 차량이동전화에서 통화재개 요청 메시지를 발신하는 제4단계와, 통화재개 응답메시지를 수신한 통신망이 상기 도난 차량 이동전화의 통화차단 조치를 해제하는 제5단계를 포함한다.
Abstract:
The performance improving circuit of a phase accumulator comprises a digital-to-analog (D/A) converter for converting an instantaneous value of an accumulated phase value which is an output of a phase accumulator to an analog phase value, a low-pass filter for receiving an output of the D/A converter to generate a signal in which a higher harmonics component is eliminated, a comparator for receiving an output of the low-pass filter and a reference phase and detecting a point that an accumulated phase analog value passing through the low-pass filter becomes identical to the reference phase, and a logical product processor for logical product processing the accumulated phase value of the phase accumulator and an output of the comparator to be supplied as an initialized signal of the phase accumulator, thereby eliminating an periodic error of the phase accumulator.