고속 병렬 컴퓨터에서의 시간 동기화 방법
    81.
    发明授权
    고속 병렬 컴퓨터에서의 시간 동기화 방법 失效
    高速并行计算机的时间同步方法

    公开(公告)号:KR100246546B1

    公开(公告)日:2000-03-15

    申请号:KR1019970048561

    申请日:1997-09-24

    Abstract: 본 발명은 클러스터(cluster) 시스템을 구성하는 노드(node)들의 시간을 일치 시키는 것으로, 클러스터 시스템을 구성하는 노드 각각은 많은 하드웨어 구성 요소 중에 사용자에게 시간을 알릴 수 있는 시계(Real-Time Clock)를 가지고 있어 이들 시계의 시간을 동기화 시키는 방법과 노드 내의 소프트웨어 시계와 하드웨어 시계(RTC)를 동기화 시키는 고속 병렬 컴퓨터에서의 시간 동기화 방법에 관한 것이다.

    고속병렬 컴퓨터의 부트 섹터 구성 방법
    82.
    发明授权
    고속병렬 컴퓨터의 부트 섹터 구성 방법 失效
    SPAX的引导部门构造方法

    公开(公告)号:KR100227779B1

    公开(公告)日:1999-11-01

    申请号:KR1019970007447

    申请日:1997-03-06

    Abstract: 본 발명은 고속 병렬 컴퓨터(SPAX)의 운영체제에 관한 것으로, 시스템 부팅 과정에서 입출력 노드와 통신 제어 노드의 역할을 하는 처리기 노드가 부트 노드로 연동하는 부트 코드를 창안하므로써 클러스터 0에 속한 통신 제어 노드가 부트 노드로써 시스템을 부팅시킨다 하더라도 그대로 연동될 수 있어 시스템의 부트를 원활하게 하는 SPAX의 부트 섹터 구성 방법이 제시된다.

    MISIX 커널 가상 주소의 동적인 관리방법
    83.
    发明授权
    MISIX 커널 가상 주소의 동적인 관리방법 失效
    密码的KERNEL虚拟地址的动态管理方法

    公开(公告)号:KR100211954B1

    公开(公告)日:1999-08-02

    申请号:KR1019960068053

    申请日:1996-12-19

    Abstract: 본 발명은 고속병렬 컴퓨터(주전산기 IV)의 운영체제인 MISIX에서 커널 가상 주소 영역 내의 물리 메모리를 사상하는 윈도우 크기가 실제 물리 메모리 크기보다 작은 경우에도 전체 물리 메모리를 사상할 수 있도록 커널 가상 주소 영역을 페이지 단위로 물리 메모리에 동적으로 할당 및 반환하는, 커널 가상 주소의 관리방법에 관한 것이다. 본 발명에 따른 MISIX 커널 가상 주소의 동적인 관리방법은, 메모리 관리 초기화 실행시, 커널 가상 주소 영역내 물리 메모리에 대한 윈도우 영역을 해당 메모리 페이지에 대응시켜 유효한 커널 가상 주소 값을 기록하고, 윈도우 영역을 초과하는 물리 메모리 페이지에 대해서는 사용 불가한 커널 가상 주소 값을 갖도록 하며, 유효한 커널 가상 주소를 갖는 페이지들을 가상 주소 연결 리스트로 구성하여, 동적인 커널 가상 주소 관리를 위한 초기화를 수행하는 제1단계와, 페이지 할당시 커널 가상 주소가 필요한 시점에서 유효한 커널 가상 주소를 선택하도록 커널 가상 주소를 동적으로 할당하는 제2단계와, 페이지 반환시 페이지 사용수가 0이고 유효한 커널 가상 주소를 갖는 페이지에 대하여 커널 가상 주소 페이지 풀에 연결하여 실질적으로 커널 가상 주소를 반환하는 제3단계를 포함한다. 본 발명에 따르면, 주전산기 IV의 운영체제인 MISIX에서 커널 가상 주소 영역내의 물리 메모리를 사상하는 윈도우의 크기가 실제 물리 메모리 크기보다 작은 경우에도, 커널 가상 주소 영역의 크기에 관계없이, 전체 물리 메모리를 사상할 수 있도록 함으로서, 물리 메모리 용량을 제한없이 확대시킬 수 있을 뿐 아니라, 사용자 주소 공간을 최대화할 수 있다는 것이 확인되었다.

    고속 병렬 컴퓨터에서의 시간 동기화 방법
    84.
    发明公开
    고속 병렬 컴퓨터에서의 시간 동기화 방법 失效
    高速并行计算机中的时间同步方法

    公开(公告)号:KR1019990026448A

    公开(公告)日:1999-04-15

    申请号:KR1019970048561

    申请日:1997-09-24

    Abstract: 본 발명은 클러스터(cluster) 시스템을 구성하는 노드(node)들의 시간을 일치 시키는 것으로, 클러스터 시스템을 구성하는 노드 각각은 많은 하드웨어 구성 요소 중에 사용자에게 시간을 알릴 수 있는 시계(Real-Time Clock)를 가지고 있어 이들 시계의 시간을 동기화 시키는 방법과 노드 내의 소프트웨어 시계와 하드웨어 시계(RTC)를 동기화 시키는 고속 병렬 컴퓨터에서의 시간 동기화 방법에 관한 것이다.

    고속 병렬 컴퓨터에서 크로스바 네트웍 라우터의 수신부에 대한 소프트웨어 애뮬레이션 방법
    85.
    发明授权
    고속 병렬 컴퓨터에서 크로스바 네트웍 라우터의 수신부에 대한 소프트웨어 애뮬레이션 방법 失效
    高速并行计算机交叉网络路由器的软件仿真方法

    公开(公告)号:KR100171038B1

    公开(公告)日:1999-03-30

    申请号:KR1019960014065

    申请日:1996-04-30

    Abstract: 본 발명은 고속 병렬 컴퓨터에서 크로스바 네트웍 라우터의 수신부에 대한 소프트웨어 에뮬레이션 방법에 관한 것으로서, 종래의 크로스바 네트웍(Xcent-Net)에 대한 메시지 수신 커널은 크로스바 네트웍 라우터 보드가 있는 시스템에서만 사용가능하였던 문제점을 해결하기 위해, 본 발명은 제1쓰레드에 의해서 이더넷으로 부터 수신된 이더넷 메시지를 크로스바 네트웍 라우터 보드 메시지로 변환 및 빈 버퍼에 저장 후 메시지 수신을 통보하는 제1과정과, 이 제1과정으로 부터 통보된 메시지를 제2쓰레드에 의해 커널 수신부에 알린 후, 이 커널 수신부에서 메시지 수신을 완료하면 해당 버퍼의 메시지들을 제거하는 제2과정을 수행함으로써, 크로스바 네트웍 라우터 보드가 없는 이더넷으로 연결된 시스템에서도 크로스바 네트웍에 대한 메시지 수신 커� �을 사용할 수 있도록 한 것이다.

    고속 병렬 컴퓨터에서 데스크의 병렬처리를 위한 가상 시스템

    公开(公告)号:KR1019970029128A

    公开(公告)日:1997-06-26

    申请号:KR1019950040547

    申请日:1995-11-09

    Inventor: 우영춘 이재경

    Abstract: 본 발명은 고속 병렬 컴퓨터에서 태스크의 병렬처리를 위한 가상 시스템 설정방법에 관한 것으로서, 그 특징은 고속 병렬 컴퓨터에서 태스크의 병렬처리를 위한 가상 시스템 설정방법에 있어서, 태스크 시작 모듈을 초기화시키고 노드 목록의 유무 여부에 따라서 제어 노드 또는 응용 노드의 노드명과 노드 코드를 설정하는 제1과정과 노드 핸들러를 등록하고 시스템에서 사용하는 자료의 송수신 프로토콜 모듈을 초기화하고 핸들러 스레드 관리자를 생성하고 제어노드가 설정되어 있는 경우 구성파일을 해석하여 노드목록을 구성하는 제2과정과 가상 시스템을 설정한 노드들에 대한 정보를 효율적으로 저장하기 위해서 지역 메모리에 전역 노드 목록을 할당하여 노드 목록의 각 응용 노드들에 대한 전역 포인터를 파악하고 저장하는 제3과정과 전역 노 목록에 기록된 노드가 있으면 가상 시스템 벡터 테이블을 설정하는 제4과정 및 각 응용 노드에 대하여 전역 포인터를 벡터 테이블에 기록하고 메시지 버퍼에 전역 노드 정보를 기록하여 원격의 응용 노드에 전송하고 벡터 테이블 키를 설정하여 가상 시스템을 구성하는 제5과정을 포함하는데 있으므로, 그 효과는 분산형 메모리를 갖는 고속 병렬 컴퓨터에서 시스템 사용자가 실행 시간 라이브러리 수준에서 병렬 처리를 효과적으로 할수 있다는 데에 있다.

    다중처리기 시스템에서 처리기들 간의 인터럽트 기능장애 진단 및 복구자료 산출방법
    89.
    发明授权
    다중처리기 시스템에서 처리기들 간의 인터럽트 기능장애 진단 및 복구자료 산출방법 失效
    在多处理器系统中生成诊断和恢复数据文件的方法

    公开(公告)号:KR1019940006834B1

    公开(公告)日:1994-07-28

    申请号:KR1019910019574

    申请日:1991-11-05

    Abstract: The invention provides the diagnosis and recovery function for malfunctions on interrupts of the multiprocessor. The method comprises: a system control board; a first step synchronizing the system control board and the multiprocessor in order to handle the interrupt communication procedure; a second step recording the communication register information if the transmission error happens; a third step recovering the effective data from a receiver register; a fourth step outputting the diagnosis data.

    Abstract translation: 本发明提供了用于多处理器中断故障的诊断和恢复功能。 该方法包括:系统控制板; 第一步是同步系统控制板和多处理器,以便处理中断通信过程; 如果传输错误发生,则记录通信寄存器信息的第二步骤; 从接收器寄存器恢复有效数据的第三步骤; 输出诊断数据的第四步骤。

Patent Agency Ranking