-
81.
公开(公告)号:JP4602295B2
公开(公告)日:2010-12-22
申请号:JP2006225758
申请日:2006-08-22
Applicant: 三星エスディアイ株式会社
Inventor: 成淵 黄
CPC classification number: H01J9/025 , H01J1/304 , H01J29/04 , H01J31/127 , H01J2201/319
-
公开(公告)号:JP2009518680A
公开(公告)日:2009-05-07
申请号:JP2008544241
申请日:2006-11-27
CPC classification number: H01J1/304 , G09G3/22 , H01J29/04 , H01J31/127 , H01J2201/319
Abstract: 本発明は、電流を基盤として駆動することができ、薄膜トランジスタによる漏洩電流を防止することができるアクティブマトリックス電界放出ディスプレーを提供する。 本発明の電界放出ディスプレーは、蛍光体の陰極発光が発生する発光素子部と、前記各発光素子部を駆動するための薄膜トランジスタ部と、を含む多数個の単位ピクセル;前記各単位ピクセルにスキャン信号を印加するための電流ソース;及び前記各単位ピクセルにデータ信号を印加するための電圧ソースを含むことを特徴とする。 ここで、前記電流ソースのオン電流(on−current)は与えられた書き取り時間(writing time)内にスキャン行の負荷抵抗(resistance)及び容量(capacitance)が耐えられるほど充分に大きくて、前記電流ソースのオフ電流(off−current)は各ピクセルで電子放出が無視きるほど低い値を有する。 また、前記電圧ソース(voltage source)で印加されるデータ信号のパルス振幅(amplitude)またはパルス幅を変化させてディスプレーの階調を表現する。
-
公开(公告)号:JP2008543008A
公开(公告)日:2008-11-27
申请号:JP2008514166
申请日:2006-05-29
Applicant: コミツサリア タ レネルジー アトミーク
Inventor: ブリジット・モンマユール , ロベール・メイヤー
IPC: H01J9/02
CPC classification number: H01J9/025 , B82Y10/00 , B82Y30/00 , B82Y40/00 , C01B32/162 , D01F9/127 , H01J1/3048 , H01J31/127 , H01J2201/30469 , H01J2201/319 , H01L51/0048 , H01L51/0541 , H01L51/055
Abstract: 本発明は、陰極導電体として陰極層を構造化するために陰極層を堆積する段階及びエッチングする段階と、格子導電体として格子層を構造化するために格子層を堆積する段階及びエッチングする段階と、キャビティを与えるように前記抵抗層に達するまで絶縁層と格子導電体を堆積する段階及びエッチングする段階と、陰極導電体と格子導電体との交差点に有孔構造体を有する陰極導電体を与えるために陰極導電体を堆積する段階及びエッチングする段階と、を含む三極管型の陰極構造体の製造方法に関する。
-
公开(公告)号:JP3992081B2
公开(公告)日:2007-10-17
申请号:JP51292798
申请日:1997-09-04
Inventor: デイビッド エイ. キャセイ, , デイビッド エイ. ジムリック, , クレイグ エム. ダンハム, , グレン イー. ハッシュ, , マニー ケイ. エフ. マ,
CPC classification number: H01J31/127 , H01J3/022 , H01J2201/319 , H01J2329/92
-
公开(公告)号:JP3961045B2
公开(公告)日:2007-08-15
申请号:JP12225496
申请日:1996-04-19
Applicant: ヒューレット・パッカード・カンパニーHewlett−Packard Company
Inventor: フエル−ペイ・クオ
CPC classification number: H01J3/022 , H01J2201/30423 , H01J2201/319
-
公开(公告)号:JP3904628B2
公开(公告)日:2007-04-11
申请号:JP10443296
申请日:1996-03-29
Applicant: モトローラ・インコーポレイテッドMotorola Incorporated
Inventor: ロバート・ティー・スミス
CPC classification number: G09G3/22 , H01J3/022 , H01J2201/319 , H01J2329/00
-
-
公开(公告)号:JP3616418B2
公开(公告)日:2005-02-02
申请号:JP5517895
申请日:1995-02-21
Inventor: クレルク ジャン−フレデリク
CPC classification number: H01J9/025 , H01J31/127 , H01J2201/319
-
公开(公告)号:JP4418164B2
公开(公告)日:2010-02-17
申请号:JP2003097388
申请日:2003-03-31
Applicant: レックス メディカル リミテッド パートナーシップ
Inventor: エイチ. ピータース ウォルター , エフ. マクガッキン ジュニア ジェイムズ , ダブリュー. ジェイ. ヒンクリフ ピーター
CPC classification number: A61B17/320758 , A61B17/22 , A61B17/22032 , A61B2017/00734 , A61B2017/22084 , A61B2017/320008 , A61B2017/320733 , A61M25/0032 , A61M25/0041 , A61M25/10 , A61M25/1011 , A61M2025/0681 , B82Y10/00 , H01J1/3042 , H01J2201/319
-
公开(公告)号:JP2009515311A
公开(公告)日:2009-04-09
申请号:JP2008539907
申请日:2006-06-28
IPC: H01J31/12 , H01J9/02 , H01J29/96 , H01L21/336 , H01L29/786
CPC classification number: G09G3/22 , B82Y10/00 , G09G2300/08 , H01J31/127 , H01J2201/30457 , H01J2201/30469 , H01J2201/319
Abstract: 本発明は、電界放出素子を平板ディスプレイ装置に応用した電界放出ディスプレイに関する。 本発明の電界放出ディスプレイは、基板上に直列に接続された第1及び第2の薄膜トランジスタと、第2の薄膜トランジスタのドレイン電極上に位置する電界エミッタと、電界エミッタの周りを取り囲むゲートホールを有するゲート絶縁膜と、ゲート絶縁膜上に位置する電界放出ゲート電極とを備えたカソード板と、透明な基板上に形成された赤色,緑色,青色の蛍光体を備え、カソード板とお互いに対向しながら平行に真空パッケージングされるアノ−ド板とを含むことを特徴とする。 本発明によれば、直列に接続された第1及び第2の薄膜トランジスタとピクセル間だけではなくピクセル内部の均一度を大きく改善させることができ、薄膜トランジスタの固有したソース−ドレイン漏洩電流を大きく減少させることができ、これによって電界放出ディスプレイの明暗比を大きく向上させることができる。
-
-
-
-
-
-
-
-
-