-
公开(公告)号:CN100376082C
公开(公告)日:2008-03-19
申请号:CN02108051.8
申请日:2002-03-26
Applicant: 富士通株式会社
IPC: H03L7/187
CPC classification number: H03L7/0898 , H03L7/095 , H03L7/107 , H03L7/18 , Y10S331/02
Abstract: 本发明公开了一种PLL电路的模式转换方法,所述PLL电路包括:相位比较器、电荷泵、压控振荡器、锁定检测电路以及移位寄存器,其中所述PLL电路具有第一模式,用于快速地对输出信号进行锁定而获得所需的输出信号频率,以及通常使用的第二模式,其中所述方法包括以下步骤:利用所述比较输出信号,检测所述电荷泵的输出端的高阻抗状态,利用所述频率分频比设置信号来控制所述锁定检测信号,并且根据所控制的锁定检测信号而生成模式转换信号,以及当检测到所述高阻抗状态时,响应于所述模式转换信号,使所述PLL电路的模式从所述第一模式向所述第二模式转换或从所述第二模式向所述第一模式转换。
-
公开(公告)号:CN1431709A
公开(公告)日:2003-07-23
申请号:CN02151866.1
申请日:2002-12-13
Applicant: 富士通株式会社
CPC classification number: H01L27/08 , H01F17/0006 , H01F17/0013 , H01F27/292 , H01F27/362 , H01L23/5227 , H01L23/552 , H01L23/66 , H01L28/10 , H01L2224/05001 , H01L2224/05008 , H01L2224/05011 , H01L2224/05022 , H01L2224/05024 , H01L2224/16 , H01L2924/01078 , H01L2924/3011 , H01L2924/3025
Abstract: 本发明实现了最小化的电子器件,并在最小化时能保持其高可靠性。为此,该电子器件具有电子电路,包括:具有其上形成一部分电子电路的电路形成表面的衬底;形成在电路形成表面上的聚酰亚胺层;以及构成另一部分电子电路的螺旋形电感器,由聚酰亚胺层上的图形形成。
-
公开(公告)号:CN100468716C
公开(公告)日:2009-03-11
申请号:CN02151866.1
申请日:2002-12-13
Applicant: 富士通株式会社
CPC classification number: H01L27/08 , H01F17/0006 , H01F17/0013 , H01F27/292 , H01F27/362 , H01L23/5227 , H01L23/552 , H01L23/66 , H01L28/10 , H01L2224/05001 , H01L2224/05008 , H01L2224/05011 , H01L2224/05022 , H01L2224/05024 , H01L2224/16 , H01L2924/01078 , H01L2924/3011 , H01L2924/3025
Abstract: 本发明实现了最小化的电子器件,并在最小化时能保持其高可靠性。为此,该电子器件具有电子电路,包括:具有其上形成一部分电子电路的电路形成表面的衬底;形成在电路形成表面上的聚酰亚胺层;以及构成另一部分电子电路的螺旋形电感器,由聚酰亚胺层上的图形形成。
-
公开(公告)号:CN1378343A
公开(公告)日:2002-11-06
申请号:CN02108051.8
申请日:2002-03-26
Applicant: 富士通株式会社
IPC: H03L7/187
CPC classification number: H03L7/0898 , H03L7/095 , H03L7/107 , H03L7/18 , Y10S331/02
Abstract: 一种具有高速模式和常规模式的PLL电路的模式转换方法,允许PLL电路快速被锁定。该PLL电路(20)包括一个相位比较器(23)和一个电荷泵(25),用于根据来自相位比较器的比较输出信号生成电流。模式转换方法包括检测电荷泵的电流输出端是否在高阻抗状态的步骤,当检测出高阻抗时,使PLL电路由高速模式向通常模式或由通常模式向高速模式转换的步骤。
-
-
-