멀티플라잉 디지털 아날로그 컨버터 및 그 동작 방법
    3.
    发明申请
    멀티플라잉 디지털 아날로그 컨버터 및 그 동작 방법 审中-公开
    用于数字模拟转换器和操作方法

    公开(公告)号:WO2015002478A1

    公开(公告)日:2015-01-08

    申请号:PCT/KR2014/005948

    申请日:2014-07-03

    CPC classification number: H03M1/167 H03M1/0695

    Abstract: 파이프라인 아날로그 디지털 컨버터에 포함되는 멀티플라잉 디지털 아날로그 컨버터의 구조 및 동작 방법에 연관된다. 샘플링 페이즈에서 입력 전압을 샘플하여 홀드 하고, 증폭 페이즈에서 상기 입력 전압과 레퍼런스 전압 차이를 증폭하여 출력 단자에 전달하는 제1 커패시터부; 및 상기 샘플링 페이즈에서 상기 입력 전압을 샘플하여 홀드하고, 상기 증폭 페이즈에서 상기 입력 전압에서 상기 레퍼런스 전압을 감산한 상기 전압 차이를 상기 제1 커패시터부에 전달하는 제2 커패시터부를 포함할 수 있고, 상기 제1 커패시터부는 Y형 연결된 세 개의 커패시터들을 포함할 수 있다.

    Abstract translation: 本发明涉及包括在流水线模拟数字转换器中的倍增数字模拟转换器及其操作方法。 所述乘法数字模拟转换器包括:第一电容器单元,其对采样相位中的输入电压进行采样并保持其相同,并且在放大阶段放大输入电压和参考电压之间的差,并将其发送到输出端子; 以及第二电容器单元,其在采样相位中对输入电压进行采样并保持相同,并且将从已经从放大阶段的输入电压中减去的参考电压得到的电压差发送到第一电容器单元。 第一电容器单元可以包括三个Y形连接的电容器。

    축차 비교형 아날로그 디지털 변환기 및 변환 방법
    4.
    发明申请
    축차 비교형 아날로그 디지털 변환기 및 변환 방법 审中-公开
    成功的近似模拟数字转换器及其转换方法

    公开(公告)号:WO2013122354A1

    公开(公告)日:2013-08-22

    申请号:PCT/KR2013/001008

    申请日:2013-02-07

    CPC classification number: H03M1/466

    Abstract: 본 발명은 축차 비교형 아날로그 디지털 변환기 및 그 변환방법을 제안한다.실시예에 따른 축차 비교형 아날로그 디지털 변환기는 클록신호를 이용하여 아날로그의 제1 입력신호와 아날로그의 제2 입력신호의 전압 크기를 샘플링하고 유지하는 동작을 수행하는 샘플앤홀드부와, 샘플앤홀드부에 의해 샘플링된 제1 입력신호와 샘플링된 제2 입력신호의 전압크기를 비교하고, 디지털-아날로그 변환부에서 생성한 제1 입력신호와 제2 입력신호의 전압 크기를 비교하는 비교부와, 비교부의 비교 결과에 따라 변환될 디지털 값의 최상위 비트의 값을 결정하고, 비교부로의 입력신호들 중에서 최상위 비트의 값에 대응하는 입력신호를 1/4 기준전압으로 리셋시키는 스위칭부와, 비교부의 비교 결과에 따라 최상위 비트의 다음 비트들의 값을 결정하는 축차 근사화 레지스터부 및 스위칭부와 축차 근사화 레이스터부에서 결정된 디지털 값과 축차 근사화 레이스터부의 클록신호를 수신해서 제1 입력신호와 제2 입력신호의 비교대상 전압을 생성하는 디지털-아날로그 변환부를 포함해서 스위칭 에너지 소모량과 칩 면적을 감소시킨다.

    Abstract translation: 本发明涉及逐次逼近模拟数字转换器及其转换方法。 根据一个实施例的逐次逼近模拟 - 数字转换器通过包括采样和保持单元来减少开关能量和芯片面积的消耗,该采样和保持单元用于使用时钟信号对第一和第二模拟输入信号的电压电平进行采样和维持; 比较单元,用于将通过采样和保持单元采样的第一和第二输入信号的电压电平彼此进行比较,并且比较从数模转换单元产生的第一和第二输入信号的电压电平; 切换单元,用于根据比较单元的比较结果确定要转换的数字值的最高有效位的值,并且以1/4参考电压重置与最大值相对应的输入信号 在比较单元的输入信号中有效位; 逐次逼近寄存器单元,用于根据比较单元的比较结果确定最高有效位的下一位的值; 以及数字 - 模拟转换单元,用于接收在切换单元和逐次逼近寄存器单元处确定的数字值,接收来自逐次逼近寄存器单元的时钟信号,并产生要与第一和第二输入信号进行比较的电压。

    공통 모드 전압 기반의 캐패시터 전하 공유 기법을 이용한 아날로그-디지털 변환기
    5.
    发明授权
    공통 모드 전압 기반의 캐패시터 전하 공유 기법을 이용한 아날로그-디지털 변환기 有权
    模拟电压转换器采用基于共模电压的电容充电分担技术

    公开(公告)号:KR101461328B1

    公开(公告)日:2014-11-13

    申请号:KR1020130077603

    申请日:2013-07-03

    Abstract: 공통 모드 전압 기반 캐패시터 전하 공유 기법을 이용한 아날로그 디지털 변환기 및 변환방법을 제공한다. 입력 신호를 샘플링하여 유지하고, 입력 신호와 기준 전압을 비교하여 그 결과를 출력한다. 동일한 캐패시턴스를 갖는 복수 개의 커패시터를 포함하는 순차적 근사화 레지스터가 상기 비교 결과에 기초하여 기준 전압을 최상위 비트로부터 최하위 비트까지 스위칭에 의해 순차적으로 설정하는 아날로그-디지털 변환기를 제공한다. 또한, 상기 스위칭은 제어부에 의해 제어 되어 비교 결과에 따른 기준 전압을 설정할 수 있다.

    Abstract translation: 本发明提供一种使用电容器电荷共享技术的基于共模电压的模数转换器及其转换方法。 模数转换器采样并维持输入信号,将输入信号与参考电压进行比较,并输出比较结果。 包含具有相同电容的多个电容器的顺序近似寄存器基于比较结果通过切换对最高有效位依次设置参考电压。 此外,切换由控制部控制,以根据比较结果建立参考电压。

    축차 비교형 아날로그 디지털 변환기 및 변환 방법
    6.
    发明公开
    축차 비교형 아날로그 디지털 변환기 및 변환 방법 有权
    数字近似寄存器模拟到数字转换器和后续逼近寄存器模拟到数字转换方法

    公开(公告)号:KR1020130095113A

    公开(公告)日:2013-08-27

    申请号:KR1020120016566

    申请日:2012-02-17

    CPC classification number: H03M1/466

    Abstract: PURPOSE: A successive approximation type analog-to-digital converter and a converting method using the same are provided to reset one of input signals sampled by a sample-and-hold block for reducing the switching energy usage amount of the converter. CONSTITUTION: A sample-and-hold unit (310) samples the voltage size of first and second analog input signals using a clock signal. A comparison unit (320) compares the voltage size of the first and second input signals sampled by the sample-and-hold unit. A switching unit (340) resets an input signal corresponding to the upmost bit value between the first and second input signals into 1/4 reference voltage. A successive approximation register unit (330) determines the value of a bit next to the upmost bit by the comparison result of the comparison unit. A digital-to-analog conversion unit (350) generates the comparative object voltage of the first and second input signals. [Reference numerals] (311) First sample-and-hold unit; (312) Second sample-and-hold unit; (320) Comparison unit; (330) Successive approximation register unit; (341) First switching unit; (342) Second switching unit; (351) First digital-to-analog conversion unit; (352) Second digital-to-analog conversion unit; (AA) Clock signal; (BB) Standard voltage; (CC) Analog first input signal; (DD) Digital output signal; (EE) Analog second input signal; (FF) 1/4 reference voltage

    Abstract translation: 目的:提供逐次逼近型模数转换器和使用其的转换方法,以复位由采样保持块采样的一个输入信号,以减少转换器的开关能量使用量。 构成:采样保持单元(310)使用时钟信号对第一和第二模拟输入信号的电压大小进行采样。 比较单元(320)比较由采样保持单元采样的第一和第二输入信号的电压大小。 开关单元(340)将与第一和第二输入信号之间的最上位值相对应的输入信号复位为1/4参考电压。 逐次逼近寄存器单元(330)通过比较单元的比较结果确定最上一位旁边的位的值。 数模转换单元(350)产生第一和第二输入信号的比较对象电压。 (附图标记)(311)第一采样保持单元; (312)第二采样单元; (320)比较单位; (330)逐次逼近寄存器单元; (341)第一开关单元; (342)第二开关单元; (351)第一个数模转换单元; (352)第二数模转换单元; (AA)时钟信号; (BB)标准电压; (CC)模拟第一输入信号; (DD)数字输出信号; (EE)模拟第二输入信号; (FF)1/4参考电压

    저전력 고속 축차 비교형 아날로그 디지털 변환기 및 그 변환 방법
    7.
    发明授权
    저전력 고속 축차 비교형 아날로그 디지털 변환기 및 그 변환 방법 有权
    低功率高速连续逼近寄存器模拟数字转换器和使用该转换器的转换方法

    公开(公告)号:KR101670440B1

    公开(公告)日:2016-10-28

    申请号:KR1020150063727

    申请日:2015-05-07

    Inventor: 김철우 박세진

    CPC classification number: H03M1/145 H03M1/468

    Abstract: 저전력고속축차비교형아날로그디지털변환기를제공한다. 본발명의저전력고속축차비교형아날로그디지털변환기는제1 및제2 아날로그신호를입력받는부트스트래핑부; 상기부트스트래핑부를통해인가되는제1 및제2 아날로그신호에대하여한 클럭주기구간마다 2비트의디지털신호를출력하는이중비트출력축차비교형아날로그디지털변환부; 및상기부트스트래핑부를통해인가되는제1 및제2 아날로그신호에대하여한 클럭주기구간마다 1비트의디지털신호를출력하는단일비트출력축차비교형아날로그디지털변환부를포함한다.

    Abstract translation: 提供了一种低功耗,高速逐次逼近寄存器(SAR)模数转换器(ADC)。 低功率,高速SAR ADC包括被配置为接收第一和第二模拟信号的输入的自举单元,配置成输出每个时钟的两位数字信号的双位输出SAR模数转换单元 循环部分相对于通过自举单元施加的第一和第二模拟信号,以及单位输出SAR模数转换单元,被配置为针对每个时钟周期部分的第一和第二模拟信号输出一位数字信号 以及通过自举单元施加的第二模拟信号。

    아날로그-디지털 변환기의 동적 레지듀 증폭기 및 그 증폭 방법
    8.
    发明授权
    아날로그-디지털 변환기의 동적 레지듀 증폭기 및 그 증폭 방법 有权
    - 模拟数字转换器的动态残留放大器及其相关方法

    公开(公告)号:KR101583292B1

    公开(公告)日:2016-01-07

    申请号:KR1020140008304

    申请日:2014-01-23

    Abstract: 본발명의일 실시예에따른아날로그-디지털변환기의동적레지듀증폭기는클럭신호및 제어신호를제1 및제2 전류원에전달하여, 상기제1 및제2 전류원의반도체공정변화에따른공급전류의차이를보상하는제1 공정변화보상제어부; 제1 및제2 입력전압을인가받고, 상기제1 및제2 입력전압의전압차이에따라상기제1 및제2 전류원의보상된공급전류를변화시켜서로다른제1 및제2 샘플링전류를출력하는입력전압샘플링부; 및상기제1 및제2 샘플링전류의전압차이에기초하여상기제1 및제2 샘플링전류를증폭하는증폭부를포함한다.

    초해상도 기법을 이용한 영상 생성 방법 및 장치
    9.
    发明公开
    초해상도 기법을 이용한 영상 생성 방법 및 장치 有权
    用于生成超分辨率图像的方法和装置

    公开(公告)号:KR1020150107360A

    公开(公告)日:2015-09-23

    申请号:KR1020140030137

    申请日:2014-03-14

    CPC classification number: G06T3/4076 G06T5/00 G06T5/50 G06T2207/20004

    Abstract: 초해상도 기법을 이용한 영상 생성 방법이 개시된다. 상기 방법은 입력 영상을 필터를 이용하여 저주파수 영상과 고주파수 영상으로 분해하는 단계, 상기 입력 영상을 보간(interpolation)하여 저주파수 성분의 확대 영상을 생성하는 단계, 상기 확대 영상을 패치 단위로 하여 상기 저주파수 영상으로부터 가장 유사도가 높은 유사 패치를 검색하는 단계, 상기 검색된 유사 패치에 대응하는 상기 고주파수 영상 내 패치를 상기 고주파수 영상보다 해상도가 높은 상위 계층의 고주파수 영상으로 복사 및 매핑(mapping)하는 단계 및 상기 확대 영상과 상기 상위 계층의 고주파수 영상을 융합하여 상기 입력 영상보다 해상도가 높은 고해상도 영상을 생성하는 단계를 포함한다.

    Abstract translation: 公开了一种使用超分辨率技术生成图像的方法,包括以下步骤:通过使用滤波器将输入图像分解为低频图像和高频图像; 通过内插输入图像来生成低频分量的放大图像; 通过使用放大图像作为补丁单元来搜索与低频图像具有最高相似性的类似的补丁; 将对应于所搜索的相似贴片的高频图像中的贴片复制和映射成具有比高频图像更高分辨率的较高层的高频图像; 并且合并放大图像和较高层的高频图像以产生具有比输入图像更高分辨率的高分辨率图像。

    기생 커패시턴스를 보상하는 디지털-아날로그 변환 장치 및 그 기생 커패시턴스 보상 방법
    10.
    发明公开
    기생 커패시턴스를 보상하는 디지털-아날로그 변환 장치 및 그 기생 커패시턴스 보상 방법 有权
    数字模拟转换器和用于补偿PARASIIC电容的方法

    公开(公告)号:KR1020150088357A

    公开(公告)日:2015-08-03

    申请号:KR1020140008305

    申请日:2014-01-23

    CPC classification number: H03M1/66

    Abstract: 기생커패시턴스를보상하는디지털-아날로그변환장치가개시된다. 본발명의일실시예에따른기생커패시턴스를보상하는디지털-아날로그변환장치는제1 입력전압및 제2 입력전압각각에기초하여제1 출력단및 제2 출력단을통해제1 출력기준전압및 제2 출력기준전압을출력하는제1 커패시터열및 제2 커패시터열; 상기제1 출력기준전압과상기제2 출력기준전압의크기를비교하여상기제1 커패시터열및 상기제2 커패시터열에포함된커패시터들각각을순차적으로제어하는제어신호를발생시키는비교부; 상기제1 출력기준전압및 상기제2 출력기준전압각각의크기를고정된비율만큼감소시키는제1 고정감폭(damping)부및 제2 고정감폭부; 및자신의정전용량을가변시킴으로써상기제1 출력단및 상기제2 출력단각각에서형성되는기생커패시턴스를보상하는제1 가변감폭부및 제2 가변감폭부를포함한다.

    Abstract translation: 公开了一种补偿寄生电容的数模转换器。 根据本发明实施例的补偿寄生电容的数模转换器包括第一和第二电容器列,其基于第一和第二输入电压中的每一个,通过第一和第二输出端输出第一和第二输出参考电压; 比较包括第一输出参考电压和第二输出参考电压的大小,并且产生用于连续控制包括在第一和第二电容器列中的电容器的控制信号; 第一和第二固定阻尼部件,其以固定速率减小第一和第二参考电压的每个尺寸; 以及第一和第二可变阻尼部件,其通过改变自身电容来补偿在第一和第二输出端子中的每一个中形成的寄生电容。

Patent Agency Ranking