-
公开(公告)号:WO2013122354A1
公开(公告)日:2013-08-22
申请号:PCT/KR2013/001008
申请日:2013-02-07
Applicant: 고려대학교 산학협력단
IPC: H03M1/38
CPC classification number: H03M1/466
Abstract: 본 발명은 축차 비교형 아날로그 디지털 변환기 및 그 변환방법을 제안한다.실시예에 따른 축차 비교형 아날로그 디지털 변환기는 클록신호를 이용하여 아날로그의 제1 입력신호와 아날로그의 제2 입력신호의 전압 크기를 샘플링하고 유지하는 동작을 수행하는 샘플앤홀드부와, 샘플앤홀드부에 의해 샘플링된 제1 입력신호와 샘플링된 제2 입력신호의 전압크기를 비교하고, 디지털-아날로그 변환부에서 생성한 제1 입력신호와 제2 입력신호의 전압 크기를 비교하는 비교부와, 비교부의 비교 결과에 따라 변환될 디지털 값의 최상위 비트의 값을 결정하고, 비교부로의 입력신호들 중에서 최상위 비트의 값에 대응하는 입력신호를 1/4 기준전압으로 리셋시키는 스위칭부와, 비교부의 비교 결과에 따라 최상위 비트의 다음 비트들의 값을 결정하는 축차 근사화 레지스터부 및 스위칭부와 축차 근사화 레이스터부에서 결정된 디지털 값과 축차 근사화 레이스터부의 클록신호를 수신해서 제1 입력신호와 제2 입력신호의 비교대상 전압을 생성하는 디지털-아날로그 변환부를 포함해서 스위칭 에너지 소모량과 칩 면적을 감소시킨다.
Abstract translation: 本发明涉及逐次逼近模拟数字转换器及其转换方法。 根据一个实施例的逐次逼近模拟 - 数字转换器通过包括采样和保持单元来减少开关能量和芯片面积的消耗,该采样和保持单元用于使用时钟信号对第一和第二模拟输入信号的电压电平进行采样和维持; 比较单元,用于将通过采样和保持单元采样的第一和第二输入信号的电压电平彼此进行比较,并且比较从数模转换单元产生的第一和第二输入信号的电压电平; 切换单元,用于根据比较单元的比较结果确定要转换的数字值的最高有效位的值,并且以1/4参考电压重置与最大值相对应的输入信号 在比较单元的输入信号中有效位; 逐次逼近寄存器单元,用于根据比较单元的比较结果确定最高有效位的下一位的值; 以及数字 - 模拟转换单元,用于接收在切换单元和逐次逼近寄存器单元处确定的数字值,接收来自逐次逼近寄存器单元的时钟信号,并产生要与第一和第二输入信号进行比较的电压。
-
公开(公告)号:KR101311021B1
公开(公告)日:2013-09-24
申请号:KR1020120016566
申请日:2012-02-17
Applicant: 고려대학교 산학협력단
IPC: H03M1/38
CPC classification number: H03M1/466
Abstract: 본 발명은 축차 비교형 아날로그 디지털 변환기 및 그 변환방법을 제안한다.실시예에 따른 축차 비교형 아날로그 디지털 변환기는 클록신호를 이용하여 아날로그의 제1 입력신호와 아날로그의 제2 입력신호의 전압 크기를 샘플링하고 유지하는 동작을 수행하는 샘플앤홀드부와, 샘플앤홀드부에 의해 샘플링된 제1 입력신호와 샘플링된 제2 입력신호의 전압크기를 비교하고, 디지털-아날로그 변환부에서 생성한 제1 입력신호와 제2 입력신호의 전압 크기를 비교하는 비교부와, 비교부의 비교 결과에 따라 변환될 디지털 값의 최상위 비트의 값을 결정하고, 비교부로의 입력신호들 중에서 최상위 비트의 값에 대응하는 입력신호를 1/4 기준전압으로 리셋시키는 스위칭부와, 비교부의 비교 결과에 따라 최상위 비트의 다음 비트들의 값을 결정하는 축차 근사 화 레지스터부 및 스위칭부와 축차 근사화 레지스터부에서 결정된 디지털 값과 축차 근사화 레지스터부의 클록신호를 수신해서 제1 입력신호와 제2 입력신호의 비교대상 전압을 생성하는 디지털-아날로그 변환부를 포함해서 스위칭 에너지 소모량과 칩 면적을 감소시킨다.
-
公开(公告)号:KR101476539B1
公开(公告)日:2014-12-24
申请号:KR1020130077840
申请日:2013-07-03
Applicant: 고려대학교 산학협력단
IPC: H03M1/12
CPC classification number: H03M1/167 , H03M1/0695
Abstract: 파이프라인 아날로그 디지털 컨버터에 포함되는 멀티플라잉 디지털 아날로그 컨버터의 구조 및 동작 방법에 연관된다. 샘플링 페이즈에서 입력 전압을 샘플하여 홀드 하고, 증폭 페이즈에서 상기 입력 전압과 레퍼런스 전압 차이를 증폭하여 출력 단자에 전달하는 제1 커패시터부; 및 상기 샘플링 페이즈에서 상기 입력 전압을 샘플하여 홀드하고, 상기 증폭 페이즈에서 상기 입력 전압에서 상기 레퍼런스 전압을 감산한 상기 전압 차이를 상기 제1 커패시터부에 전달하는 제2 커패시터부를 포함할 수 있고, 상기 제1 커패시터부는 Y형 연결된 세 개의 커패시터들을 포함할 수 있다.
Abstract translation: 本发明涉及一种包含在流水线模拟数字转换器中的倍增数字模拟转换器及其操作方法。 该转换器包括:第一电容器部分,用于在采样相中采样和保持输入电压,并放大输入电压和参考电压的差值,并将电压差传送到放大阶段的输出端; 以及第二电容器部分,用于在采样阶段中采样和保持输入电压,并将其中将参考电压从输入电压减去的电压差传递到放大阶段中的第一电容器部分,其中第一电容器 部分包括三个Y连接的电容器。
-
公开(公告)号:KR101461328B1
公开(公告)日:2014-11-13
申请号:KR1020130077603
申请日:2013-07-03
Applicant: 고려대학교 산학협력단
IPC: H03M1/12
CPC classification number: H03M1/403 , H03M1/42 , H03M1/462 , H03M2201/2266 , H03M2201/641 , H03M2201/645
Abstract: 공통 모드 전압 기반 캐패시터 전하 공유 기법을 이용한 아날로그 디지털 변환기 및 변환방법을 제공한다. 입력 신호를 샘플링하여 유지하고, 입력 신호와 기준 전압을 비교하여 그 결과를 출력한다. 동일한 캐패시턴스를 갖는 복수 개의 커패시터를 포함하는 순차적 근사화 레지스터가 상기 비교 결과에 기초하여 기준 전압을 최상위 비트로부터 최하위 비트까지 스위칭에 의해 순차적으로 설정하는 아날로그-디지털 변환기를 제공한다. 또한, 상기 스위칭은 제어부에 의해 제어 되어 비교 결과에 따른 기준 전압을 설정할 수 있다.
Abstract translation: 本发明提供一种使用电容器电荷共享技术的基于共模电压的模数转换器及其转换方法。 模数转换器采样并维持输入信号,将输入信号与参考电压进行比较,并输出比较结果。 包含具有相同电容的多个电容器的顺序近似寄存器基于比较结果通过切换对最高有效位依次设置参考电压。 此外,切换由控制部控制,以根据比较结果建立参考电压。
-
公开(公告)号:KR1020130095113A
公开(公告)日:2013-08-27
申请号:KR1020120016566
申请日:2012-02-17
Applicant: 고려대학교 산학협력단
IPC: H03M1/38
CPC classification number: H03M1/466
Abstract: PURPOSE: A successive approximation type analog-to-digital converter and a converting method using the same are provided to reset one of input signals sampled by a sample-and-hold block for reducing the switching energy usage amount of the converter. CONSTITUTION: A sample-and-hold unit (310) samples the voltage size of first and second analog input signals using a clock signal. A comparison unit (320) compares the voltage size of the first and second input signals sampled by the sample-and-hold unit. A switching unit (340) resets an input signal corresponding to the upmost bit value between the first and second input signals into 1/4 reference voltage. A successive approximation register unit (330) determines the value of a bit next to the upmost bit by the comparison result of the comparison unit. A digital-to-analog conversion unit (350) generates the comparative object voltage of the first and second input signals. [Reference numerals] (311) First sample-and-hold unit; (312) Second sample-and-hold unit; (320) Comparison unit; (330) Successive approximation register unit; (341) First switching unit; (342) Second switching unit; (351) First digital-to-analog conversion unit; (352) Second digital-to-analog conversion unit; (AA) Clock signal; (BB) Standard voltage; (CC) Analog first input signal; (DD) Digital output signal; (EE) Analog second input signal; (FF) 1/4 reference voltage
Abstract translation: 目的:提供逐次逼近型模数转换器和使用其的转换方法,以复位由采样保持块采样的一个输入信号,以减少转换器的开关能量使用量。 构成:采样保持单元(310)使用时钟信号对第一和第二模拟输入信号的电压大小进行采样。 比较单元(320)比较由采样保持单元采样的第一和第二输入信号的电压大小。 开关单元(340)将与第一和第二输入信号之间的最上位值相对应的输入信号复位为1/4参考电压。 逐次逼近寄存器单元(330)通过比较单元的比较结果确定最上一位旁边的位的值。 数模转换单元(350)产生第一和第二输入信号的比较对象电压。 (附图标记)(311)第一采样保持单元; (312)第二采样单元; (320)比较单位; (330)逐次逼近寄存器单元; (341)第一开关单元; (342)第二开关单元; (351)第一个数模转换单元; (352)第二数模转换单元; (AA)时钟信号; (BB)标准电压; (CC)模拟第一输入信号; (DD)数字输出信号; (EE)模拟第二输入信号; (FF)1/4参考电压
-
-
-
-