Abstract:
PURPOSE: A method for manufacturing a metal electrode is provided to form a metal electrode with a narrow line and easily form a nano pattern in a wide area by using a nano imprinting process and a self assembled monolayer. CONSTITUTION: A method for manufacturing a metal electrode comprises the following steps. A pre-sacrificial film pattern is formed on a substrate using an imprinting process(S1). The pre-sacrificial film pattern is etched to form a sacrificial film pattern having a width narrower than that of the pre-sacrificial film pattern(S2). A self assembled monolayer pattern is selectively formed on the substrate exposed by the sacrificial film pattern(S3). The sacrificial film pattern is removed(S4). A metal electrode is selectively formed on the substrate exposed by the self assembled monolayer pattern(S5).
Abstract:
본 발명은 용액공정(solution process)을 사용하여 저온(250℃ 이하) 및 대기중(in air)에서 유기 박막 트랜지스터(Organic Thin Film Transistor, OTFT)를 형성할 수 있는 유기 박막 트랜지스터의 제조방법에 관한 것으로, 이를 위해 본 발명은 기판상에 게이트전극을 형성하는 단계; 상기 기판 전면에 상기 게이트전극을 덮도록 SOG(Spin On Glass)으로 게이트절연층을 형성하는 단계; 상기 게이트절연층 상에 접착층, 도전층 및 전위장벽조절층이 순차적으로 적층된 적층막으로 이루어진 소스전극 및 드레인전극을 형성하는 단계; 및 상기 게이트절연층 전면에 상기 소스전극 및 드레인전극을 덮도록 팁스-펜타센(TIPS-pentacene)으로 활성층을 형성하는 단계를 포함하고 있으며, 상술한 본 발명에 따르면, 용액공정을 상용하여 유기 박막 트랜지스터를 형성함으로써, 유기 박막 트랜지스터를 제조하는 과정에서 전기적인 특성이 열화되는 것을 방지함과 동시에 제조 수율(yield)을 향상시킬 수 있는 효과가 있다. 펜타센, SOG, 용액공정
Abstract:
본 발명은 웨어러블 장치의 전력공급이 원활하게 유지되도록 에너지 수집형 전력원(energy harvest power source)을 구비한 웨어러블 장치에 관한 것으로, 이를 위한 본 발명의 웨어러블 장치는, 플랙서블 기판; 상기 플랙서블 기판의 상부면에 형성된 표시부(display) 및 상기 플랙서블 기판의 하부면에 형성된 태양전지부를 포함하고 있으며, 본 발명에 따르면, 에너지 수집형 전력원으로 태양전지를 사용함으로써, 별도의 외부 장치(예컨대, 충전기)의 도움없이 자체적으로 웨어러블 장치에 전력을 공급할 수 있으며, 이를 통하여 웨어러블 장치의 휴대성를 향상시킬 수 있다. 태양전지, 플랙서블 기판, 웨어러블
Abstract:
PURPOSE: A thin film transistor including an active layer of a structure in which a carbon nano tube layer and an organic semiconductor layer are laminated is provided to reduce an off leakage current and to increase an operating current of a thin film transistor by improving mobility of an electric charge inside the active layer. CONSTITUTION: A thin film transistor includes a gate electrode, a gate insulation layer, an active layer(14), a source electrode, and a drain electrode. The gate electrode is formed on a substrate. The gate insulation layer covers the gate electrode on the substrate. The active layer has a structure in which a carbon nano tube layer and an organic semiconductor layer(25) are laminated on the gate insulation layer. The source electrode and the drain electrode are formed on the active layer, and are separated each other.
Abstract:
본 발명은 게이트신호 왜곡에 따른 좌우휘도차 발생을 방지할 수 있는 유기발광표시장치에 관한 것으로, 이를 위하여 본 발명은, 게이트라인; 상기 게이트라인과 직교하는 방향으로 형성된 데이터라인; 상기 데이터라인과 나란한 방향으로 상기 게이트라인과 직교하는 파워라인; 직렬로 연결된 복수의 트랜지스터들로 이루어져 상기 데이터라인에 인가된 신호를 전달하는 스위칭트랜지스터; 상기 스위칭트랜지스터로부터 출력된 신호를 드라이빙하기 위한 드라이빙트랜지스터; 상기 드라이빙트랜지스터로부터 출력된 신호에 의해 발광하는 유기발광다이오드 및 일측이 상기 드라이빙트랜지스터의 게이트전극에 연결되고, 타측이 상기 파워라인에 연결된 스토리지캐패시터를 포함하고, 상기 스토리지캐패시터는 상기 스위칭트랜지스터가 온(On) 상태일 때, 상기 스위칭트랜지스터로부터 출력된 신호와 상기 파워라인을 통해 전달된 신호에 응답하여 충전동작을 수행하고, 상기 스위칭트랜지스터가 오프(Off) 상태일 때, 방전동작을 수행하여 상기 드라이빙트랜지스터의 동작을 유지시켜주는 유기발광표시장치를 제공하며, 본 발명에 따르면, 스위칭트랜지스터를 직렬로 연결된 복수의 트랜지스터들로 형성함으로써, 게이트신호 왜곡에 따른 유기발광표시장치의 좌우휘도차 발생을 방지함과 동시에 스위칭트랜지스터의 누설전류를 감소시켜 유기발광표시장치의 화질을 향상시킬 수 있는 효과가 있다. 유기발광, 휘도, 왜곡, 게이트신호
Abstract:
PURPOSE: A wearable apparatus equipped with an energy collection type power source is provided to supply the power to the wearable apparatus by oneself without a separate external device by using a solar battery. CONSTITUTION: A wearable apparatus equipped with an energy collection type power source includes a flexible substrate, a display unit(200), a solar cell unit(400) and a storage unit(500). The display unit is formed at an upper side of the flexible substrate. The solar cell unit is formed at a lower side of the flexible substrate. The storage unit stores the power generated through the solar cell unit, and supplies the power when driving the display unit.
Abstract:
본 발명은 활성층 내 전하의 이동도를 향상시키기 위하여 탄소나노튜브층과 유기반도체층이 적층된 구조의 활성층을 구비하는 박막 트랜지스터 및 그 제조방법에 관한 것으로, 이를 위한 본 발명의 박막 트랜지스터는, 기판 상에 형성된 게이트전극; 상기 기판상에서 상기 게이트전극을 덮도록 형성된 게이트절연층; 상기 게이트절연층 상에서 탄소나노튜브층과 유기반도체층이 적층된 구조를 갖는 활성층 및 상기 활성층 상에서 서로 이격되어 형성된 소스전극 및 드레인전극을 포함하고 있으며, 상술한 본 발명에 따르면, 탄소나노튜브층과 유기반도체층이 적층된 구조를 갖는 활성층을 구비함으로써, 활성층 내 전하의 이동도를 향상시킬 수 있다. 탄소나노튜브, 유기반도체, 트랜지스터, 호핑, 이동도
Abstract:
A manufacturing method of organic thin film transistor is provided to prevent the electric property of device from being degraded by manufacturing the organic thin film transistor using the solution process. An active layer(17) is formed into the TIPS-pentacene. The TIPS-pentacene is formed in a substrate(11) using the drop casting method. A gate isolation layer(13) is formed into the SOG(Spin On Glass). The active layer and the gate isolation layer are formed by the solution process. The gate electrode(12) is formed on the top of the substrate. The gate electrode is formed to have the thickness of 150nm ~ 300nm range. A protective layer(18) is formed on the front side of outcome including the active layer. The gate electrode is formed of the metal material or the metal compound.
Abstract:
본 발명은 SPM(Scanning Probe Microscope) 리소그라피 방식을 사용하여 나노선을 형성하고, 이를 채널로 이용하는 나노선 트랜지스터(nanowire transistor)의 제조방법에 관한 것으로, 이를 위한 본 발명의 기판 상부에 제1도전막패턴을 형성하는 단계; 상기 제1도전막패턴을 포함하는 결과물 전면에 제1절연막을 형성하는 단계; 상기 제1도전막패턴 상부의 상기 제1절연막 상에 나노선을 이용하여 채널을 형성하는 단계; 상기 채널 양끝단과 접하도록 소스 및 드레인 전극을 형성하는 단계; 상기 채널과 상기 소스 및 드레인 전극을 포함하는 결과물 전면에 제2절연막을 형성하는 단계; 상기 제2절연막 및 제1절연막을 선택적으로 식각하여 상기 채널을 둘러싸는 게이트절연막을 형성하는 단계 및 상기 게이트절연막 상에 상기 제1도전막패턴과 연결되도록 제2도전막패턴을 형성하여 상기 채널을 둘러싸는 게이트전극을 형성하는 단계를 포함하는 나노선 트랜지스터의 제조방법을 제공한다.
Abstract:
본 발명은 SPM(Scanning Probe Microscope) 리소그라피 방식을 사용하여 나노선을 형성하고, 이를 채널로 이용하는 나노선 트랜지스터(nanowire transistor)의 제조방법에 관한 것으로, 이를 위한 본 발명의 기판 상부에 제1도전막패턴을 형성하는 단계; 상기 제1도전막패턴을 포함하는 결과물 전면에 제1절연막을 형성하는 단계; 상기 제1도전막패턴 상부의 상기 제1절연막 상에 나노선을 이용하여 채널을 형성하는 단계; 상기 채널 양끝단과 접하도록 소스 및 드레인 전극을 형성하는 단계; 상기 채널과 상기 소스 및 드레인 전극을 포함하는 결과물 전면에 제2절연막을 형성하는 단계; 상기 제2절연막 및 제1절연막을 선택적으로 식각하여 상기 채널을 둘러싸는 게이트절연막을 형성하는 단계 및 상기 게이트절연막 상에 상기 제1도전막패턴과 연결되도록 제2도전막패턴을 형성하여 상기 채널을 둘러싸는 게이트전극을 형성하는 단계를 포함하는 나노선 트랜지스터의 제조방법을 제공한다. SPM, 나노선, 프루브