-
公开(公告)号:KR101532149B1
公开(公告)日:2015-06-26
申请号:KR1020130149337
申请日:2013-12-03
Applicant: 삼성전기주식회사
CPC classification number: H01G4/008 , H01G2/06 , H01G4/012 , H01G4/12 , H01G4/232 , H01G4/30 , H01G13/00 , Y10T29/417
Abstract: 본발명의일 실시형태에의하면복수의유전체층을포함하고, 서로마주보는제1 단면및 제2 단면을갖는세라믹본체; 상기유전체층 상에형성되고상기제2 단면으로노출되는제1 절연부를포함하며상기제1 단면으로노출되는제1 내부전극; 상기유전체층을사이에두고상기제1 내부전극과대향하여배치되며, 상기제1 단면및 제2 단면으로노출되는제2 내부전극; 및상기제2 내부전극의상기제1 단면으로노출된단부에형성된제2 절연부; 를포함하는적층세라믹커패시터를제공할수 있다.
-
公开(公告)号:KR101422928B1
公开(公告)日:2014-07-24
申请号:KR1020120124200
申请日:2012-11-05
Applicant: 삼성전기주식회사
Abstract: 본 발명의 일 실시예에 따른 적층 칩 커패시터는 내부 전극과 유전체 층을 포함하는 세라믹 바디; 상기 세라믹 바디의 길이 방향의 양 단부를 덮도록 형성되는 외부 전극; 상기 유전체 층을 사이에 두고 상기 내부 전극이 대향하여 배치되어 용량이 형성되는 엑티브 층; 및 상기 엑티브 층의 두께 방향 상부 또는 하부에 형성되며, 두께 방향 하부가 두께 방향 상부보다 더 큰 두께를 가지는 상부 및 하부 커버 층;을 포함하며, 상기 세라믹 바디의 전체 두께의 1/2을 A로, 상기 하부 커버 층의 두께를 B로, 상기 엑티브 층의 전체 두께의 1/2을 C로, 상기 상부 커버 층의 두께를 D로 규정할 때, 상기 상부 커버층의 두께, D는 D≥4㎛의 범위를 만족하고, 상기 엑티브 층의 중심부가 상기 세라믹 바디의 중심부로부터 벗어난 비율, (B+C)/A는 1.063≤(B+C)/A≤1.745의 범위를 만족하며, 상기 상부 및 하부 커버 층 중 어느 하나에 밝기 또는 색상의 차이로 상기 세라믹 바디의 상하부를 식별할 수 있는 식별부가 형성될 수 있다.
Abstract translation: 根据本发明实施例的多层片式电容器包括:陶瓷体,其包括内部电极和介电层; 形成为覆盖陶瓷主体的两个纵向端部的外部电极; 一种有源层,其中内部电极彼此相对,介电层介于它们之间以形成电容; 并且其在有源层的顶部或底部的厚度方向形成,并且还具有一厚度的顶部和底部覆盖层是在比在厚度方向上的顶部的厚度方向下;二分之一的整体由A中的陶瓷体的厚度包括, D是上覆盖层的厚度,D是上覆盖层的厚度,D是上覆盖层的厚度,D是上覆盖层的厚度, 满足㎛的范围内,并且有源层的中央部满足从陶瓷体,/A≤1.745(B + C)的中央部分的比例超出所述范围/ a为1.063≤(B + C),上部和 并且下覆盖层可以设置有能够通过亮度或色差区分陶瓷体的上部和下部的识别部。
-
公开(公告)号:KR1020130036595A
公开(公告)日:2013-04-12
申请号:KR1020110100772
申请日:2011-10-04
Applicant: 삼성전기주식회사
IPC: C04B35/468 , C04B35/495 , C04B35/01 , H01G4/30
CPC classification number: C04B35/4682 , C04B2235/3208 , C04B2235/3215 , C04B2235/3217 , C04B2235/3224 , C04B2235/3225 , C04B2235/3229 , C04B2235/3236 , C04B2235/3239 , C04B2235/3241 , C04B2235/3262 , C04B2235/3267 , C04B2235/3272 , C04B2235/3275 , C04B2235/3279 , C04B2235/3281 , C04B2235/3284 , C04B2235/3418 , C04B2235/36 , C04B2235/442 , C04B2235/5445 , C04B2235/6025 , C04B2235/652 , C04B2235/656 , C04B2235/6582 , C04B2235/663 , H01G4/0085 , H01G4/1227 , H01G4/30
Abstract: PURPOSE: A dielectric composition is provided to include a first minor component, a second minor component, a third minor component, and a forth minor component in a specific ratio, thereby realizing an MLCC(Multi-Layered Ceramic Capacitor) without making a thin dielectric layer. CONSTITUTION: A dielectric composition comprises a ceramic body(110) laminated with multiple dielectric layers, an inner electrode, and an outer electrode(120a,120b). A dielectric composition comprising the dielectric layers comprises a base metal powder, a first minor component, a second minor component, a third minor component, and a forth minor component. The first minor component comprises a content(x1) of 0.01-1.0at% of carbonate or an oxide containing a transition metal to 100mole of the base metal powder. The second minor component comprises a content(y) of 0.01-3.0at% of carbonate or an oxide containing a fixed valence acceptor element to 100mole of the base metal powder. The third minor component comprises carbonate or an oxide containing a Ce element(content = z at%) and at least one rare-earth material(content = w at%). The forth minor component comprises a sintering gradient material. For 100 mole of the base metal powder, 0.01
Abstract translation: 目的:提供电介质组合物,以特定比例包括第一次要组分,第二次要组分,第三次要组分和第四次要组分,从而实现MLCC(多层陶瓷电容器)而不制备薄的电介质 层。 构成:电介质组合物包括层叠有多个电介质层的陶瓷体(110),内部电极和外部电极(120a,120b)。 包含电介质层的电介质组合物包括贱金属粉末,第一次要组分,第二次要组分,第三次要组分和第四次要组分。 第一次要组分包含0.01-1.0at%碳酸盐的含量(x1)或含有过渡金属至100摩尔贱金属粉末的氧化物。 第二次要组分包含0.01-3.0at%碳酸盐的含量(y)或含有固定价电子受体元素的氧化物至100摩尔的贱金属粉末。 第三次要组分包括碳酸盐或含有Ce元素(含量= z at%)和至少一种稀土材料(含量= w at%)的氧化物。 第四个次要组分包括烧结梯度材料。 对于100摩尔的贱金属粉末,0.01 <= z <= x1 + 4y,和0.01 <= z + w <= x1 + 4y。
-
公开(公告)号:KR1020120023509A
公开(公告)日:2012-03-13
申请号:KR1020110052282
申请日:2011-05-31
Applicant: 삼성전기주식회사
IPC: C04B35/468 , H01B3/12 , H01G4/12 , H01G4/30
CPC classification number: H01G4/008 , B32B18/00 , C04B35/4682 , C04B37/005 , C04B2235/3215 , C04B2235/3232 , C04B2235/3427 , C04B2235/404 , C04B2235/405 , C04B2235/407 , C04B2235/5445 , C04B2237/123 , C04B2237/346 , H01G4/06
Abstract: PURPOSE: A reduction-resistant dielectric composition and a ceramic electronic elements including thereof are provided to secure capacity by increasing molar ratio of base material powder. CONSTITUTION: A reduction-resistant dielectric composition comprises BaTiO3 based base material powder, 0.1-1.0 mole of transition metal oxide or carbonate based on 100 mole of the base material powder, and 0.1-3.0 mole of sintering aid including SiO2. The average particle diameter of the base material powder is 0.05-0.5micro meter. The transition metal is at least one selected from a group consisting of Mn, V, Cr, Fe, Ni, Co, Cu and Zn. A ceramic electronic component comprises a ceramic body(110) which a plurality of dielectric layers(111) are laminated, internal electrodes(130a,130b) which are formed inside the ceramic body and include non-metals, and exterior electrodes(120a,120b) which are electrically connected to the internal electrodes.
Abstract translation: 目的:提供一种还原性电介质组合物及其包括的陶瓷电子元件,以通过增加基材粉末的摩尔比来确保容量。 构成:还原性电介质组合物包含基于100摩尔基材粉末的BaTiO 3基基材料粉末,0.1-1.0摩尔过渡金属氧化物或碳酸酯,以及0.1-3.0摩尔包括SiO 2的烧结助剂。 基材粉末的平均粒径为0.05〜0.5微米。 过渡金属为选自Mn,V,Cr,Fe,Ni,Co,Cu和Zn中的至少一种。 陶瓷电子部件包括层叠多个电介质层(111)的陶瓷体(110),形成在陶瓷体的内部并且包含非金属的内部电极(130a,130b)和外部电极(120a,120b) ),其电连接到内部电极。
-
公开(公告)号:KR101761940B1
公开(公告)日:2017-07-26
申请号:KR1020120047686
申请日:2012-05-04
Applicant: 삼성전기주식회사
CPC classification number: H01G4/008 , H01G4/0085 , H01G4/30
Abstract: 본발명은유전체층과금속분말과공재를포함하는내부전극층을포함하며, 상기공재는티탄산바륨(BT) 모재 100몰%에대하여 Ca 성분을 0.5~20몰% 미만으로포함하는것을특징으로하는유전체층과내부전극층이교대로적층된구조의적층형전자부품과이의제조방법에관한것이다. 본발명에따르면, 내부전극층에공재의부성분으로 Ca 성분을첨가하여내부전극층에포함된공재성분이유전체층으로빠져나가면서생성되는계면에서의산소공공을최소화시켜, 우수한전기적특성과전극연결성을구현할수 있는적층형전자부품을제공할수 있다.
Abstract translation: 本发明是一个电介质层,其特征在于,它包括相对于所述介电层和包括含有所述金属粉末和所述公共的财产的内部电极层中的钙成分,所述公共的财产为100摩尔%钛酸钡(BT)基料的到小于0.5摩尔%至20摩尔%和 本发明涉及具有内部电极层交替堆叠的结构的多层电子元件。 根据本发明,通过使用钙成分加入到公共的财产辅助部件的内部电极层中,以尽量减少gongjaeseong分钟的接口eseoui氧空位出的介电层的或外出时产生包括在内部电极层中,可以实现优异的电特性和电极连接的多层中 可以提供电子部件。
-
公开(公告)号:KR1020150064522A
公开(公告)日:2015-06-11
申请号:KR1020130149337
申请日:2013-12-03
Applicant: 삼성전기주식회사
CPC classification number: H01G4/008 , H01G2/06 , H01G4/012 , H01G4/12 , H01G4/232 , H01G4/30 , H01G13/00 , Y10T29/417
Abstract: 본발명의일 실시형태에의하면복수의유전체층을포함하고, 서로마주보는제1 단면및 제2 단면을갖는세라믹본체; 상기유전체층 상에형성되고상기제2 단면으로노출되는제1 절연부를포함하며상기제1 단면으로노출되는제1 내부전극; 상기유전체층을사이에두고상기제1 내부전극과대향하여배치되며, 상기제1 단면및 제2 단면으로노출되는제2 내부전극; 및상기제2 내부전극의상기제1 단면으로노출된단부에형성된제2 절연부; 를포함하는적층세라믹커패시터를제공할수 있다.
Abstract translation: 根据本发明的一个实施例,提供了一种多层陶瓷电容器,其包括陶瓷体,该陶瓷体包括多个电介质层,并且包括第一横截面和彼此面对的第二截面,形成的第一内部电极 在所述电介质层上具有暴露于所述第二截面且暴露于所述第一截面的第一绝缘部,所述第二内部电极通过插入所述电介质层而配置为与所述第一内部电极相对,并且暴露于 第一和第二横截面,以及形成在暴露于第一横截面的第二内部电极的端部上的第二绝缘部分。
-
公开(公告)号:KR1020130124068A
公开(公告)日:2013-11-13
申请号:KR1020120047686
申请日:2012-05-04
Applicant: 삼성전기주식회사
CPC classification number: H01G4/008 , H01G4/0085 , H01G4/30
Abstract: The present invention includes dielectric layers and inner electrode layers including metal powder and inhibitors, more specifically, relates to a multi-layered electronic component and a manufacturing method thereof in a structure in which the dielectric layers and the inner electrode layers are arranged on the top of each other, wherein the inhibitor includes less than 0.5-20 mole% of Ca about 100 mole% of barium titanate (BT) basic material. According to the present invention, provided is the multi-layered electronic component capable of realizing excellent electrical characteristics and electrode connectivity by minimizing oxygen vacancies in an interface which is generated when inhibitor ingredients included in the inner electrode layer escape to the dielectric layer by adding the Ca as an accessory ingredient of the inhibitor to the inner electrode layer.
Abstract translation: 本发明包括电介质层和包括金属粉末和抑制剂的内部电极层,更具体地,涉及一种多层电子部件及其制造方法,其中介电层和内部电极层布置在顶部 ,其中所述抑制剂包括小于0.5-20摩尔%的Ca约100摩尔%的钛酸钡(BT)基础材料。 根据本发明,提供了能够通过使包含在内部电极层中的抑制剂成分逸出到介电层而产生的界面中的氧空位最小化来实现优异的电特性和电极连接性的多层电子部件, Ca作为内部电极层的抑制剂的辅助成分。
-
公开(公告)号:KR101179295B1
公开(公告)日:2012-09-03
申请号:KR1020110052282
申请日:2011-05-31
Applicant: 삼성전기주식회사
IPC: C04B35/468 , H01B3/12 , H01G4/12 , H01G4/30
CPC classification number: H01G4/008 , B32B18/00 , C04B35/4682 , C04B37/005 , C04B2235/3215 , C04B2235/3232 , C04B2235/3427 , C04B2235/404 , C04B2235/405 , C04B2235/407 , C04B2235/5445 , C04B2237/123 , C04B2237/346 , H01G4/06
Abstract: 본 발명은 내환원성 유전체 조성물 및 이를 포함하는 세라믹 전자 부품에 관한 것으로, 본 발명에 따른 내환원성 유전체 조성물은 BaTiO
3 계 모재 분말; 상기 모재 분말 100 몰에 대하여, 전이금속 산화물 또는 탄산염 0.1 내지 1.0몰; 및 SiO
2 를포함하는 소결 조제 0.1 내지 3.0몰을 포함하는 것으로, 본 발명에 따른 유전체 조성물을 포함하는 세라믹 전자 부품은 고용량 및 우수한 신뢰성을 가질 수 있다.-
-
公开(公告)号:KR1020140012577A
公开(公告)日:2014-02-03
申请号:KR1020120124200
申请日:2012-11-05
Applicant: 삼성전기주식회사
Abstract: A laminated chip capacitor according to one embodiment of the present invention comprises: a ceramic body including internal electrodes and dielectric layers; external electrodes formed to cover both end portions of the ceramic body in a length direction; an active layer in which the internal electrodes are disposed in an opposing manner, while having the dielectric layers interposed therebetween, to form capacitance; and upper and lower cover layers formed on upper and lower portions of the active layer in a thickness direction. When half of a thickness of the ceramic body is defined as A, a thickness of the lower cover layer is defined as B, half of a thickness of the active layer is defined as C, and a thickness of the upper cover layer is defined as D, the thickness (D) of the upper cover layer satisfies a range of D>=4 μm and a ratio (B+C)/A by which a central portion of the active layer deviates from a central portion of the ceramic body satisfies a range of 1.063
Abstract translation: 根据本发明的一个实施例的叠片式电容器包括:陶瓷体,其包括内部电极和电介质层; 形成为在长度方向上覆盖陶瓷体的两端部的外部电极; 其中内部电极以相对的方式设置在其间插入电介质层的有源层以形成电容; 以及在厚度方向上形成在有源层的上部和下部上的上和下覆盖层。 当陶瓷体的厚度的一半被定义为A时,下覆盖层的厚度被定义为B,有源层的厚度的一半被定义为C,并且将上覆盖层的厚度定义为 D,上覆盖层的厚度(D)满足D> =4μm的范围和有源层的中心部分偏离陶瓷体的中心部的比例(B + C)/ A满足 范围为1.063 <=(B + C)/ A <= 1.745。 上盖层和下盖层中的任一个可以包括通过亮度或其颜色的差异来区分陶瓷体的上部和下部的识别部分。
-
-
-
-
-
-
-
-
-