적층형 세라믹 전자부품
    2.
    发明公开
    적층형 세라믹 전자부품 有权
    多层陶瓷电子元件

    公开(公告)号:KR1020120129441A

    公开(公告)日:2012-11-28

    申请号:KR1020110047696

    申请日:2011-05-20

    Abstract: PURPOSE: A stack ceramic electronic component is provided to obtain excellent bonding between the outer electrode and the inner electrode and superior moisture resistance. CONSTITUTION: A ceramic layer and an inner electrode layer are sequently stacked on a main body(10). The outer electrode(20) is formed at one side of the main body. The first layer(21) is formed at one side of the main body to contact the inner electrode. The first layer contains a conductive metal and a first glass frit. The second layer(22) is formed at the upper part of the first layer.

    Abstract translation: 目的:提供一种堆叠陶瓷电子部件,以获得外部电极和内部电极之间的极好的接合性和优异的耐湿性。 构成:将陶瓷层和内部电极层按顺序堆叠在主体(10)上。 外电极(20)形成在主体的一侧。 第一层(21)形成在主体的一侧以与内部电极接触。 第一层包含导电金属和第一玻璃料。 第二层(22)形成在第一层的上部。

    노광 장치
    3.
    发明公开
    노광 장치 失效
    曝光装置

    公开(公告)号:KR1020100136784A

    公开(公告)日:2010-12-29

    申请号:KR1020090055070

    申请日:2009-06-19

    Abstract: PURPOSE: An exposure apparatus is provided to improve the yield and the quality of products by minimizing the diffraction of light and reducing the amount of heat generated from the apparatus. CONSTITUTION: A plurality of light emitting diodes(120) is contained in a case. The light emitting diodes directly radiate light in an ultraviolet wavelength range to the outside. A power supplying part(130) supplies power to the light emitting diodes. A controlling part controls the light emitting diodes. The radiation angle of the light emitting diodes is between 5 and 45 degrees.

    Abstract translation: 目的:提供一种曝光装置,通过最小化光的衍射和减少从该装置产生的热量来提高产品的产量和质量。 构成:多个发光二极管(120)被包含在壳体中。 发光二极管将紫外线波长范围内的光直接照射到外部。 供电部(130)向发光二极管供电。 控制部分控制发光二极管。 发光二极管的辐射角在5度和45度之间。

    외부전극용 도전성 페이스트 조성물, 이를 포함하는 적층 세라믹 커패시터 및 그 제조방법
    5.
    发明公开
    외부전극용 도전성 페이스트 조성물, 이를 포함하는 적층 세라믹 커패시터 및 그 제조방법 无效
    用于终止电极的糊状化合物和包含其的多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020120073636A

    公开(公告)日:2012-07-05

    申请号:KR1020100135457

    申请日:2010-12-27

    CPC classification number: H01B1/16 H01G4/008 Y10T29/43

    Abstract: PURPOSE: A conductive paste composition for outer electrode, a multi-layer ceramic capacitor including thereof, and a manufacturing method thereof are provided to implement elaborate fire density in thin films and to prevent generation of blister. CONSTITUTION: A conductive paste composition for outer electrode comprises 100.0 parts by weight of conductive metal powder(10) and 0.1-10 parts by weight of ceramic powder(20) which have average particle diameters of 50-500 nano meters. A multi-layer ceramic capacitor comprises a ceramic element, a plurality of internal electrodes which is formed inside the ceramic body and is respectively exposed to side of the ceramic body by turns, and an outer electrode which is formed on side of the ceramic body and is electrically connected to the inner electrode. The outer electrode is formed into a conductive paste composition.

    Abstract translation: 目的:提供一种外电极用导电性糊剂组合物,含有该多层陶瓷电容器的制造方法及其制造方法,能够实现薄膜中的复杂的火密度,防止发泡。 构成:外电极用导电性糊剂组合物含有100.0重量份的导电金属粉末(10)和0.1-10重量份的平均粒径为50-500纳米的陶瓷粉末(20)。 多层陶瓷电容器包括陶瓷元件,多个内部电极,其形成在陶瓷体内部并分别暴露于陶瓷体的侧面,外部电极形成在陶瓷体的侧面, 电连接到内电极。 外电极形成为导电糊组合物。

    커패시터 및 그의 제조 방법

    公开(公告)号:KR101933415B1

    公开(公告)日:2018-12-28

    申请号:KR1020160156561

    申请日:2016-11-23

    Inventor: 윤근정 구현희

    Abstract: 본 발명의 일 실시예는 복수의 유전층을 포함하는 바디; 기 유전층에 형성되며, 서로 대향하도록 배치되는 제1 및 제2 내부전극; 기 바디의 외측에 배치되며, 제1 전극층 및 상기 제1 전극층 상에 배치되는 제2 전극층을 포함하고, 상기 제1 및 제2 내부전극과 각각 접속하는 제1 및 제2 외부전극; 및 기 바디 중 상기 제1 및 제2 외부전극과 접하는 부분 중 적어도 일부에 배치되는 반응층;을 포함하고, 기 바디의 두께 방향 중앙부 영역에서의 상기 제1 전극층의 두께를 Ta1 및 상기 제1 내부전극 중 최외측 제1 내부전극이 위치하는 지점에서의 상기 제1 전극층의 두께를 Ta2 라 할 때, 0.8 ≤ Ta2/Ta1 ≤ 1.2 를 만족하는 커패시터를 제공한다.

    적층 세라믹 전자 부품 및 적층 세라믹 전자 부품의 실장 기판
    7.
    发明公开
    적층 세라믹 전자 부품 및 적층 세라믹 전자 부품의 실장 기판 有权
    多层陶瓷电子元件和多层陶瓷电子元件的安装基板

    公开(公告)号:KR1020180005075A

    公开(公告)日:2018-01-15

    申请号:KR1020160085037

    申请日:2016-07-05

    Abstract: 본발명은복수의유전층이적층되어형성되고, 제1 방향으로서로마주보는제1면및 제2면, 상기적층방향에평행한제2 방향으로서로마주보며상기제1면및 제2면과연결된제3면및 제4면, 제3 방향으로서로마주보며상기제1 내지제4면과연결된제5면및 제6면을갖는세라믹바디; 상기유전층을사이에두고, 상기세라믹바디의제1면및 제2면으로각각노출되는제1 및제2 내부전극; 상기세라믹바디의제1면및 제2면에배치되며, 상기제1 및제2 내부전극과각각연결되는제1 및제2 외부전극; 상기세라믹바디의제3면및 제4면에배치되며, 상기제1 및제2 외부전극과각각연결되고, 상기제1 및제2 외부전극의두께보다얇은두께를가지는제1 및제2 도전성박막; 및상기제1 및제2 외부전극상에배치된제1 및제2 솔더방지막;을포함하는적층세라믹전자부품에관한것이다.

    Abstract translation: 形成本发明的层叠的多个电介质层中,彼此面对的在第一方向上,所述第一表面和第二表面,在平行彼此面对的第二方向连接到所述第一侧的层叠方向和第二侧 陶瓷体,其具有沿第三方向彼此相对的第三表面和第四表面,并且具有连接到所述第一至第四表面的第五表面和第六表面; 第一内部电极和第二内部电极,通过陶瓷主体的第一表面和第二表面暴露,介电层插入其间; 第一和第二外部电极,其分别设置在陶瓷主体的第一和第二表面上并分别连接到第一和第二内部电极; 陶瓷设置在第三表面和主体,第一mitje 2分别连接到外部电极,前两个mitje第一mitje的第四表面的第二导电性薄膜的厚度大于所述外部电极的厚度薄上; 以及设置在第一和第二外部电极上的第一和第二防焊膜。

    외부전극용 도전성 페이스트 조성물, 이를 포함하는 적층 세라믹 커패시터 및 그 제조방법
    8.
    发明公开
    외부전극용 도전성 페이스트 조성물, 이를 포함하는 적층 세라믹 커패시터 및 그 제조방법 无效
    用于终止电极的糊状化合物和包含其的多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020120068622A

    公开(公告)日:2012-06-27

    申请号:KR1020100130318

    申请日:2010-12-17

    CPC classification number: H01G4/2325 H01B1/16 H01G4/30

    Abstract: PURPOSE: A conductive paste composition for external electrode is provided to improve chip reliability and to prevent the penetration of plating liquid by comprising glass frit composition with improved corrosion resistance against tin plating solution. CONSTITUTION: A conductive paste composition for external electrode comprises conductive metal powder, and glass frit composed to aSiO_2-bB_2O_3-cAl_2O_3-dTM_xO_y-eR^1_2O-fR^2O. In here, TM is a transition metal selected from zinc, titanium, copper, vanadium, manganese, iron, and nickel. R^1 is selected from lithium, sodium, and potassium, and R^2 is selected from magnesium, potassium, strontium, and barium, and x,y>0, a is 15-80, b is 15-45, c is 1-10, d is 1-50, e is 2-30, and f is respectively selected to satisfy a+b+c+d+e+f=100(mol%) within the range of 5-40(mol%).

    Abstract translation: 目的:提供一种用于外部电极的导电糊剂组合物,以提高芯片的可靠性,并且通过包含对镀锡溶液具有改善的耐腐蚀性的玻璃料组合物来防止电镀液渗透。 构成:用于外部电极的导电糊剂组合物包括导电金属粉末和由SiO 2-b B 2 O 3 -cAl 2 O 3-d TM_xO_y-eR 1 1 O 2 -F 2 O 2组成的玻璃料。 在这里,TM是选自锌,钛,铜,钒,锰,铁和镍的过渡金属。 R ^ 1选自锂,钠和钾,R ^ 2选自镁,钾,锶和钡,x,y> 0,a为15-80,b为15-45,c为 1-10,d为1-50,e为2-30,f分别选择为满足+ b + c + d + e + f = 100(摩尔%),范围为5-40(摩尔% )。

Patent Agency Ranking