Abstract:
통계예측모델을 이용하여 트레이닝에 소요되는 시간을 감축시키는 메모리 장치 트레이닝 방법을 포함하는 전자 기기가 제공된다. 상기 전자 기기는 데이터가 저장되는 메모리 장치, 메모리 장치에 대한 제1 트레이닝 파라미터에 대응하고 메모리 장치의 전압을 달리하여 모델링된 제1 통계예측모델과, 메모리 장치에 대한 제2 트레이닝 파라미터에 대응하고 메모리 장치의 온도를 달리하여 모델링된 제2 통계예측모델이 저장된 펌웨어를 포함하는 비휘발성 저장 장치 및 메모리 장치를 제어하는 메모리 컨트롤러를 포함하되, 펌웨어는 제1 통계예측모델을 메모리 장치의 전압 특성을 반영하는 제1 조정 통계예측모델로 조정하는 제1 트레이닝을 수행하고, 제2 통계예측모델을 메모리 장치의 온도 특성을 반영하는 제2 조정 통계예측모델로 조정하는 제2 트레이닝을 수행하고, 메모리 컨트롤러는, 제1 조정 통계예측모델의 제1 조정 트레이닝 파라미터와, 제2 조정 통계예측모델의 제2 조정 트레이닝 파라미터를 메모리 장치에 맵핑한다.
Abstract:
휘발성 메모리 장치의 리페어 제어 방법은, 휘발성 메모리 장치의 노말 동작을 위한 노말 동작 조건보다 에러 발생 확률이 증가하도록 테스트 동작 조건을 설정하는 단계, 상기 휘발성 메모리 장치에 포함되는 메모리 셀 어레이의 적어도 일부에 해당하는 테스트 대상 영역에 대하여 테스트 모드를 설정하는 단계, 상기 테스트 모드 동안에 상기 테스트 동작 조건에 기초하여 상기 테스트 대상 영역에 저장된 데이터의 에러들의 위치 정보를 검출하기 위한 테스트 동작을 수행하는 단계 및 상기 위치 정보에 기초하여 상기 휘발성 메모리 장치에 대한 런타임 리페어 동작을 수행하는 단계를 포함한다. 휘발성 메모리 장치의 구동 중에 발생하는 에러를 효율적으로 관리하여 휘발성 메모리 장치의 불량을 예방함으로써 휘발성 메모리 장치 및 이를 포함하는 스토리지 장치의 성능 및 수명을 향상시킬 수 있다.
Abstract:
메모리 컨트롤러, 스토리지 장치 및 스토리지 장치의 동작 방법이 개시된다. 본 개시의 기술적 사상에 따른 스토리지 장치는 비휘발성 메모리, 휘발성 메모리, 및 비휘발성 메모리 및 휘발성 메모리를 제어하고 메모리 리바이벌(revival) 펌웨어를 저장하는 메모리 컨트롤러를 포함하고, 스토리지 장치의 동작 중 비휘발성 메모리 및 휘발성 메모리 중 적어도 하나에 대해 진행성 불량(progressive defect)이 발생한 경우, 메모리 컨트롤러는 메모리 리바이벌 펌웨어를 실행함으로써 진행성 불량이 발생한 불량 메모리에 대해 리페어(repair) 동작을 수행한다.
Abstract:
반도체 메모리 장치는 메모리 셀 어레이, 에러 정정 코드(error correction code; 이하 ‘ECC’) 엔진, 상기 메모리 셀 어레이와 상기 ECC 엔진에 연결되는 입출력 게이팅 회로, 에러 정보 레지스터 및 제어 로직 회로를 포함한다. 상기 메모리 셀 어레이는 각각이 복수의 휘발성 메모리 셀들을 포함하는 복수의 메모리 셀 로우들을 구비한다. 상기 제어 로직 회로는 외부의 메모리 컨트롤러부터의 커맨드 및 어드레스에 기초하여 상기 ECC 엔진, 상기 입출력 게이팅 회로 및 상기 에러 정보 레지스터를 제어한다. 상기 입출력 게이팅 회로는 상기 복수의 메모리 셀 로우들에 대한 주기적인 리프레쉬 동작 시 감지되는 감지 데이터를 상기 ECC 엔진에 제공하고, 상기 ECC 엔진은 상기 감지 데이터에 대하여 ECC 디코딩을 수행하여 정정 가능한 에러가 검출되는 경우, 에러 발생 신호를 상기 제어 로직 회로에 제공한다. 상기 제어 로직 회로는 상기 에러 발생 신호에 기초하여 상기 정정 가능한 에러의 위치 정보를 누적하여 상기 에러 정보 레지스터에 저장한다.
Abstract:
A method for operating a nonvolatile memory device includes the steps of: receiving a command sequence; detecting whether the inputted command sequence accompanies an impedance correction operation; and simultaneously performing the impedance correction operation and an operation corresponding to the inputted command sequence if the inputted command sequence accompanies the impedance correction operation.
Abstract:
PURPOSE: A decoder, an operating method thereof, and apparatuses having the same are provided to prevent power consumption by controlling a frequency of a clock signal provided to a chien search block according to information about the highest degree term of an error locator polynomial. CONSTITUTION: A frequency control logic(62) determines a frequency of a clock signal for being generated from a clock oscillator. The frequency control logic generates frequency information, in other word, information for the frequency of the clock signal generated from the clock oscillator. An oscillator trimming logic(64) receives the frequency information outputted from the frequency control logic. The oscillator trimming logic generates a control signal for controlling the operation of the clock oscillator according to the frequency information received. A frequency DB(66) stores the information about the number of errors and the information about the frequency of the clock signal in a frequency mapping table.