KR20210026353A - Method of memory device training and electronic devices and electronic systems including the method

    公开(公告)号:KR20210026353A

    公开(公告)日:2021-03-10

    申请号:KR1020190107008A

    申请日:2019-08-30

    Abstract: 통계예측모델을 이용하여 트레이닝에 소요되는 시간을 감축시키는 메모리 장치 트레이닝 방법을 포함하는 전자 기기가 제공된다. 상기 전자 기기는 데이터가 저장되는 메모리 장치, 메모리 장치에 대한 제1 트레이닝 파라미터에 대응하고 메모리 장치의 전압을 달리하여 모델링된 제1 통계예측모델과, 메모리 장치에 대한 제2 트레이닝 파라미터에 대응하고 메모리 장치의 온도를 달리하여 모델링된 제2 통계예측모델이 저장된 펌웨어를 포함하는 비휘발성 저장 장치 및 메모리 장치를 제어하는 메모리 컨트롤러를 포함하되, 펌웨어는 제1 통계예측모델을 메모리 장치의 전압 특성을 반영하는 제1 조정 통계예측모델로 조정하는 제1 트레이닝을 수행하고, 제2 통계예측모델을 메모리 장치의 온도 특성을 반영하는 제2 조정 통계예측모델로 조정하는 제2 트레이닝을 수행하고, 메모리 컨트롤러는, 제1 조정 통계예측모델의 제1 조정 트레이닝 파라미터와, 제2 조정 통계예측모델의 제2 조정 트레이닝 파라미터를 메모리 장치에 맵핑한다.

    KR20210026487A - Method of controlling repair of volatile memory device and storage device performing the same

    公开(公告)号:KR20210026487A

    公开(公告)日:2021-03-10

    申请号:KR1020190107343A

    申请日:2019-08-30

    Abstract: 휘발성 메모리 장치의 리페어 제어 방법은, 휘발성 메모리 장치의 노말 동작을 위한 노말 동작 조건보다 에러 발생 확률이 증가하도록 테스트 동작 조건을 설정하는 단계, 상기 휘발성 메모리 장치에 포함되는 메모리 셀 어레이의 적어도 일부에 해당하는 테스트 대상 영역에 대하여 테스트 모드를 설정하는 단계, 상기 테스트 모드 동안에 상기 테스트 동작 조건에 기초하여 상기 테스트 대상 영역에 저장된 데이터의 에러들의 위치 정보를 검출하기 위한 테스트 동작을 수행하는 단계 및 상기 위치 정보에 기초하여 상기 휘발성 메모리 장치에 대한 런타임 리페어 동작을 수행하는 단계를 포함한다. 휘발성 메모리 장치의 구동 중에 발생하는 에러를 효율적으로 관리하여 휘발성 메모리 장치의 불량을 예방함으로써 휘발성 메모리 장치 및 이를 포함하는 스토리지 장치의 성능 및 수명을 향상시킬 수 있다.

    KR20210026201A - Semiconductor memory devices, memory systems including the same and methods of controlling repair of the same

    公开(公告)号:KR20210026201A

    公开(公告)日:2021-03-10

    申请号:KR1020190106655A

    申请日:2019-08-29

    Abstract: 반도체 메모리 장치는 메모리 셀 어레이, 에러 정정 코드(error correction code; 이하 ‘ECC’) 엔진, 상기 메모리 셀 어레이와 상기 ECC 엔진에 연결되는 입출력 게이팅 회로, 에러 정보 레지스터 및 제어 로직 회로를 포함한다. 상기 메모리 셀 어레이는 각각이 복수의 휘발성 메모리 셀들을 포함하는 복수의 메모리 셀 로우들을 구비한다. 상기 제어 로직 회로는 외부의 메모리 컨트롤러부터의 커맨드 및 어드레스에 기초하여 상기 ECC 엔진, 상기 입출력 게이팅 회로 및 상기 에러 정보 레지스터를 제어한다. 상기 입출력 게이팅 회로는 상기 복수의 메모리 셀 로우들에 대한 주기적인 리프레쉬 동작 시 감지되는 감지 데이터를 상기 ECC 엔진에 제공하고, 상기 ECC 엔진은 상기 감지 데이터에 대하여 ECC 디코딩을 수행하여 정정 가능한 에러가 검출되는 경우, 에러 발생 신호를 상기 제어 로직 회로에 제공한다. 상기 제어 로직 회로는 상기 에러 발생 신호에 기초하여 상기 정정 가능한 에러의 위치 정보를 누적하여 상기 에러 정보 레지스터에 저장한다.

    스토리지 컨트롤러의 동작 방법 및 상기 스토리지 컨트롤러를 포함하는 데이터 저장 장치의 동작 방법
    5.
    发明公开
    스토리지 컨트롤러의 동작 방법 및 상기 스토리지 컨트롤러를 포함하는 데이터 저장 장치의 동작 방법 审中-实审
    操作存储控制器的方法和操作包括存储控制器的数据存储设备的方法

    公开(公告)号:KR1020170061431A

    公开(公告)日:2017-06-05

    申请号:KR1020150166440

    申请日:2015-11-26

    Inventor: 김동

    Abstract: 데이터저장장치에포함되고메인메모리를초기화할수 있는스토리지컨트롤러의동작방법은상기스토리지컨트롤러의 CPU가상기데이터저장장치의상기메인메모리의초기화를지시하는지시신호를제1메모리초기화장치로전송하는단계, 상기제1메모리초기화장치의레지스터가상기지시신호에대응하는선택신호를출력하는단계, 및상기선택신호에응답하여상기제1메모리초기화장치가상기메인메모리를초기화하는단계를포함한다.

    Abstract translation: 一种操作包括在数据存储装置中的存储控制器并初始化主存储器的方法包括:向第一存储器初始化装置发送指令信号以初始化存储控制器的CPU虚拟数据存储装置的主存储器, 第一存储器初始化设备的寄存器输出对应于指令信号的选择信号,并且第一存储器初始化设备响应于选择信号初始化主存储器。

    스토리지 장치
    7.
    发明公开
    스토리지 장치 审中-实审
    储存设备

    公开(公告)号:KR1020170005232A

    公开(公告)日:2017-01-12

    申请号:KR1020150094142

    申请日:2015-07-01

    CPC classification number: G06F3/0611 G06F3/0635 G06F3/0659 G06F3/067

    Abstract: 본발명은스토리지장치에관한것이다. 본발명의스토리지장치는, 스토리지클러스터들, 그리고외부의호스트장치로부터커맨드및 어드레스를수신하고, 수신된어드레스에따라스토리지클러스터들중 하나의스토리지클러스터를선택하고, 그리고수신된커맨드및 어드레스를선택된스토리지클러스터로전송하도록구성되는컨트롤러를포함한다. 컨트롤러는스토리지클러스터들각각이속한구역의온도에따라스토리지클러스터들을정상스토리지클러스터들및 느린스토리지클러스터들로제어하도록구성된다.

    Abstract translation: 提供存储设备。 存储设备包括存储集群和控制器。 控制器从外部主机设备接收命令和地址,根据接收到的地址选择存储簇,并将接收到的命令和接收到的地址发送给选定的存储簇。 控制器根据存储集群所属的区域的温度将存储集群控制为普通存储集群和慢存储集群。

    불 휘발성 메모리 장치 및 그것을 포함한 메모리 시스템
    8.
    发明公开
    불 휘발성 메모리 장치 및 그것을 포함한 메모리 시스템 审中-实审
    非易失性存储器件和包括其的存储器系统

    公开(公告)号:KR1020140088426A

    公开(公告)日:2014-07-10

    申请号:KR1020130000288

    申请日:2013-01-02

    Inventor: 김동 장순복

    Abstract: A method for operating a nonvolatile memory device includes the steps of: receiving a command sequence; detecting whether the inputted command sequence accompanies an impedance correction operation; and simultaneously performing the impedance correction operation and an operation corresponding to the inputted command sequence if the inputted command sequence accompanies the impedance correction operation.

    Abstract translation: 一种用于操作非易失性存储器件的方法包括以下步骤:接收命令序列; 检测输入的命令序列是否伴随阻抗校正操作; 并且如果输入的命令序列伴随着阻抗校正操作,则同时执行阻抗校正操作和与输入的命令序列相对应的操作。

    디코더, 이의 동작방법, 및 이를 포함하는 장치들
    9.
    发明公开
    디코더, 이의 동작방법, 및 이를 포함하는 장치들 有权
    解码器,其操作方法,以及具有该装置的装置

    公开(公告)号:KR1020120029154A

    公开(公告)日:2012-03-26

    申请号:KR1020100091068

    申请日:2010-09-16

    Abstract: PURPOSE: A decoder, an operating method thereof, and apparatuses having the same are provided to prevent power consumption by controlling a frequency of a clock signal provided to a chien search block according to information about the highest degree term of an error locator polynomial. CONSTITUTION: A frequency control logic(62) determines a frequency of a clock signal for being generated from a clock oscillator. The frequency control logic generates frequency information, in other word, information for the frequency of the clock signal generated from the clock oscillator. An oscillator trimming logic(64) receives the frequency information outputted from the frequency control logic. The oscillator trimming logic generates a control signal for controlling the operation of the clock oscillator according to the frequency information received. A frequency DB(66) stores the information about the number of errors and the information about the frequency of the clock signal in a frequency mapping table.

    Abstract translation: 目的:提供一种解码器及其操作方法,以及具有该解码器及其操作方法的装置,以通过根据关于误差定位多项式的最高度项的信息来控制提供给搜索块的时钟信号的频率来防止功耗。 构成:频率控制逻辑(62)确定从时钟振荡器产生的时钟信号的频率。 频率控制逻辑产生频率信息,换句话说,产生从时钟振荡器产生的时钟信号的频率的信息。 振荡器调整逻辑(64)接收从频率控制逻辑输出的频率信息。 振荡器调整逻辑根据所接收的频率信息产生用于控制时钟振荡器的操作的控制信号。 频率DB(66)将关于错误数量的信息和关于时钟信号的频率的信息存储在频率映射表中。

    디코더, 이의 동작방법, 및 이를 포함하는 장치들
    10.
    发明授权
    디코더, 이의 동작방법, 및 이를 포함하는 장치들 有权
    操作其的解码器方法和具有该解码器的装置

    公开(公告)号:KR101678917B1

    公开(公告)日:2016-11-24

    申请号:KR1020100091068

    申请日:2010-09-16

    Abstract: 디코더의동작방법이개시된다. 상기동작방법은입력코드워드들로부터신드롬값들을계산하는단계, 계산된상기신드롬값들을이용하여상기코드워드들에대한에러위치다항식을생성하는단계, 생성된상기에러위치다항식을이용하여상기코드워드들의에러개수를결정하는단계, 결정된상기에러개수에따라치엔서치블록에공급할클락신호의주파수를결정하는단계, 및결정된상기주파수를가지는클락신호를상기치엔서치블록에공급하는단계를포함한다.

    Abstract translation: 公开了解码器,解码方法及其实现方法。 在一个示例中,该方法包括从输入码字计算校正子值,使用校正子值生成关于码字的误差位置多项式,使用误差位置多项式确定码字中的误差计数,以及响应于 在码字中确定的错误计数。 在一个示例中,可以基于错误计数来确定要提供给搜索电路的时钟信号的频率,并且可以向诸如Chien搜索电路的搜索电路提供具有确定的频率的时钟信号。

Patent Agency Ranking