Abstract:
클록 기반 소프트 스타트 회로는 DC-DC 컨버터의 전원투입 초기에 발생되는 돌입전류를 억제하기 위하여 소프트 스타트 기준전압을 발생하기 위한 것으로 타임 설정부와 램프 회로부를 포함한다. 타임 설정부는 클록신호에 응답하여 소프트 스타트 타임을 설정한다. 렘프 회로부는 타임 설정부에서 설정된 시간동안 베이스 레벨에서 기준전압레벨까지 업 또는 다운되는 소프트 스타트 기준전압을 발생한다. 따라서 클록기반 소프트 스타트 회로는 모든 DC-DC 컨버터에 적용이 가능하며 선형 슬로프의 소프트 스타트가 가능하다.
Abstract:
A multiphase generator and a mixer having the same are provided to prevent a change of phase values of output nodes by coupling output nodes of dividers with each other. A multiphase generator includes a first divider(321), a second divider(322), and a plurality of coupling nodes. The first divider includes a plurality of first output nodes for outputting a plurality of first phase outputs. The second divider includes a plurality of second output nodes corresponding to the first output nodes of the first divider, in order to output a plurality of second phase outputs. The first output nodes and the second output nodes include a plurality of coupling nodes to be coupled with each other. A predetermined phase difference is generated between the first phase outputs of the first divider and the second phase outputs of the second divider.
Abstract:
전류증폭결합기를 구비한 선형 혼합기회로가 개시된다. 본 발명에 따르면, 고주파개방부하(RF open load) 및 개선된 전류 증폭 결합기를 이용하여 선형성이 우수한 혼합기(mixer) 회로를 개시한다. 이에 의하여 종래 혼합기 회로의 전압-전류 변환단 및 전류-전압 변환단을 없애고 고주파개방부하와 전류 증폭 결합기를 같이 사용하여 신호를 전류 형태로 그대로 전달함으로써 전압-전류 변환단 및 전류-전압 변환단에 의한 비선형성을 없애고, 고주파개방부하를 사용하여 증폭단과 스위칭 단의 바이어스 전류를 분리하며, 인덕터와 커패시턴스의 조합 등에 의한 고주파개방부하에 의해 영상주파수를 필터링할 수 있다는 점이다. 혼합기, mixer, 국부발진기, 전류미러, v-npn, 주파수변환스위치부
Abstract:
PURPOSE: An integrated circuit device for clock-based soft start circuit and power management is provided to control output current through a ramp-up or ramp-down control, thereby preventing a chip size from being increased. CONSTITUTION: A time setting part(132) responds to a clock signal. The time setting part sets a soft start time. A ramp circuit part(134) generates a soft start reference voltage. A counter(132b) counts the soft start time. A soft start termination device blocks a clock signal supplied to the counter.
Abstract:
A variable inductor and a wideband voltage controlled oscillator are provided to reduce a size of the variable inductor by arranging a first conductive line and a second conductive line on the same plane. A variable inductor(100) includes a first conductor(110), a second conductor(120), a switch(130) and a substrate. An AC signal is applied to the first conductor. The first conductor is formed with a polygon, circle or multiple spiral shape. The second conductor is formed with a loop shape. If the AC signal is applied to the first conductor, the second conductor generates the induction current. The second conductor is arranged on the same plane as the first conductor. The switch switches the loop connection state of the second conductor according to the external control signal and controls the inductance of the first conductor. The substrate supports the first conductor and the second conductor.
Abstract:
An apparatus for measuring an azimuth using phase difference and a method thereof are provided to measure an accurate azimuth of a target by detecting phase difference between two impulse positioning signals. A positioning signal receiver part receives a first impulse positioning signal and a second impulse positioning signal from a first point and a second point. A phase difference detection part(320) detects phase difference between the first impulse positioning signal and the second impulse positioning signal. An azimuth calculation part measures an azimuth of a target on the basis of the phase difference of the two detected positioning signals.
Abstract:
전압제어 발진기의 입력전압 보정방법 및 그 장치가 개시된다. 본 발명에 따른 전압제어 발진기의 입력전압 보정방법은, 신호위상이 동기화되는 락 탐색 시간을 설정하는 단계, 락 탐색 전압구간을 설정하는 단계, 일정 간격에 따른 출력 주파수값들을 설정하는 단계, 상기 각 출력 주파수값에서의 락을 위해 필요한 전압제어발진기내의 커패시터 뱅크상의 커패시터 연결상태를 확인하는 단계, 상기 각 출력 주파수값에서의 상기 커패시터의 각 연결상태정보를 저장하는 단계 및 채널변경에 따라 상기 출력주파수값 중 하나의 출력주파수값이 결정되면, 채널변경에 따른 출력주파수값에 대응되는 연결상태정보에 따라 상기 커패시터 연결상태를 설정하는 단계를 포함한다. 바람직하게는 상기 커패시터 뱅크는, 커패시턴스가 서로 다른 일정 개수의 커패시터의 병렬 연결구조를 포함하며, 상기 커패시터에는 각각 스위치가 직렬연결된다. 본 발명에 따르면, 전압제어 발진기의 입력전압 보정에 있어서의 지연시간을 단축시키는 효과가 있다. 락 검출, 디지털 인터페이스, 전압제어 발진기, 입력전압 보정, 커패시터 뱅크, 저장부
Abstract:
전압제어 발진기의 입력전압 보정방법 및 그 장치가 개시된다. 본 발명에 따른 전압제어 발진기의 입력전압 보정방법은, 신호위상이 동기화되는 락 탐색 시간을 설정하는 단계, 락 탐색 전압구간을 설정하는 단계, 일정 간격에 따른 출력 주파수값들을 설정하는 단계, 상기 각 출력 주파수값에서의 락을 위해 필요한 전압제어발진기내의 커패시터 뱅크상의 커패시터 연결상태를 확인하는 단계, 상기 각 출력 주파수값에서의 상기 커패시터의 각 연결상태정보를 저장하는 단계 및 채널변경에 따라 상기 출력주파수값 중 하나의 출력주파수값이 결정되면, 채널변경에 따른 출력주파수값에 대응되는 연결상태정보에 따라 상기 커패시터 연결상태를 설정하는 단계를 포함한다. 바람직하게는 상기 커패시터 뱅크는, 커패시턴스가 서로 다른 일정 개수의 커패시터의 병렬 연결구조를 포함하며, 상기 커패시터에는 각각 스위치가 직렬연결된다. 본 발명에 따르면, 전압제어 발진기의 입력전압 보정에 있어서의 지연시간을 단축시키는 효과가 있다. 락 검출, 디지털 인터페이스, 전압제어 발진기, 입력전압 보정, 커패시터 뱅크, 저장부
Abstract:
MIM 커패시터가 개시된다. 본 MIM 커패시터는, 기판, 기판 상에서 하부전극, 유전층, 및, 상부전극이 차례로 적층된 구조로 제작된 커패시터부, 및, 커패시터부의 하부전극 및 기판 사이에 위치하며, 소정의 그라운드 단자와 연결된 그라운드 실드층을 포함한다. 이 경우, 그라운드 실드층은 메탈층이나 폴리층으로 구현될 수 있으며, 또는, 3가나 5가 불순물로 도핑된 도핑층으로 구현될 수도 있다. 또한, 그라운드 실드층은 소정 형태로 패터닝된 막형태가 될 수도 있다. 이에 따라, 기판에 의한 영향을 최소화할 수 있게 된다. MIM 커패시터, 그라운드 실드층, 그라운드 단자, 기판
Abstract:
본 발명은 집적인덕터들을 포함한 집적회로에 관한 것이다. 본 발명에 따른 를 집적회로는 적어도 한 쌍의 트랜지스터들과, 적어도 한 쌍의 트랜지스터들에 각각 연결되며 평면상에서 나선형을 이루고 대칭되게 형성되는 한 쌍의 인덕터들로 이루어진 적어도 하나의 인덕터그룹을 포함하고, 외부로부터 적어도 한 쌍의 트랜지스터들에 인가되는 차동신호에 따라 적어도 하나의 인덕터그룹의 인덕터들에서 흐르는 전류들에 의해서 발생하는 자속들의 방향이 서로 보강되는 방향으로 형성된다. 이에 의해, 인덕터들이 서로 양(positive)의 자기결합을 이루게 됨으로써 높은 인덕턴스 및 양호도를 가질 수 있다. 인덕터, 양호도, 인덕턴스, 차동신호, 집적회로