Abstract:
PURPOSE: An image forming apparatus and resource saving mode control method thereof are provided to reduce the consumption of resource that is used for an image forming apparatus and to increase the convenience of a user. CONSTITUTION: A communication interface unit(110) communicates with an external device. An input unit(120) selects text data. An output option applied to the selected text data is selected. A display unit(130) displays one or more recommendation option for resources saving. An output unit(160) outputs the text data according to the selected recommendation option. A control unit(150) controls a resource saving setting value according to an output option.
Abstract:
PURPOSE: An image forming apparatus and a display method for enlarging a target area thereof are provided to conveniently move a target region by using a navigation button and enlarging/displaying a menu as a target region in order to improve the user convenience. CONSTITUTION: A display unit(120) displays a menu list of an image forming apparatus, and a user input unit(110) includes a touch screen displayed on the display unit. A target zooming function sets the menu of the menu list as a target area. If the target zooming function is selected through the user input unit, a control unit(160) enlarges and displays a menu corresponding to the target region. The control unit moves/displays the enlarged target region according to the selection of the user.
Abstract:
A variable inductor and a wideband voltage controlled oscillator are provided to reduce a size of the variable inductor by arranging a first conductive line and a second conductive line on the same plane. A variable inductor(100) includes a first conductor(110), a second conductor(120), a switch(130) and a substrate. An AC signal is applied to the first conductor. The first conductor is formed with a polygon, circle or multiple spiral shape. The second conductor is formed with a loop shape. If the AC signal is applied to the first conductor, the second conductor generates the induction current. The second conductor is arranged on the same plane as the first conductor. The switch switches the loop connection state of the second conductor according to the external control signal and controls the inductance of the first conductor. The substrate supports the first conductor and the second conductor.
Abstract:
본 발명은 회로소자의 공정 산포 및 온도 산포를 집적회로 내에서 자동으로 보정할 수 있는 회로 및 방법에 관한 것이다. 본 발명에 따른 복수개의 회로소자로 구성된 집적회로는, 상기 복수개의 회로소자 중에서 산포 보정대상 회로소자와 동일한 소자값 및 산포를 가지는 복수개의 테스트 회로소자와, 상기 보정대상 회로소자보다 산포가 작은 적어도 하나의 기준 회로소자로 이루어진 테스트 회로부와, 상기 테스트 회로부에서 검출되는 소정의 제1 신호 및 제2 신호의 크기 차를 구하는 비교부 및, 상기 비교부에서 구해진 상기 제1 신호와 제2 신호의 크기 차에 따라 상기 검출대상 회로소자의 산포를 보정하는 보상부를 포함한다. 이에 의해, 회로소자의 공정 산포 및 온도 산포를 소자 자체에 대해서 검출하여 보다 정확한 산포 보정을 할 수 있으며, 산포 보정이 집적회로 내에서 수행되기 때문에 산포 보정에 소요되는 시간을 단축할 수 있다. 산포, 보정, 집적회로, 온도, 공정
Abstract:
전압제어 발진기의 입력전압 보정방법 및 그 장치가 개시된다. 본 발명에 따른 전압제어 발진기의 입력전압 보정방법은, 신호위상이 동기화되는 락 탐색 시간을 설정하는 단계, 락 탐색 전압구간을 설정하는 단계, 일정 간격에 따른 출력 주파수값들을 설정하는 단계, 상기 각 출력 주파수값에서의 락을 위해 필요한 전압제어발진기내의 커패시터 뱅크상의 커패시터 연결상태를 확인하는 단계, 상기 각 출력 주파수값에서의 상기 커패시터의 각 연결상태정보를 저장하는 단계 및 채널변경에 따라 상기 출력주파수값 중 하나의 출력주파수값이 결정되면, 채널변경에 따른 출력주파수값에 대응되는 연결상태정보에 따라 상기 커패시터 연결상태를 설정하는 단계를 포함한다. 바람직하게는 상기 커패시터 뱅크는, 커패시턴스가 서로 다른 일정 개수의 커패시터의 병렬 연결구조를 포함하며, 상기 커패시터에는 각각 스위치가 직렬연결된다. 본 발명에 따르면, 전압제어 발진기의 입력전압 보정에 있어서의 지연시간을 단축시키는 효과가 있다. 락 검출, 디지털 인터페이스, 전압제어 발진기, 입력전압 보정, 커패시터 뱅크, 저장부
Abstract:
전압제어 발진기의 입력전압 보정방법 및 그 장치가 개시된다. 본 발명에 따른 전압제어 발진기의 입력전압 보정방법은, 신호위상이 동기화되는 락 탐색 시간을 설정하는 단계, 락 탐색 전압구간을 설정하는 단계, 일정 간격에 따른 출력 주파수값들을 설정하는 단계, 상기 각 출력 주파수값에서의 락을 위해 필요한 전압제어발진기내의 커패시터 뱅크상의 커패시터 연결상태를 확인하는 단계, 상기 각 출력 주파수값에서의 상기 커패시터의 각 연결상태정보를 저장하는 단계 및 채널변경에 따라 상기 출력주파수값 중 하나의 출력주파수값이 결정되면, 채널변경에 따른 출력주파수값에 대응되는 연결상태정보에 따라 상기 커패시터 연결상태를 설정하는 단계를 포함한다. 바람직하게는 상기 커패시터 뱅크는, 커패시턴스가 서로 다른 일정 개수의 커패시터의 병렬 연결구조를 포함하며, 상기 커패시터에는 각각 스위치가 직렬연결된다. 본 발명에 따르면, 전압제어 발진기의 입력전압 보정에 있어서의 지연시간을 단축시키는 효과가 있다. 락 검출, 디지털 인터페이스, 전압제어 발진기, 입력전압 보정, 커패시터 뱅크, 저장부
Abstract:
위상 노이즈를 감소시킬 수 있는 씨모스 전압제어 발진기가 개시된다. 본 발명에 따른 CMOS 전압제어 발진기는 전압전원이 공급되고, 노드P 및 노드N을 포함하며, 주파수를 발진시키는 LC탱크부, 제1 NMOS FET 및 제2 NMOS FET을 포함하며, 네가티브 저항을 갖고 LC탱크부의 발진을 유지시키는 네가티브 저항부, 제1커패시터 및 제2커패시터를 포함하며, 전압전원의 DC전압 성분을 제거하는 DC블락부, 제1저항 및 제2저항을 포함하며, DC블락부를 통과한 AC전압성분이 제1 NMOS FET 및 제2NMOS FET의 게이트에 인가되게 하는 AC블락부, 제3 NMOS FET 및 제4 NMOS FET을 포함하며, 제1저항과 제3 NMOS FET의 게이트가 연결되고, 제2저항과 제4 NMOS FET의 게이트가 연결되며, 제3 NMOS FET의 드레인 및 게이트가 기준 전압부와 연결되며, 전압제어 발진기에 대칭적으로 전류를 흐르게 하는 제1 커런트 미러, 및 제3 NMOS FET의 드레인 및 게이트에 DC전압을 인가하여 상기 제1 커런트 미러에 전압을 공급하는 기준전압부를 포함한다. 이에 의해 전압제어 발진기의 위상 노이즈를 감소시킬 수 있다. 위상 노이즈, 씨모스 전압제어 발진기, DC블락, AC블락, 커런트 미러
Abstract:
MIM 커패시터가 개시된다. 본 MIM 커패시터는, 기판, 기판 상에서 하부전극, 유전층, 및, 상부전극이 차례로 적층된 구조로 제작된 커패시터부, 및, 커패시터부의 하부전극 및 기판 사이에 위치하며, 소정의 그라운드 단자와 연결된 그라운드 실드층을 포함한다. 이 경우, 그라운드 실드층은 메탈층이나 폴리층으로 구현될 수 있으며, 또는, 3가나 5가 불순물로 도핑된 도핑층으로 구현될 수도 있다. 또한, 그라운드 실드층은 소정 형태로 패터닝된 막형태가 될 수도 있다. 이에 따라, 기판에 의한 영향을 최소화할 수 있게 된다. MIM 커패시터, 그라운드 실드층, 그라운드 단자, 기판
Abstract:
본 발명은 집적인덕터들을 포함한 집적회로에 관한 것이다. 본 발명에 따른 를 집적회로는 적어도 한 쌍의 트랜지스터들과, 적어도 한 쌍의 트랜지스터들에 각각 연결되며 평면상에서 나선형을 이루고 대칭되게 형성되는 한 쌍의 인덕터들로 이루어진 적어도 하나의 인덕터그룹을 포함하고, 외부로부터 적어도 한 쌍의 트랜지스터들에 인가되는 차동신호에 따라 적어도 하나의 인덕터그룹의 인덕터들에서 흐르는 전류들에 의해서 발생하는 자속들의 방향이 서로 보강되는 방향으로 형성된다. 이에 의해, 인덕터들이 서로 양(positive)의 자기결합을 이루게 됨으로써 높은 인덕턴스 및 양호도를 가질 수 있다. 인덕터, 양호도, 인덕턴스, 차동신호, 집적회로