Abstract:
본 기술에 의한 읽기 회로는 양의 입력단을 통해 입력 전압이 인가되는 연산 증폭기; 연산 증폭기의 출력단과 음의 입력단 사이에 연결되는 피드백 커패시터; 제 1 시간 동안 센서를 충전 또는 방전하는 센서 충방전 회로; 및 센서를 충전 또는 방전한 이후 제 2 시간 동안 센서와 연산 증폭기를 연결하는 스위칭 회로를 포함한다.
Abstract:
정전용량 검출 장치는 제1 시간 구간에는 제1 커패시터(상기 제1 커패시터는 기준 정전용량을 가짐)와 제2 커패시터 간의 전하량 차이를 적분(이하, "적분 과정"이라 함)하고, 제2 시간 구간에는 상기 적분된 전하량을 보존(이하, "보존 과정"이라 함)하는 제어부를 포함한다. 따라서 정전용량 검출 장치는 기준 정전용량을 가지는 커패시터와의 전하량 차이를 기초로 정전용량을 검출할 수 있다.
Abstract:
PURPOSE: A capacitance detecting apparatus and a capacitive sensor having the same are provided to repetitively integrate a charge amount difference, thereby accurately detecting capacitance. CONSTITUTION: Features of a capacitance detecting apparatus comprise the following. A charge amount difference between the first capacitor(1100) and the second capacitor(1200) is integrated during the first time interval. A controller(1300) preserving the integrated charge amount is included in the second time interval. The first and second capacitors respectively receive the first clock signal and the second clock signal having complementary relationship with the first clock signal.
Abstract:
PURPOSE: A delta-sigma analog digital converter is provided to obtain a wide operation region by converting a dynamic range through the control of the current which is fed back. CONSTITUTION: A modulator(110) generates an over-sampled PDM(Pulse Density Modulated) signal by converting an analog input current. A post process unit generates digital data corresponding to the analog input current by decreasing a sampling ratio of the generated PDM signal. The post process unit generates a selection signal to control the dynamic range of the modulator. The modulator includes a plurality of current source which generates the current with different sizes. The modulator includes a current supply unit(510) which adds the current generated from the selected current source to the analog input current.
Abstract:
정전용량 검출 장치는 제1 시간 구간에는 제1 커패시터(상기 제1 커패시터는 기준 정전용량을 가짐)와 제2 커패시터 간의 전하량 차이를 적분(이하, "적분 과정"이라 함)하고, 제2 시간 구간에는 상기 적분된 전하량을 보존(이하, "보존 과정"이라 함)하는 제어부를 포함한다. 따라서 정전용량 검출 장치는 기준 정전용량을 가지는 커패시터와의 전하량 차이를 기초로 정전용량을 검출할 수 있다.
Abstract:
본 발명은 신호 보간부와 시그마-델타 변조부를 이용하여 적은 수의 비교기로 높은 SN 비를 얻을 수 있는 양자화 장치, 이를 포함하는 ADC 및 이를 이용한 양자화 방법에 관한 것이다. 본 발명에 따른 양자화 장치, ADC 및 양자화 방법은 양자화 에러를 감소시키고 노이즈 쉐이핑 차수를 증가시킨다.
Abstract:
본 발명은 신호 보간부와 시그마-델타 변조부를 이용하여 적은 수의 비교기로 높은 SN 비를 얻을 수 있는 양자화 장치, 이를 포함하는 ADC 및 이를 이용한 양자화 방법에 관한 것이다. 본 발명에 따른 양자화 장치, ADC 및 양자화 방법은 양자화 에러를 감소시키고 노이즈 쉐이핑 차수를 증가시킨다.
Abstract:
정전 용량-디지털 변환 장치는 제 1 정전 용량을 가지며, 제 1 정전 용량 및 충전 전류에 상응하는 전압을 생성하는 제 1 정전용량 센서, 제 2 정전 용량을 가지며, 제 2 정전 용량 및 충전 전류에 상응하는 전압을 생성하는 제 2 정전용량 센서, 정전용량 센서들 간의 정전 용량의 차이에 상응하는 펄스 폭(Pulse Width)을 가지는 펄스를 생성하는 펄스 생성부, 정전용량 센서들이 생성하는 전압들에 기초하여 충전 전류의 양을 조절하여 정전용량 센서들에 공급하는 전류 공급부 및 생성된 펄스의 펄스 폭에 상응하는 디지털 데이터를 생성하는 시간-디지털 변환부를 포함한다. 따라서 정전 용량-디지털 변환 장치는 정전용량 센서들이 생성하는 전압들에 따라 정전용량 센서들에 공급하는 전류의 양을 조절함으로써 높은 해상도를 가진다.